專利名稱:一種基于fpga與dsp的雙傳輸監(jiān)控裝置的制作方法
技術(shù)領(lǐng)域:
本實用新型涉及電子技術(shù)領(lǐng)域,提供了一種基于FPGA與DSP的雙傳輸監(jiān)控裝置。
背景技術(shù):
隨著科學(xué)技術(shù)的發(fā)展與進(jìn)步和人們物質(zhì)文化生活水平的提高,人們的生活環(huán)境的安全度有了新的要求,從而各類安防設(shè)備應(yīng)運而生,目前在國內(nèi)外市場上,多數(shù)視頻監(jiān)控安防系統(tǒng)的視頻采集裝置主要有兩種:一種是模擬視頻,一種是數(shù)字視頻。前者技術(shù)成熟,應(yīng)用廣泛,由于是模擬信號,因此不利于做后續(xù)的圖像視頻處理,與國家數(shù)字化發(fā)展的方向不符;后者發(fā)展迅速,靈活性高,由于是數(shù)字信號,非常有利于做各類圖像視頻處理,如運動檢測、人臉識別、目標(biāo)跟蹤等。視頻采集質(zhì)量的好壞將直接影響整個系統(tǒng)的運行,是進(jìn)行后續(xù)數(shù)字圖像處理的前提條件。因此,必須有高性能的硬件設(shè)備和高質(zhì)量的算法作為基礎(chǔ),實時視頻采集才成為可能。本實用新型提供了一種基于DSP+FPGA的嵌入式視頻采集系統(tǒng)。該系統(tǒng)具有體積小,成本低,功耗低,速度快,適應(yīng)性強的特點,可以完成視頻的采集,實時的視頻處理,以及數(shù)據(jù)的傳輸。
實用新型內(nèi)容本實用新型的目的在于提供一種實時性好、體積小、成本低、功耗低、適應(yīng)性強,能夠?qū)崿F(xiàn)視頻采集、視頻傳輸、視頻顯示的功能的一種基于FPGA與DSP的雙傳輸監(jiān)控裝置。本實用新型為實現(xiàn)上述目的采用以下技術(shù)方案:一種基于FPGA與DSP的雙傳輸監(jiān)控裝置,其特征在于包括:攝像頭,A/D視頻輸入芯片,F(xiàn)PGA芯片,DSP芯片,D/A轉(zhuǎn)換芯片,第一 GPRS模塊,第二 GPRS模塊,監(jiān)控顯示終端,所述攝像頭,A/D視頻輸入芯片,F(xiàn)PGA芯片,DSP芯片,D/A轉(zhuǎn)換芯片,第一 GPRS模塊順序連接,第二 GPRS模塊連接監(jiān)控顯示終端,所述第一 GPRS模塊與第二 GPRS模塊通過無線網(wǎng)絡(luò)進(jìn)行數(shù)據(jù)交互,所述FPGA芯片連接有SRAMl存儲器和SRAM2存儲器,還包括I2C總線,所述DSP芯片與A/D視頻輸入芯片通過I2C總線連接,所述DSP芯片采用型號TMS320VC5509A,F(xiàn)PGA芯片采用型號EP1C6Q240C8,還包括CAN總線控制器SJA1000,CAN總線,所述CAN總線控制器SJA1000連接DSP芯片和CAN總線,所述CAN總線連接監(jiān)控顯示終端。本實用新型具有以下有益效果:—、本實用新型提供了一種基于DSP+FPGA的嵌入式視頻采集系統(tǒng)。該系統(tǒng)具有體積小,成本低,功耗低,速度快,適應(yīng)性強的特點,可以完成視頻的采集,實時的視頻處理,以及數(shù)據(jù)的傳輸。二、本實用新型可以同時提供無線和有線傳輸2中方式,適合不同環(huán)境使用。
圖1為本實用新型的系統(tǒng)結(jié)構(gòu)圖。
具體實施方式
一種基于FPGA與DSP的雙傳輸監(jiān)控裝置,包括,將攝像頭采集到的模擬視頻信號轉(zhuǎn)換成數(shù)字視頻信號的A/D視頻輸入芯片SAA7111A,包括用于視頻的緩存,乒乓結(jié)構(gòu),和DSP芯片TMS320VC5509A的通信的FPGA芯片EP1C6Q240C8、用于圖像存儲緩存SRAMl存儲器和SRAM2存儲器,所述SRAMl存儲器和SRAM2存儲器均與FPGA芯片EP1C6Q240C8連接;包括負(fù)責(zé)對視頻數(shù)據(jù)的實時處理,包括處理算法的實現(xiàn),數(shù)據(jù)的實時傳輸,各類接口、外設(shè)的配置與管理的DSP芯片TMS320VC5509A、用于數(shù)據(jù)緩存的SDRAM存儲器、來存儲用戶程序和數(shù)據(jù)的FLASH存儲器,所述SDRAM存儲器、FLASH存儲器均與DSP芯片TMS320VC5509A連接,所述SDRAM采用K4S161622H、FLASH采用SST39VF1601 ;包括I2C總線、用于連接PC機進(jìn)行通信的USB接口和RS232接口 ;所述I2C總線采用芯片PCF8584作為12C總線控制器,對A/D視頻輸入芯片SAA7111A進(jìn)行初始化;FPGA芯片EP1C6Q240C8與視頻后端處理模塊的DSP芯片TMS320VC5509A連接,A/D視頻輸入芯片SAA7111A通過I2C總線與DSP芯片TMS320VC5509A連接。還包括CAN總線控制器SJA1000,CAN總線,所述CAN總線控制器SJA1000連接DSP芯片和CAN總線,所述CAN總線連接監(jiān)控顯示終端。所述SRAMl和SRAM2,其FPGA芯片EP1C6Q240C8控制下的工作方式為,第一幀數(shù)據(jù)存在SRAM_A中,第二幀數(shù)據(jù)存在SRAM_B中,第三幀數(shù)據(jù)再存入SRAM_A中,如此循環(huán),兩片存儲器交替存儲,即乒乓結(jié)構(gòu)通信。攝像頭采集到的PAL制式的視頻數(shù)據(jù)具有隔行掃描的特性,因此采集的數(shù)據(jù)都被自動的分成奇偶場,視頻圖像處理是針對完整的視頻幀,所以需要將奇偶場的視頻數(shù)據(jù)進(jìn)行合成。數(shù)據(jù)合成在FPGA芯片EP1C6Q240C8控制下完成,當(dāng)視頻數(shù)據(jù)完成前端的處理后,由FPGA內(nèi)部的通信模塊給DSP發(fā)送一個中斷信號INTO,通知DSP接收數(shù)據(jù)。視頻數(shù)據(jù)的傳輸通過DMA方式來實現(xiàn),由于不需要處理器的參與,所以DSP同時可以進(jìn)行視頻處理算法的操作,極大地提高了系統(tǒng)的工作效率。當(dāng)數(shù)據(jù)處理完后,通過CAN總線或者GPRS傳輸模塊傳輸?shù)缴衔粰C進(jìn)行顯示和存儲。
權(quán)利要求1.一種基于FPGA與DSP的雙傳輸監(jiān)控裝置,其特征在于包括:攝像頭,A/D視頻輸入芯片,F(xiàn)PGA芯片,DSP芯片,D/A轉(zhuǎn)換芯片,第一 GPRS模塊,第二 GPRS模塊,監(jiān)控顯示終端,所述攝像頭,A/D視頻輸入芯片,F(xiàn)PGA芯片,DSP芯片,D/A轉(zhuǎn)換芯片,第一 GPRS模塊順序連接,第二 GPRS模塊連接監(jiān)控顯示終端,所述第一 GPRS模塊與第二 GPRS模塊通過無線網(wǎng)絡(luò)進(jìn)行數(shù)據(jù)交互,所述FPGA芯片連接有SRAMl存儲器和SRAM2存儲器,還包括I2C總線,所述DSP芯片與A/D視頻輸入芯片通過I2C總線連接,所述DSP芯片采用型號TMS320VC5509A,F(xiàn)PGA芯片采用型號EP1C6Q240C8,還包括CAN總線控制器SJA1000,CAN總線,所述CAN總線控制器SJA1000連接DSP芯片和CAN總線,所述CAN總線連接監(jiān)控顯示終端。
專利摘要本實用新型提供了一種基于FPGA與DSP的雙傳輸監(jiān)控裝置。包括攝像頭,A/D視頻輸入芯片,F(xiàn)PGA芯片,DSP芯片,D/A轉(zhuǎn)換芯片,第一GPRS模塊,第二GPRS模塊,監(jiān)控顯示終端,攝像頭,A/D視頻輸入芯片,F(xiàn)PGA芯片,DSP芯片,D/A轉(zhuǎn)換芯片,第一GPRS模塊順序連接,第二GPRS模塊連接監(jiān)控顯示終端,第一GPRS模塊與第二GPRS模塊通過無線網(wǎng)絡(luò)進(jìn)行數(shù)據(jù)交互,F(xiàn)PGA芯片連接有SRAM1存儲器和SRAM2存儲器,還包括I2C總線,DSP芯片與A/D視頻輸入芯片通過I2C總線連接,DSP芯片采用型號TMS320VC5509A,F(xiàn)PGA芯片采用型號EPlC6Q240C8,還包括CAN總線控制器SJA1000,CAN總線,所述CAN總線控制器SJA1000連接DSP芯片和CAN總線,所述CAN總線連接監(jiān)控顯示終端。
文檔編號H04N7/18GK202940911SQ20122059910
公開日2013年5月15日 申請日期2012年11月14日 優(yōu)先權(quán)日2012年11月14日
發(fā)明者郭峻因 申請人:成都江法科技有限公司