專利名稱:失真校正電路的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及電視接收機等中安裝的校正畫面失真的失真校正電路。
迄今,在彩色顯象管的偏轉(zhuǎn)中,由于熒光面的曲率半徑比從偏轉(zhuǎn)中心沿管軸到熒光面的距離大(熒光面幾乎是平坦的),所以熒光面上的光柵呈枕形畸變。該枕形畸變也稱為枕形失真。對該枕形失真即使沿整個畫面均勻地進行枕形失真校正,由于畫面的周邊部分和中央部分的失真不同,在畫面的中央部分會發(fā)生相對于周邊部分的枕形失真(以下稱內(nèi)枕形失真)。由于該內(nèi)枕形失真在畫面的上下部分和畫面的中央部分的水平線性不同,所以畫面的中央部分呈中間收縮的畸變。
圖7示出了稱為二極管調(diào)制電路的電壓調(diào)制型的失真校正電路。這里,說明負型二極管調(diào)制電路。在負型二極管調(diào)制電路中,用負電位在C點進行失真校正。
在圖7中,水平周期的脈沖被供給輸入端1,并被輸入水平輸出晶體管Q1的基極。在水平輸出晶體管Q1的集電極和發(fā)射極之間并聯(lián)連接著阻尼二極管D1(其陰極連接在集電極一側(cè)),還并聯(lián)連接著共振電容器C2,另外還并聯(lián)連接著如下構(gòu)成的串聯(lián)電路,即由水平偏轉(zhuǎn)線圈LY、將線性線圈L1及壓制電阻R1并聯(lián)而成的并聯(lián)電路、S形校正電容器C4及C5構(gòu)成的串聯(lián)電路。
另外,水平輸出晶體管Q1的集電極通過回掃變壓器FBT的一次線圈T1連接在電源端子2上,以便供給電源電壓VB。另外,共振電容器C1連接在水平輸出晶體管Q1的集電極和基準電位點之間。
而且,水平輸出晶體管Q1的發(fā)射極通過由調(diào)制用的二極管D2和共振電容器C3構(gòu)成的并聯(lián)電路連接在基準電位點上,同時通過調(diào)制用線圈L3及調(diào)制用電容器C6連接在基準電位點上。另外,上述S形校正電容器C4和上述S形校正電容器C5的連接點通過線圈L2連接在基準電位點上。
調(diào)制用線圈L3及調(diào)制用電容器C6的連接點B通過電阻R2及晶體管Q2的集電極和發(fā)射極連接在基準電位點上。圖中未示出的產(chǎn)生垂直周期的拋物線波電壓的拋物線波發(fā)生電路連接在晶體管Q2的基極所連接的端子3上。
上述電路是將阻尼二極管D1及共振電容器C2并聯(lián)連接在水平輸出晶體管Q1上的水平輸出電路,再將校正用的校正電路連接在S形校正電容器C4、C5的周圍部分。S形校正電容器這樣進行失真校正,即在C4和C5的連接點A和基準電位點之間插入線圈L2而將C4、C5分開,在S形校正電容器C5的一端(Q1的發(fā)射極)和基準電位點之間并聯(lián)連接著作為失真校正電路的由線圈L3及電容器C6構(gòu)成的串聯(lián)電路,以及共振電容器C3。另外,由于在晶體管Q1的發(fā)射極產(chǎn)生負電壓,所以為了保證其電位,保證水平輸出晶體管Q1的工作而設(shè)置二極管D2。
在水平掃描期間,水平掃描電流流過水平輸出晶體管Q1和阻尼二極管D1。電流I1從S形校正電容器C5流過線圈L2,蓄積在S形校正電容器C4和C5中的電荷,作為水平偏轉(zhuǎn)電流IY通過線圈L1流入水平偏轉(zhuǎn)線圈LY。只有水平偏轉(zhuǎn)電流IY流入水平偏轉(zhuǎn)線圈一測的S形校正電容器C4,I1和IY兩電流流入S形校正電容器C5。垂直周期的拋物線波電壓從拋物線波發(fā)生電路供給連接在晶體管Q2的基極上的端子3,將電容器C6的端電壓Vm調(diào)制成拋物線狀。若果將在電容器C6上產(chǎn)生的電壓Vm按垂直周期調(diào)制成拋物線狀,則成為水平偏轉(zhuǎn)電流IY的電源的S形校正電容器電壓(Vc5+Vc4)便被調(diào)制成Vc5+Vc4=VB+Vm。這里,Vc5是S形校正電容器C5兩端的電壓,Vc4是S形校正電容器C4兩端的電壓。這時,對S形校正電容器的電容設(shè)定成滿足條件C5<<C4,所以Vc4可以忽略,因此,通過調(diào)制Vm,Vc5便按垂直周期被調(diào)制成拋物線狀。因此,在S形校正電容器C5的兩端產(chǎn)生圖8所示的按垂直周期被調(diào)制成拋物線狀的水平周期的電壓Vc5。
由于該按垂直周期被調(diào)制成拋物線狀的電壓波形的作用,水平線性在畫面上下部分和畫面中央部分不同,在畫面中央部分呈中間收縮的內(nèi)枕形失真如圖9(a)所示,從虛線校正成如實線所示的均勻的枕形失真。然后再利用DPC(動態(tài)枕形校正Dyramic Pincushion Correction)電路進行拋物線波調(diào)整,如圖9(b)所示,進行失真校正。
圖10是正型二極管調(diào)制電路的電路圖。與圖7中的負型二極管調(diào)制電路的連接方法相比,不同之處在于水平輸出晶體管Q1的發(fā)射極連接在基準電位點,二極管D2與阻尼二極管D1同向串聯(lián)連接。另外,在水平輸出晶體管Q1的集電極和基準電位點之間不設(shè)置共振電容器C1,這一點也不同。圖7中的電路是在C點利用負電位進行失真校正,與此不同,在圖10中則是利用C點的正電位進行失真校正。
可是,在圖7或圖10中的電路中,由于使用了線圈、電容等大型零件,所以在基板的面積方面和成本方面都不利,而且由于機種變更等,每次都要改變偏轉(zhuǎn)線圈的電感和顯象管的曲率半徑,必須設(shè)定零件常數(shù),工藝復(fù)雜。
本發(fā)明的目的是提供一種不需要進行復(fù)雜的零件常數(shù)的設(shè)計而能校正畫面失真的失真校正電路。
發(fā)明的第1方面的失真校正電路包括輸入模擬方式的亮度信號及色差信號后分別變換為數(shù)字信號的A/D變換裝置;存儲由上述A/D變換裝置進行了A/D變換的信號的存儲裝置;控制對上述存儲裝置進行的寫入、讀出,在讀出上述存儲裝置中寫入的數(shù)據(jù)時,按水平周期和垂直周期將讀出速度調(diào)制成拋物線狀的寫入/讀出控制裝置;以及將從上述存儲裝置讀出的信號變換成模擬亮度信號及色差信號的D/A變換裝置。
在發(fā)明的第1方面中,將經(jīng)過A/D變換的亮度信號和色差信號暫時存入存儲裝置,讀出所存儲的信號時,按水平周期和垂直周期將其讀出速度調(diào)制成拋物線狀,對調(diào)制成的數(shù)字信號進行D/A變換,返回模擬的亮度信號及色差信號,校正內(nèi)枕形失真或內(nèi)桶形失真。通過數(shù)字處理,對圖象信號本身進行調(diào)制,能校正失真,不存在由于以往的那種模擬校正而發(fā)生的電路特性變動,不需要進行復(fù)雜的模擬電路設(shè)計。
發(fā)明的第2方面的特征在于第1方面所述的失真校正電路中的上述寫入·讀出控制裝置在將讀出速度調(diào)制成拋物線狀時,在垂直周期時在畫面中央部分使水平方向的調(diào)制速度快,使畫面上下部分慢,另外,在水平周期時使畫面中央部分的調(diào)制速度慢,使畫面左右部分快,而且,即使在垂直周期時在畫面中央部分和上下部分,在水平周期時在畫面中央部分的掃描線上,與畫面上下部分的掃描線相比,在畫面左右部分使調(diào)制速度快,校正內(nèi)枕形失真。
發(fā)明的第2方面能校正內(nèi)枕形失真。
發(fā)明的第3方面的特征在于第1方面所述的失真校正電路中的上述寫入/讀出控制裝置在垂直周期時在畫面中央部分使水平方向的調(diào)制速度慢,在畫面上下部分快,另外,在水平周期時在畫面中央部分使調(diào)制速度慢,使畫面左右部分快,而且,即使在垂直周期時在畫面中央部分和上下部分,在水平周期時在畫面中央部分的掃描線上,與畫面上下部分的掃描線相比,在畫面左右部分使調(diào)制速度慢,進行內(nèi)桶形失真的校正。
發(fā)明的第3方面能校正內(nèi)桶形失真。
發(fā)明的第4方面是第1方面所述的失真校正電路中的上述寫入/讀出控制裝置,它包括根據(jù)水平同步信號,發(fā)生第1定時信號和水平掃描頻率的規(guī)定倍頻率的寫入用的第1時鐘,以及水平掃描頻率與上述不同的規(guī)定倍頻率的第2時鐘的時鐘發(fā)生電路;根據(jù)上述第2時鐘,使時鐘振蕩,其振蕩頻率按水平周期和垂直周期被調(diào)制成拋物線狀的數(shù)字控制振蕩器;根據(jù)上述水平同步信號,發(fā)生水平周期的拋物線波信號,供給上述數(shù)字控制振蕩器的水平拋物線發(fā)生電路;根據(jù)垂直同步信號,發(fā)生垂直周期的拋物線波信號,供給上述數(shù)字控制振蕩器的垂直拋物線發(fā)生電路;將上述數(shù)字控制振蕩器的輸出變換成模擬信號,作為讀出時鐘輸出給上述存儲裝置的D/A變換器;以及根據(jù)上述第1定時信號及上述第1時鐘,發(fā)生寫入定時信號,另一方面根據(jù)上述第1定時信號及來自上述D/A變換器的讀出時鐘,發(fā)生讀出定時信號的定時發(fā)生電路。
在發(fā)明的第4方面,由數(shù)字控制振蕩器以數(shù)字形式發(fā)生讀出時鐘,而且能按水平周期和垂直周期精確地將讀出時鐘的頻率調(diào)制成拋物線狀。
圖1是本發(fā)明的一實施形態(tài)的失真校正電路的框圖。
圖2是圖1中的失真校正電路用的顯示裝置的結(jié)構(gòu)框圖。
圖3(a)是圖1所示行存儲電路中的除去內(nèi)枕形失真用的一場中的讀出速度的調(diào)制波形。
圖3(b)是圖1所示行存儲電路中的除去內(nèi)枕形失真用的一行中的讀出速度的調(diào)制波形。
圖4(a)-(c)是按順序說明用圖1所示電路校正內(nèi)枕形失真的工作的說明圖。
圖5(a)是圖1所示行存儲電路中的除去內(nèi)桶形失真用的一場中的讀出速度的調(diào)制波形。
圖5(b)是圖1所示行存儲電路中的除去內(nèi)桶形失真用的一行中的讀出速度的調(diào)制波形。
圖6(a)~(c)是按順序說明用圖1所示電路校正內(nèi)枕形失真的工作的說明圖。
圖7是現(xiàn)有例的負型的二極管調(diào)制方式失真校正電路的電路圖。
圖8是表示圖7所示電路中的校正電壓波形的波形圖。
圖9(a)、(b)是按順序說明圖7所示電路的內(nèi)枕形失真的校正工作的說明圖。
圖10是另一現(xiàn)有例的正型的二極管調(diào)制方式失真校正電路的電路圖。
圖1是本發(fā)明的一實施形態(tài)的失真校正電路的框圖,圖2是表示利用圖1所示失真校正電路的電視接收機等的顯示裝置的框圖。根據(jù)圖2中的顯示裝置進行說明。
在圖2中,顯示裝置備有失真校正電路100、視頻輸出電路200、偏轉(zhuǎn)電路300和陰極射線管(CRT)400。
失真校正電路100輸入模擬方式的亮度信號Y及色差信號R-Y、B-Y,并分別變換為數(shù)字信號后,寫入存儲裝置,然后從存儲裝置讀出時,用以水平同步信號HD和垂直同步信號VD為依據(jù)的信號,將R-Y、B-Y各信號的讀出速度按水平周期(以下稱1H)和垂直周期(以下稱1V)變換成拋物線狀后讀出,再變換成模擬的亮度信號Y及色差信號R-Y、B-Y輸出。
視頻輸出電路200輸入從失真校正電路100輸出的亮度信號Y及色差信號R-Y、B-Y,將R(紅)、G(綠)、B(青)3基色信號輸出給CRT400。
偏轉(zhuǎn)電路300輸入上述水平同步信號HD和垂直同步信號VD,將水平偏轉(zhuǎn)電流、垂直偏轉(zhuǎn)電流供給陰極射線管(CRT)400的偏轉(zhuǎn)線圈,它包括DPC電路。
在圖1中,模擬的亮度信號Y被輸入到輸入端101,在A/D變換器102中被變換成數(shù)字亮度信號103,供給作為存儲裝置的行存儲電路128。另外,各模擬色差信號R-Y、B-Y被輸入到輸入端104、105,供給A/D變換器108,2個色差信號在這里被變換成多用數(shù)字色信號109,供給行存儲電路128。
將數(shù)字信號寫入行存儲電路128是根據(jù)來自定時電路125的寫入定時信號126,用來自時鐘發(fā)生電路111的寫入時鐘113進行的。
水平同步信號HD被輸入到輸入端110,供給時鐘發(fā)生電路111。時鐘發(fā)生電路111除了發(fā)生供給寫入、讀出定時用的定時信號112之外,還發(fā)生其頻率為水平掃描頻率fH的910倍的910·fH時鐘(113)和其頻率為水平掃描頻率fH的2730倍的2730·fH時鐘(114)。
定時信號112被供給定時發(fā)生電路125。910·fH時鐘(113)作為寫入時鐘被供給上述行存儲電路128,另一方面,還被供給定時發(fā)生電路125。定時發(fā)生電路125利用上述定時信號112和上述910·fH時鐘(113),發(fā)生與910·fH時鐘(113)同步的寫入定時信號126,供給行存儲電路128。
2730·fH時鐘(114)被供給數(shù)字控制振蕩器115。數(shù)字控制振蕩器115根據(jù)2730·fH時鐘(114),發(fā)生數(shù)字式的讀出用的時鐘,它還具有下述功能,即利用來自水平拋物線發(fā)生電路117的水平拋物線波信號141和來自垂直拋物線發(fā)生電路118的垂直拋物線波信號142,按1H和1V調(diào)制該讀出時鐘頻率(即讀出速度)的功能。
水平拋物線發(fā)生電路117根據(jù)供給輸入端110的水平同步信號HD,發(fā)生1H的拋物線波信號141,作為控制信號供給數(shù)字控制振蕩器115。另外,垂直拋物線發(fā)生電路118根據(jù)供給輸入端116的垂直同步信號VD,發(fā)生1V的拋物線波信號142,作為控制信號供給數(shù)字控制振蕩器115。從數(shù)字控制振蕩器115輸出的按1H和1V將速度調(diào)制成拋物線狀的數(shù)字時鐘信號120在D/A變換器121中被變換成模擬時鐘信號122,在波形成形電路123中形成波形后,作為讀出時鐘124被供給行存儲電路128,另一方面,還被供給定時發(fā)生電路125。定時發(fā)生電路125利用定時信號112和讀出時鐘124,發(fā)生與讀出時鐘124同步的讀出定時信號127,供給行存儲電路128。虛線框140中所示的電路部分構(gòu)成寫入·讀出控制裝置。
在行存儲電路128中存儲的數(shù)字亮度信號Y及數(shù)字色差信號R-Y、B-Y的讀出速度被調(diào)制后,作為信號129、130讀出,數(shù)字亮度信號129被供給D/A變換器131,數(shù)字色信號130被供給D/A變換器133、134。
在D/A變換器131中,將數(shù)字亮度信號變換成模擬亮度信號Y,從輸出端132輸出。在D/A變換器133中,將R-Y數(shù)字色差信號從多用的數(shù)字色信號130分出來,變換成模擬的色差信號R-Y,從輸出端135輸出。在D/A變換器134中,將B-Y數(shù)字色差信號從多用的數(shù)字色信號130分出來,變換成模擬的色差信號B-Y,從輸出端136輸出。
其次,參照圖3(a)、(b)及圖4(a)-(c),說明校正圖4(a)所示的內(nèi)枕形失真時圖1所示電路的工作情況。
將模擬亮度信號Y及色差信號R-Y、B-Y輸入到輸入端101、104、105,將水平同步信號HD、垂直同步信號VD輸入到輸入端110、116。在D/A變換器102、108中分別將模擬亮度信號Y及色差信號R-Y、B-Y變換成數(shù)字信號,并寫入行存儲電路128。這時的寫入是根據(jù)來自定時發(fā)生電路125的寫入定時信號126和來自時鐘發(fā)生電路111的寫入時鐘113進行的。寫入時鐘113是910·fH的頻率一定的時鐘。
然后,進行讀出時,數(shù)字控制振蕩器115根據(jù)2730·fH的時鐘114,使數(shù)字讀出時鐘120振蕩,但這時將來自水平拋物線發(fā)生電路117和垂直拋物線發(fā)生電路118的1H的拋物線波信號141和1V的拋物線波信號142作為控制信號使用,按1H和1V調(diào)制振蕩信號的頻率(即讀出頻率)。該調(diào)制后的數(shù)字時鐘信號120由D/A變換器121變換成模擬信號122,在波形成形電路123中形成波形后,作為讀出時鐘124被供給行存儲電路128。行存儲電路128中存儲的數(shù)字亮度信號及數(shù)字色信號,在利用讀出時鐘124將讀出速度按1H和1V調(diào)制成拋物線狀后被讀出。
圖3(a)示出了1場中的讀出速度的調(diào)制波形,圖3(b)示出了1行中的讀出速度的調(diào)制波形。為了校正內(nèi)枕形失真,如圖3(a)所示,在1V的畫面中央部分使水平方向的調(diào)制速度快,使在畫面上下部分慢。另外,如圖3(b)所示,在1H的畫面中央部分使調(diào)制速度慢,使在畫面左右部分快。而且,如圖3(b)所示,即使在1V的畫面中央部分和上下部分,在1H期間內(nèi)也改變調(diào)制速度,就是說,如圖3(b)所示,在畫面中央部分的掃描線上,與畫面上下部分的掃描線相比,在畫面左右部分使調(diào)制速度快,在畫面上下部分的掃描線上,與畫面中央部分的掃描線相比,在畫面左右部分使調(diào)制速度慢。
從行存儲電路128讀出的數(shù)字亮度信號及數(shù)字色差信號在D/A變換器131、133、134中再被變換成模擬亮度信號Y及色差信號R-Y、B-Y,供給圖中未示出的視頻輸出電路(圖2中的200),顯示在CRT上。
通過利用上述的行存儲電路128的按1V、1H調(diào)制讀出速度的裝置,對CRT上顯示的圖象進行失真校正,如圖4(c)所示。即,在上述的未進行失真校正的狀態(tài)下,所顯示的圖象伴有圖4(a)所示的內(nèi)枕形失真,但通過利用本實施形態(tài)的失真校正電路100,校正成圖4(b)所示的均勻的枕形失真。為了更加確信,用偏轉(zhuǎn)電路300內(nèi)的DPC電路進行枕形失真的校正,如圖4(c)所示,能顯示枕形失真被除去后的圖象。
其次,參照圖5(a)、(b)及圖6(a)-(c),說明校正圖6(a)所示的內(nèi)桶形失真的情況。
在未進行失真校正的狀態(tài)下,發(fā)生內(nèi)桶形失真時,如圖5(a)所示,通過使讀出速度的調(diào)制波形的極性與圖3(a)的情況相反,能進行失真校正。
圖5(a)示出了1V中的讀出速度的調(diào)制波形,圖5(b)示出了1H中的讀出速度的調(diào)制波形。為了校正內(nèi)桶形失真,如圖5(a)所示,在1V的畫面中央部分使水平方向的調(diào)制速度慢,使在畫面上下部分快。另外,如圖5(b)所示,在1H的畫面中央部分使調(diào)制速度慢,使在畫面左右部分快。而且,如圖5(b)所示,即使在1V的畫面中央部分和上下部分,在1H期間內(nèi)也改變調(diào)制速度,就是說,如圖5(b)所示,在畫面中央部分的掃描線上,與畫面上下部分的掃描線相比,在畫面左右部分使調(diào)制速度慢,在畫面上下部分的掃描線上,與畫面中央部分的掃描線相比,在畫面左右部分使調(diào)制速度快。
通過利用上述的行存儲電路128的按1V、1H調(diào)制讀出速度的裝置,對CRT上顯示的圖象進行失真校正,如圖6(c)所示。即,在上述的未進行失真校正的狀態(tài)下,所顯示的圖象伴有圖6(a)所示的內(nèi)桶形失真,但通過利用本實施形態(tài)的失真校正電路100,校正成圖6(b)所示的均勻的桶形失真。為了更加確信,用偏轉(zhuǎn)電路300內(nèi)的DPC電路進行桶形失真的校正,如圖6(c)所示,能顯示桶形失真被除去后的圖象。
如上所述,如果采用本發(fā)明,則由于通過數(shù)字處理,調(diào)制圖象信號本身,能進行以往利用偏轉(zhuǎn)電路通過模擬校正進行的內(nèi)枕形失真校正或內(nèi)桶形失真校正,所以沒有以往那種由于進行模擬校正而發(fā)生的電路特性的變動,具有不需要進行復(fù)雜的模擬電路設(shè)計的效果。
另外,本發(fā)明不只限于上述實施例,在不脫離發(fā)明的主要意思的范圍內(nèi),可以進行各種變形。
權(quán)利要求
1.一種失真校正電路,其特征在于包括輸入模擬方式的亮度信號及色差信號后分別變換為數(shù)字信號的A/D變換裝置(102、108);存儲由上述A/D變換裝置(102、108)進行了A/D變換的信號的存儲裝置(128);控制對上述存儲裝置(128)進行的寫入、讀出,在讀出上述存儲裝置(128)中寫入的數(shù)據(jù)時,按水平周期和垂直周期將讀出速度調(diào)制成拋物線狀的寫入/讀出控制裝置(111、115、117、118、121、125);以及將從上述存儲裝置(128)讀出的信號變換成模擬亮度信號及色差信號的D/A變換裝置(131、133、134)。
2.根據(jù)權(quán)利要求1所述的失真校正電路,其特征在于上述寫入/讀出控制裝置(111、115、117、118、121、125)在將讀出速度調(diào)制成拋物線狀時,在垂直周期時在畫面中央部分使水平方向的調(diào)制速度快,使在畫面上下部分慢,另外,在水平周期時使在畫面中央部分的調(diào)制速度慢,使在畫面左右部分快,而且,即使在垂直周期時在畫面中央部分和上下部分,在水平周期時在畫面中央部分的掃描線上,與畫面上下部分的掃描線相比,在畫面左右部分使調(diào)制速度快,校正內(nèi)枕形失真。
3.根據(jù)權(quán)利要求1所述的失真校正電路,其特征在于上述寫入/讀出控制裝置(111、115、117、118、121、125)在垂直周期時在畫面中央部分使水平方向的調(diào)制速度慢,使在畫面上下部分快,另外,在水平周期時使畫面中央部分的調(diào)制速度慢,使畫面左右部分快,而且,即使在垂直周期時在畫面中央部分和上下部分,在水平周期時在畫面中央部分的掃描線上,與畫面上下部分的掃描線相比,在畫面左右部分使調(diào)制速度慢,進行內(nèi)桶形失真的校正。
4.根據(jù)權(quán)利要求1所述的失真校正電路,其特征在于上述寫入/讀出控制裝置(111、115、117、118、121、125)包括根據(jù)水平同步信號,發(fā)生第1定時信號(112)和水平掃描頻率的規(guī)定倍頻率的寫入用的第1時鐘(113),以及水平掃描頻率與上述不同的規(guī)定倍頻率的第2時鐘(114)的時鐘發(fā)生電路(111);根據(jù)上述第2時鐘(114),使時鐘(120)振蕩,其振蕩頻率按水平周期和垂直周期被調(diào)制成拋物線狀的數(shù)字控制振蕩器(115);根據(jù)上述水平同步信號,發(fā)生水平周期的拋物線波信號(141),供給上述數(shù)字控制振蕩器(115)的水平拋物線發(fā)生電路(117);根據(jù)垂直同步信號,發(fā)生垂直周期的拋物線波信號(142),供給上述數(shù)字控制振蕩器(115)的垂直拋物線發(fā)生電路(118);將上述數(shù)字控制振蕩器(115)的輸出變換成模擬信號,作為讀出時鐘(122)輸出給上述存儲裝置(128)的D/A變換器(121);以及根據(jù)上述第1定時信號(112)及上述第1時鐘(113),發(fā)生寫入定時信號(126),另一方面根據(jù)上述第1定時信號(112)及來自上述D/A變換器(121)的讀出時鐘(122),發(fā)生讀出定時信號(127)的定時發(fā)生電路(125)。
全文摘要
本發(fā)明中,將經(jīng)過A/D變換的亮度信號和色信號存入存儲電路,在讀出所存入的信號時,利用按水平周期和垂直周期將讀出頻率調(diào)制成拋物線狀用的讀出時鐘進行,對讀出的數(shù)字信號進行D/A變換,返回模擬亮度信號及色差信號。由此校正內(nèi)枕形失真或內(nèi)桶形失真。通過數(shù)字處理,對圖象信號本身進行調(diào)制,能校正失真,所以不存在由于以往的那種模擬校正而發(fā)生的電路特性變動,不需要進行復(fù)雜的零件常數(shù)的設(shè)定等模擬電路設(shè)計。
文檔編號H04N3/22GK1175156SQ9710468
公開日1998年3月4日 申請日期1997年7月25日 優(yōu)先權(quán)日1996年7月26日
發(fā)明者梶原干夫, 落合政司 申請人:株式會社東芝