專利名稱:采用一分為二電阻接法的外置拼接器電路板的制作方法
技術(shù)領(lǐng)域:
采用一分為二電阻接法的外置拼接器電路板技術(shù)領(lǐng)域[0001]本實用新型涉及一種外置拼接器,尤其涉及一種采用一分為二電阻接法的外置拼接器電路板。
背景技術(shù):
[0002]一般電路板的高頻布線需要掌握以下技術(shù),才能更加合理的將對信號的影響將至最低。[0003]1.多層布線合理選擇層數(shù)能大幅度降低印版那個中間層尺寸,能充分利用中間層來設(shè)置屏蔽,能更好的實現(xiàn)就近接地,能有效的降低寄生電感,能有效縮短信號的傳輸長度,能最大限度的降低信號間的交叉干擾。[0004]2.引線彎折越少越好高速電路器件管腳間的引線彎折越少越好。高速電路布線的引線最好采用全直線,需要彎折,可用45°折線或圓弧線。[0005]3.引線越短越好高速電路器件管腳間的引線越短越好。引線越長,帶來的分布電感和分布電容值越大,對系統(tǒng)的高頻信號通過產(chǎn)生很多的影響,同時也會改變電路的特性阻抗。[0006]4.引線層間的交替越少越好高速電路器件管腳間的引線層間交替越少越好。所謂“引線的層間交替越少越好”,是指元件連接過程中所用的過孔越少越好。據(jù)側(cè),一個過孔可帶來約0. 5pF的分布電容,導(dǎo)致電路的延遲明顯增加,減少過孔數(shù)目能顯著提高速度。[0007]5.注意平行交叉干擾高速電路布線要注意信號線近距離平行走線所引入的“交叉干擾”,若無法避免平行分布,可在平行信號的反面布置大面積“地”來大幅度減少干擾。 同一層內(nèi)的平行走線幾乎無法避免,但是在相鄰的兩個層,走線的方向務(wù)必取為相互垂直。[0008]6.底線包圍底線包圍,也稱地線隔離,對特別重要的信號線或局部單元實施地線包圍的措施。有些信號對要求比較嚴(yán)格,要保證信號不受到干擾,比如時鐘信號、告訴模擬信號、微小模擬信號等。為了保護(hù)這些信號盡量少受到周圍信號線的串?dāng)_,可在這些信號走線的外圍加上保護(hù)的地線,將要保護(hù)的信號線加在中間。[0009]7.走線避免成環(huán)各類信號走線不能形成環(huán)路,地線也不能形成電流環(huán)路。如果產(chǎn)生環(huán)路電路,將在系統(tǒng)中產(chǎn)生很大的干擾。[0010]8.布置去耦電容每個集成電路塊的附近應(yīng)該設(shè)置一個或者幾個高頻去耦電容。 為集成片的瞬變電流提供就進(jìn)的高頻通道,使電流不至于通過環(huán)路面積較大的供電線路, 從而大大減少了向外的輻射噪聲。同時由于各集成片擁有自己的高頻通道,相互之間沒有公共阻抗,抑制了其阻抗耦合[0011]9.使用高頻扼流環(huán)節(jié)模擬地線、數(shù)字地線等接往公共地線時要用高頻扼流環(huán)節(jié)。在實際裝配高頻扼流環(huán)節(jié)時用的網(wǎng)上是中心穿孔有導(dǎo)線的高頻鐵氧體磁珠.[0012]10.避免分支和樹樁告訴信號布線應(yīng)盡量避免分支或樹樁。樹樁對阻抗有很大影響,可以導(dǎo)致信號的反射和過沖,所以我們通常在設(shè)計時應(yīng)避免樹樁和分支。采用菊花鏈的方式,將對信號的影響降低。[0013]11.信號線盡量走在內(nèi)層高頻信號線走在表層容易產(chǎn)生較大電磁輻射,也容易受到外界電磁輻射或者因此的干擾。將高頻信號先布線在電源和地線之間,通過電源還底層對電磁波的吸收,所產(chǎn)生的輻射將減少很多。[0014]特別要避免第10條所述的分支和樹樁問題,大部分采用菊花鏈的方式來降低對信號的影響可是并不理想。發(fā)明內(nèi)容[0015]本實用新型針對上述技術(shù)不足,以降低高頻的樹樁影響為目的公開一種采用一分為二電阻接法的外置拼接器電路板。[0016]在數(shù)字和模擬等混合電路中,往往要求兩個地線分開,并且單點連接。我們通常使用一個0歐的電阻來連接這兩個地線,而不是直接連在一起。這樣做的好處就是,地線被分成了兩個網(wǎng)絡(luò),在大面積鋪銅等處理時,就會方便得多。但是在高頻的情況下如何避免分支和樹樁,這便是所要解決的技術(shù)要點。[0017]一種采用一分為二電阻接法的外置拼接器電路板,包括八對0歐姆電阻Rll和 R12、R21 和 R22、R31 和 R32、R41 和 R42、R51 和 R52、R61 和 R62、R71 和 R72 以及 R81 和 R82, 八對 0 歐姆 Rll 和 R12、R21 和 R22、R31 和 R32、R41 和 R42、R51 和 R52、R61 和 R62、R71 和 R72以及R81和R82在布線時,每一對對應(yīng)的兩個0歐姆電阻均分別對稱的放在板子的top 層和bottom層上相同NET的PIN點。[0018]本實用新型公開的采用一分為二電阻接法的外置拼接器電路板的一種改進(jìn),所述的0歐姆電阻與其對應(yīng)的PIN點之間采用過孔連接。[0019]本實用新型將電路板上一對管腳處的對應(yīng)兩對0歐姆電阻Rl、R2和R3、R4,在PCB 布線時可以將R1、R3分別對稱的放在板子的top層和bottom層,NET相同的PIN點放在對稱位置,另外兩個不同NET的PIN也是對稱放置的;R2和R4的布線亦如此;同理,其他的布線都采用上述方法。采用過孔連接起來。[0020]因為在接接口的時候只會選擇一種,即0歐姆只會接一組,另外一組8個歐姆電阻不接,這樣能夠有效的減少高頻時樹樁影響,將其影響減小到最低。
[0021]圖1本實用新型一種采用一分為二電阻接法的外置拼接器電路板的電路板示意圖;[0022]圖2本實用新型一種采用一分為二電阻接法的外置拼接器電路板的電阻放置示意圖;[0023]附圖標(biāo)記1、過孔。
具體實施方式
[0024]
以下結(jié)合附圖對本實用新型進(jìn)行具體的分析解釋;[0025]如圖1 禾口圖 2 所示,從圖中看出 RX0_N_3、RX0_P_3、RX1_N_3、RX1_P_3、RX2_N_3、 RX2_P_3、RXC_N_3、RXC_P_3 通過八對 0 歐姆電阻 Rll 禾口 R12、R21 和 R22、R31 和 R32、R41 和R42、R51和R52、R61和R62、R71和R72以及R81和R82將其分為兩組,一組為R11、R21、R31、R41、R51、R61、R71 以及 R81,另外一組為 R12、R22、R32、R42、R52、R62、R72 以及 R82,在高頻情況下如何避免分支和樹樁呢?方法如下[0026] 如圖2所示,RX0_N_3、RX0_P_3這一對對應(yīng)的兩對0歐姆電阻分別是Rl 1、R21和 R12、R22,在PCB布線時可把Rll和R12分別對稱的放在板子的top層和bottom層,NET相同的PIN點放在對稱位置,另外兩個不同NET的PIN也是對稱放置;R21和R22的布線亦如此;其他的六對0歐姆電阻R31和R32、R41和R42、R51和R52、R61和R62、R71和R72以及R81和R82D的布線同樣進(jìn)行如上操作。因為在接接口的時候只會選擇一種,即0歐姆電阻只會接一組Rll、R21、R31、R41、R51、R61、R71以及R81,另外一組八個0歐姆電阻R12、 R22、R32、R42、R52、R62、R72以及R82不連接接口,這樣就減少高頻時樹樁影響,將其影響減小至最低。
權(quán)利要求1.一種采用一分為二電阻接法的外置拼接器電路板,包括八對0歐姆電阻Rll和R12、 R21 和 R22、R31 和 R32、R41 和 R42、R51 和 R52、R61 和 R62、R71 和 R72 以及 R81 和 R82,其特征在于所述的八對0歐姆Rll和R12、R21和R22、R31和R32、R41和R42、R51和R52、 R61和R62、R71和R72以及R81和R82在布線時,每一對對應(yīng)的兩個0歐姆電阻均分別對稱的放在板子的top層和bottom層上相同NET的PIN點。
2.根據(jù)權(quán)利要求1所述的一種采用一分為二電阻接法的外置拼接器電路板,其特征在于所述的0歐姆電阻與其對應(yīng)的PIN點之間采用過孔連接。
專利摘要一種采用一分為二電阻接法的外置拼接器電路板,包括八對0歐姆電阻,所述的八對0歐姆在布線時,一對對應(yīng)的兩對0歐姆電阻將對應(yīng)的電阻分別對稱的放在板子的top層和bottom層,相同NET的PIN點放在對稱位置,另外兩個不同NET的PIN也是對稱放置;因為在接接口的時候只會選擇一種,即0歐姆電阻只會接一組,另外一組八個0歐姆電阻不接,這樣就減少高頻時樹樁影響,將其影響減小至最低。
文檔編號H05K1/02GK202276541SQ20112037793
公開日2012年6月13日 申請日期2011年10月8日 優(yōu)先權(quán)日2011年10月8日
發(fā)明者張瑛 申請人:南京歐帝科技有限公司