專利名稱:自動相位補正方法及裝置的制作方法
技術領域:
本發(fā)明涉及映像信號處理裝置,尤其是有關映像信號處理裝置自動相位補正方法及裝置。
背景技術:
參照圖1的一般映像信號處理裝置構(gòu)成圖,關于傳統(tǒng)映像信號處理過程,說明如下上述映像信號處理裝置的視頻解碼器(104),從外部映像輸出儀器得到模擬映像信號(R/G/B,Y/Pb/Pr等)的提供,變換為所定格式(Y/Cb/Cr)映像信號,向ADC(模擬數(shù)碼轉(zhuǎn)換部)輸出(106)。
上述ADC(106)對上述視頻解碼器(104)輸出的映像信號進行數(shù)碼化后輸出。
在此,上述ADC(106)是利用上述視頻解碼器(104)輸出的映像信號的水平同期信息,固定(fix)取樣頻率,并按照這個固定(fix)的取樣頻率,對上述映像信號進行數(shù)碼化。
上述數(shù)碼化信號向VDP(視頻顯示處理器)(108)提供。上述VDP(108)得到上述數(shù)碼化信號提供,進行數(shù)碼映像處理,向為了在顯示器模塊顯示映像的驅(qū)動器提供。
并且,控制部(100)不僅全盤控制上述映像信號處理裝置,還按照使用者的請求,改變ADC(106)的相位補正值。既,如果使用者通過遙控器請求相位補正,上述控制部(100)按照請求,改變ADC(106)的相位補正值,調(diào)整位相錯位。
儲存部(102)儲存各種信息的同時,儲存上述控制部(100)的處理程序等。
參照圖2,說明上述的視頻解碼器(104),ADC(106),VDP(108)的運作。
輸入于上述映像信號處理裝置的模擬映像信號,被上述視頻解碼器(104)解碼(200階段)。
被上述視頻解碼器(104)解碼的映像信號,由ADC(108)進行ADC后輸出(202階段)。
上述ADC的映像信號通過VDP(108)進行數(shù)碼映像處理,將進行映像處理的信號提供向為了在顯示器模塊顯示映像的驅(qū)動器(204階段)。
上述未圖示的為了在顯示器模塊顯示映像的驅(qū)動器,得到上述數(shù)碼映像處理的信號提供,顯示在上述顯示器模塊(206階段)。
如上所述,傳統(tǒng)映像信號處理裝置,每當顯示位相錯位的映像時,都需要使用者通過用戶界面調(diào)整位相。
因為輸入于上述映像信號處理裝置的模擬映像信號格式變更時,必須進行上述相位補正,讓使用者感到非常不便。
發(fā)明內(nèi)容
本發(fā)明的目的是為了提供一種映像信號處理裝置的自動相位補正方法及裝置,如果輸入于映像信號處理裝置的模擬映像信號和ADC的取樣頻率位相不同,進行自動調(diào)整。
本發(fā)明的目的是通過以下技術方案實現(xiàn)的自動相位補正裝置,執(zhí)行數(shù)碼映像處理的映像信號處理裝置由如下部分構(gòu)成接受模擬映像信號輸入,解碼為所定格式映像信號的視頻解碼器;將上述解碼映像信號數(shù)碼化的ADC部;對上述數(shù)碼化映像信號進行數(shù)碼映像處理,抽出上述數(shù)碼化映像信號的清晰度,儲存于內(nèi)部寄存器的VDP;如果儲存于上述VDP內(nèi)部寄存器的清晰度信息發(fā)生變化,為了適應變化的清晰度信息,控制上述ADC,調(diào)整上述ADC取樣頻率位相的控制部。
自動相位補正方法,執(zhí)行數(shù)碼映像處理的映像信號處理裝置、由如下階段構(gòu)成接受模擬映像信號輸入,解碼為所定格式映像信號的階段;將上述解碼的映像信號數(shù)碼化的階段;對上述數(shù)碼化映像信號進行數(shù)碼映像處理,抽出上述數(shù)碼化映像信號的清晰度,儲存于內(nèi)部寄存器的階段;如果儲存于上述VDP內(nèi)部寄存器的清晰度信息發(fā)生變化,為了適應變化的清晰度信息,控制上述ADC,調(diào)整上述ADC取樣頻率位相的階段。
發(fā)明的效果如上所述,如果輸入于映像信號處理裝置的模擬映像信號和ADC的取樣頻率位相不同,本發(fā)明對其進行自動調(diào)整。具有帶給使用者極大方便的優(yōu)點。
圖1為傳統(tǒng)映像信號處理裝置構(gòu)成圖;圖2為傳統(tǒng)映像信號處理步驟示圖;圖3為本發(fā)明映像信號處理裝置構(gòu)成圖;圖4位本發(fā)明映像信號處理步驟示圖。
圖中主要部件符號說明100控制部102儲存部104視頻解碼器106ADC108VDP 300控制部
302儲存部 304視頻解碼器306ADC 308VDP具體實施方式
參照圖3的本發(fā)明映像信號處理裝置構(gòu)成圖,說明如下上述映像信號處理裝置的視頻解碼器(304)從外部映像輸出儀器得到模擬映像信號(R/G/B,Y/Pb/Pr等)的提供,變換為所定格式(Y/Cb/Cr)的映像信號,向ADC(模擬數(shù)碼轉(zhuǎn)換部)輸出(306)。
上述ADC(306)對上述視頻解碼器(304)輸出進行映像信號數(shù)碼化后輸出。
尤其是,上述ADC(306)是按照控制部(300)的控制,改變?yōu)榱诉M行上述映像信號數(shù)碼化的取樣頻率位相。
被上述ADC(306)數(shù)碼化的信號提供于VDP(308)。上述VDP(308)得到上述數(shù)碼化的映像信號提供,進行數(shù)碼映像處理,向為了在顯示器模塊顯示映像的驅(qū)動器提供。尤其是,上述VDP(308)是將關于數(shù)碼化映像信號的清晰度信息儲存在內(nèi)部寄存器。
并且,控制部(300)不僅全盤控制上述映像信號處理裝置。上述控制部(300)還隨時讀取按照本發(fā)明的有效實施例儲存于上述VDP(308)內(nèi)部寄存器的清晰度信息,如果上述清晰度信息發(fā)生變化,則根據(jù)變化的清晰度信息,控制上述ADC,調(diào)整ADC(306)的取樣頻率位相(306)。
上述儲存部(302)儲存各種信息的同時,儲存上述控制部(300)的處理程序等。尤其是,在上述儲存部(302)儲存對應各個清晰度的相位補正信息。
參照圖4,關于上述映像信號處理裝置的運作,詳細說明如下輸入于上述映像信號處理裝置的模擬映像信號被視頻解碼器(304)解碼(400階段)。
上述視頻解碼器(304)解碼的映像信號被ADC(308)ADC后輸出(402階段)。
上述ADC的映像信號由VDP(308)進行數(shù)碼映像處理(404階段)。
通過上述VDP(308)的數(shù)碼映像處理,把上述ADC的映像信號的清晰度信息儲存在內(nèi)部寄存器。
上述控制部(300)判斷儲存于上述VDP(308)內(nèi)部寄存器的清晰度信息是否改變(406階段)。
如果儲存于上述內(nèi)部寄存器的清晰度信息發(fā)生改變,上述控制部(300)為了使其適應儲存在VDP內(nèi)部寄存器的清晰度信息,控制上述ADC(306),調(diào)整ADC(306)取樣頻率位相(410階段)。
經(jīng)過上述過程,如果上述ADC(306)取樣頻率位相被調(diào)整,上述VDP(308)向為了在顯示器模塊顯示映像的驅(qū)動器提供上述數(shù)碼映像處理的映像信號(408階段)。
上述為了在顯示器模塊顯示映像的驅(qū)動器得到數(shù)碼映像處理的映像信號的提供,向顯示在上述顯示器模塊輸出。
如上所述,因為本發(fā)明利用VDP保有的清晰度信息,調(diào)整ADC取樣頻率位相,所以使用者沒必要一一調(diào)整ADC取樣頻率位相。
權(quán)利要求
1.自動相位補正裝置,其特征在于執(zhí)行數(shù)碼映像處理的映像信號處理裝置由如下部分構(gòu)成接受模擬映像信號輸入,解碼為所定格式映像信號的視頻解碼器;將上述解碼映像信號數(shù)碼化的ADC部;對上述數(shù)碼化映像信號進行數(shù)碼映像處理,抽出上述數(shù)碼化映像信號的清晰度,儲存于內(nèi)部寄存器的VDP;如果儲存于上述VDP內(nèi)部寄存器的清晰度信息發(fā)生變化,為了適應變化的清晰度信息,控制上述ADC,調(diào)整上述ADC取樣頻率位相的控制部。
2.自動相位補正方法,其特征在于執(zhí)行數(shù)碼映像處理的映像信號處理裝置、由如下階段構(gòu)成接受模擬映像信號輸入,解碼為所定格式映像信號的階段;將上述解碼的映像信號數(shù)碼化的階段;對上述數(shù)碼化映像信號進行數(shù)碼映像處理,抽出上述數(shù)碼化映像信號的清晰度,儲存于內(nèi)部寄存器的階段;如果儲存于上述VDP內(nèi)部寄存器的清晰度信息發(fā)生變化,為了適應變化的清晰度信息,控制上述ADC,調(diào)整上述ADC取樣頻率位相的階段。
全文摘要
本發(fā)明涉及映像信號處理裝置,尤其是有關映像信號處理裝置自動相位補正方法及裝置。裝置接受模擬映像信號輸入,解碼為所定格式映像信號的視頻解碼器;將上述解碼映像信號數(shù)碼化的ADC部;對上述數(shù)碼化映像信號進行數(shù)碼映像處理,抽出上述數(shù)碼化映像信號的清晰度,儲存于內(nèi)部寄存器的VDP;裝置的自動相位補正方法,接受模擬映像信號輸入,解碼為所定格式映像信號的階段;將上述解碼的映像信號數(shù)碼化的階段;對上述數(shù)碼化映像信號進行數(shù)碼映像處理,抽出上述數(shù)碼化映像信號的清晰度,儲存于內(nèi)部寄存器的階段;如果輸入于映像信號處理裝置的模擬映像信號和ADC的取樣頻率位相不同,本發(fā)明對其進行自動調(diào)整。具有帶給使用者極大方便的優(yōu)點。
文檔編號G09G5/39GK1652199SQ20051004590
公開日2005年8月10日 申請日期2005年2月23日 優(yōu)先權(quán)日2005年2月23日
發(fā)明者金東燁 申請人:樂金電子(沈陽)有限公司