国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      雙向移位寄存器、多級(jí)串接移位寄存裝置和液晶顯示面板的制作方法

      文檔序號(hào):11135989閱讀:639來源:國(guó)知局
      雙向移位寄存器、多級(jí)串接移位寄存裝置和液晶顯示面板的制造方法

      本發(fā)明涉及寄存器技術(shù)領(lǐng)域,尤其涉及一種雙向移位寄存器、多級(jí)串接移位寄存裝置和液晶顯示面板。



      背景技術(shù):

      隨著互聯(lián)網(wǎng)的蓬勃發(fā)展、智能手機(jī)的普及與數(shù)字電視陸續(xù)開播,人類社會(huì)即將邁入全方位的數(shù)字時(shí)代新紀(jì)元,而顯示器產(chǎn)品定位也將從以往“人機(jī)接口”的角色轉(zhuǎn)變?yōu)椤耙曈嵵啊?,?duì)產(chǎn)品特性的要求也相對(duì)提高,必須要能滿足彩色化、高分辨率化及高畫質(zhì)化的需求。

      液晶顯示器(Liquid Crystal Display,LCD)具有低輻射、體積小及低耗能等優(yōu)點(diǎn),已逐漸取代傳統(tǒng)的陰極射線管顯示器(Cathode Ray Tube Display,CRT),因而被廣泛地應(yīng)用在筆記本電腦、個(gè)人數(shù)字助理(Personal Digital Assistant,PDA)、平面電視,或移動(dòng)電話等信息產(chǎn)品上。

      驅(qū)動(dòng)IC(Integrated Circuitry,集成電路)為液晶顯示面板關(guān)鍵的零組件之一。傳統(tǒng)液晶顯示器的方式利用外部驅(qū)動(dòng)芯片驅(qū)動(dòng)面板上的芯片以顯示圖像。在尺寸變大或分辨率增加時(shí),驅(qū)動(dòng)面板上的IC數(shù)量也會(huì)隨之增加,此即意味著其生產(chǎn)成本較高;同時(shí)在模塊組立時(shí),亦會(huì)造成良率隨之下降。



      技術(shù)實(shí)現(xiàn)要素:

      本發(fā)明所要解決的技術(shù)問題是,提供一種雙向移位寄存器、多級(jí)串接移位寄存裝置和液晶顯示面板,實(shí)現(xiàn)雙向掃描的驅(qū)動(dòng)機(jī)制,提高可靠度和產(chǎn)品良率,減少驅(qū)動(dòng)IC使用數(shù)量和引腳(Pin)數(shù)量,降低生產(chǎn)成本。

      為解決以上技術(shù)問題,一方面,本發(fā)明提供了一種雙向移位寄存器,包括:

      第一輸入控制模塊,包括第一信號(hào)輸入端、第二信號(hào)輸入端、第一電壓輸入端、第二電壓輸入端和第一輸出控制節(jié)點(diǎn),用于根據(jù)第一信號(hào)輸入端和第二信號(hào)輸入端的信號(hào)切換移位寄存器的掃描方向,并根據(jù)第一電壓輸入端和第二電壓輸入端的信號(hào)控制所述第一輸出控制節(jié)點(diǎn)的電平值;

      第一輸出模塊,包括第一控制信號(hào)輸入端、第一時(shí)鐘信號(hào)輸入端和第一掃描信號(hào)輸出端;所述第一控制信號(hào)輸入端與所述第一輸出控制節(jié)點(diǎn)連接,用于根據(jù)所述第一輸出控制節(jié)點(diǎn)的電平值和所述第一時(shí)鐘信號(hào)輸入端的電平變化,調(diào)整所述第一掃描信號(hào)輸出端的電平值;

      第二輸入控制模塊,包括第三信號(hào)輸入端、第四信號(hào)輸入端、第三電壓輸入端、第四電壓輸入端和第二輸出控制節(jié)點(diǎn),用于根據(jù)第三信號(hào)輸入端和第四信號(hào)輸入端的信號(hào)切換移位寄存器的掃描方向,并根據(jù)第三電壓輸入端和第四電壓輸入端的信號(hào)控制所述第二輸出控制節(jié)點(diǎn)的電平值;

      第二輸出模塊,包括第二控制信號(hào)輸入端、第二時(shí)鐘信號(hào)輸入端和第二掃描信號(hào)輸出端;所述第二控制信號(hào)輸入端與所述第二輸出控制節(jié)點(diǎn)連接,用于根據(jù)所述第二輸出控制節(jié)點(diǎn)的電平值和所述第二時(shí)鐘信號(hào)輸入端的電平變化,調(diào)整所述第二掃描信號(hào)輸出端的電平值;

      第一放電單元,通過第一放電控制節(jié)點(diǎn)與第二放電單元連接,用于決策是否對(duì)所述第一輸出控制節(jié)點(diǎn)的電平值進(jìn)行上拉;

      第二放電單元,通過第二放電控制節(jié)點(diǎn)與第一放電單元連接,用于決策是否對(duì)所述第二輸出控制節(jié)點(diǎn)的電平值進(jìn)行上拉。

      另一方面,本發(fā)明還提供了一種多級(jí)串接移位寄存裝置,包括:多個(gè)所述的依次串接的雙向移位寄存器,其中:

      第一級(jí)的雙向移位寄存器的第一電壓輸入端和第三電壓輸入端分別接入外部起始信號(hào),第二電壓輸入端和第四電壓輸入端分別與第二級(jí)的雙向移位寄存器的第二掃描信號(hào)輸出端連接;

      最后一級(jí)的雙向移位寄存器的第一電壓輸入端和第三電壓輸入端分別與前一級(jí)的第一掃描信號(hào)輸出端連接;第二電壓輸入端和第四電壓輸入端分別接入外部復(fù)位信號(hào);

      中間各級(jí)的雙向移位寄存器的第一電壓輸入端和第三電壓輸入端分別與前一級(jí)的第一掃描信號(hào)輸出端連接;第二電壓輸入端和第四電壓輸入端分別與下一級(jí)的雙向移位寄存器的第二掃描信號(hào)輸出端連接。

      再一方面,本發(fā)明還提供了一種液晶顯示面板,包括:像素顯示陣列,驅(qū)動(dòng)電路,以及,M級(jí)串接移位寄存裝置;M>1;其中,所述M級(jí)串接移位寄存裝置配置在所述像素顯示陣列的第一側(cè);所述驅(qū)動(dòng)電路包括數(shù)據(jù)驅(qū)動(dòng)器和第一側(cè)時(shí)序控制器;所述數(shù)據(jù)驅(qū)動(dòng)器,用于經(jīng)由數(shù)據(jù)線向所述像素顯示陣列提供數(shù)據(jù)信號(hào);所述第一側(cè)時(shí)序控制器,用于向所述M級(jí)串接移位寄存裝置提供多種脈沖控制信號(hào)。

      本發(fā)明實(shí)施例提供的雙向移位寄存器,在掃描的每一幀(frame)圖像畫面后通過采用兩個(gè)放電單元進(jìn)行交互放電,同時(shí)搭配多個(gè)外部控制信號(hào),可以有效避免開關(guān)組件的高頻率的開關(guān)操作,從而避免移位寄存器的開關(guān)組件因高頻率的開關(guān)操作而產(chǎn)生應(yīng)力效應(yīng)(Stress Effect),防止移位寄存器的誤動(dòng)作,提高移位寄存器的可靠性。本發(fā)明提供的雙向移位寄存器作為一種高可靠性的移位寄存器的電路實(shí)現(xiàn)方式,依次串接為一種多級(jí)串接移位寄存裝置,用于對(duì)液晶顯示器的像素陣列進(jìn)行驅(qū)動(dòng),具體實(shí)施時(shí)可以將原先配置于液晶顯示器的驅(qū)動(dòng)IC內(nèi)部的移位寄存器轉(zhuǎn)移內(nèi)建在液晶顯示器的玻璃基板上,不僅可節(jié)省驅(qū)動(dòng)IC的使用數(shù)量,降低生產(chǎn)成本,同時(shí),也因驅(qū)動(dòng)IC數(shù)量的減少,大幅地減少引腳(Pin)數(shù)量。當(dāng)在液晶顯示面板兩側(cè)分別安裝所述多級(jí)串接移位寄存裝置作為驅(qū)動(dòng)電路時(shí),可以采用多個(gè)循環(huán)脈沖對(duì)不同位置的像素顯示進(jìn)行驅(qū)動(dòng),有效減小面板的邊框?qū)挾?,進(jìn)一步降低液晶顯示面板的占用面積。

      附圖說明

      圖1是本發(fā)明提供的液晶顯示面板的一個(gè)實(shí)施例的結(jié)構(gòu)示意圖。

      圖2是本發(fā)明提供的左側(cè)多級(jí)串接移位寄存裝置的一種電路連接圖。

      圖3是本發(fā)明提供的右側(cè)多級(jí)串接移位寄存裝置的一種電路連接圖。

      圖4是本發(fā)明提供的多級(jí)串接移位寄存裝置中的單一級(jí)雙向移位寄存器的結(jié)構(gòu)示意圖。

      圖5A是本發(fā)明提供的左側(cè)的M級(jí)串接移位寄存裝置的第一級(jí)雙向移位寄存器的結(jié)構(gòu)示意圖;

      圖5B是本發(fā)明提供的左側(cè)的M級(jí)串接移位寄存裝置的第M級(jí)雙向移位寄存器的結(jié)構(gòu)示意圖。

      圖6是本發(fā)明提供的雙向移位寄存器的一種具體實(shí)現(xiàn)方式的電路圖。

      圖7A是左側(cè)M級(jí)串接移位寄存裝置的正向掃描時(shí)序圖;

      圖7B是右側(cè)N級(jí)串接移位寄存裝置的正向掃描時(shí)序圖;

      圖7C是左側(cè)M級(jí)串接移位寄存裝置的反向掃描時(shí)序圖;

      圖7D是右側(cè)N級(jí)串接移位寄存裝置的反向掃描時(shí)序圖。

      具體實(shí)施方式

      為了使本技術(shù)領(lǐng)域的人員更好地理解本發(fā)明方案,下面將結(jié)合本發(fā)明實(shí)施例中的附圖,對(duì)本發(fā)明實(shí)施例中的技術(shù)方案進(jìn)行清楚、完整地描述,顯然,所描述的實(shí)施例僅僅是本發(fā)明一部分的實(shí)施例,而不是全部的實(shí)施例?;诒景l(fā)明中的實(shí)施例,本領(lǐng)域普通技術(shù)人員在沒有作出創(chuàng)造性勞動(dòng)前提下所獲得的所有其它實(shí)施例,都應(yīng)當(dāng)屬于本發(fā)明保護(hù)的范圍。

      本發(fā)明的說明書和權(quán)利要求書及附圖中的術(shù)語(yǔ)“第一”、“第二”、“第三”“第四”等(如果存在)是用于區(qū)別類似的對(duì)象,而不必用于描述特定的順序或先后次序。應(yīng)該理解這樣使用的數(shù)據(jù)在適當(dāng)情況下可以互換,以便這里描述的實(shí)施例能夠以除了在這里圖示或描述的內(nèi)容以外的順序?qū)嵤?。此外,術(shù)語(yǔ)“包括”和“具有”以及它們的任何變形,意圖在于覆蓋不排它的包含,例如,包含了一系列步驟或單元的過程、方法、系統(tǒng)、產(chǎn)品或設(shè)備不必限于清楚地列出的那些步驟或單元,而是可包括沒有清楚地列出的或?qū)τ谶@些過程、方法、產(chǎn)品或設(shè)備固有的其它步驟或單元。

      參見圖1,是本發(fā)明提供的液晶顯示面板的一個(gè)實(shí)施例的結(jié)構(gòu)示意圖。

      在本實(shí)施例中,如圖1所示,其應(yīng)用本發(fā)明實(shí)施例之移位寄存器之液晶顯示器100包括像素顯示陣列112,驅(qū)動(dòng)電路(Data Driver)120,以及,多級(jí)串接移位寄存裝置114。其中,驅(qū)動(dòng)電路120可進(jìn)一步包括數(shù)據(jù)驅(qū)動(dòng)器124與時(shí)序控制器124;多級(jí)串接移位寄存裝置114可以根據(jù)實(shí)際應(yīng)用場(chǎng)合設(shè)置在像素顯示陣列112的任意一側(cè);具體地,所述多級(jí)串接移位寄存裝置114為M(M>1)級(jí)串接移位寄存裝置114_L,所述M級(jí)串接移位寄存裝置114_L配置在所述像素顯示陣列112的一側(cè);所述驅(qū)動(dòng)電路120包括數(shù)據(jù)驅(qū)動(dòng)器122和第一側(cè)時(shí)序控制器124_L;所述數(shù)據(jù)驅(qū)動(dòng)器122,用于經(jīng)由數(shù)據(jù)線向所述像素顯示陣列112提供數(shù)據(jù)信號(hào);所述第一側(cè)時(shí)序控制器124_L,用于向所述M級(jí)串接移位寄存裝置114_L提供多種脈沖控制信號(hào)。

      進(jìn)一步地,所述液晶顯示面板100還包括:N(N>1)級(jí)串接移位寄存裝置114_R;其中,所述N級(jí)串接移位寄存裝置114_R配置在所述像素顯示陣列112的另一側(cè);所述驅(qū)動(dòng)電路120還包括第二側(cè)時(shí)序控制器124_R,用于向所述N級(jí)串接移位寄存裝置114_R提供多種脈沖控制信號(hào)。

      作為一種可實(shí)現(xiàn)的方式,所述M級(jí)串接移位寄存裝置114_L配置在所述像素顯示陣列112的左側(cè),用于對(duì)所述像素顯示陣列112的偶數(shù)行(即“M”)像素進(jìn)行開關(guān)操作;所述N級(jí)串接移位寄存裝置114_R配置在所述像素顯示陣列112的右側(cè),用于對(duì)所述像素顯示陣列112的奇數(shù)行(即“N”)像素進(jìn)行開關(guān)操作。M級(jí)串接移位寄存裝置114_L和N級(jí)串接移位寄存裝置114_R共同組成了對(duì)像素顯示陣列112進(jìn)行顯示控制的雙邊移位寄存器作為掃描驅(qū)動(dòng)器。具體實(shí)施時(shí),像素顯示陣列112的偶數(shù)行M和奇數(shù)行N根據(jù)實(shí)際場(chǎng)合的液晶顯示面板的圖像分辨率(Resolution)進(jìn)行設(shè)定。例如,對(duì)于FHD(Full High Definition,全高清)圖像幀,其分辨率為1920*1080(像素),因此雙邊移位寄存器(包括M級(jí)串接移位寄存裝置114_L和N級(jí)串接移位寄存裝置114_R)的級(jí)數(shù)為1920,可以將像素顯示陣列112的偶數(shù)行M和奇數(shù)行N分別設(shè)為960,左側(cè)放置雙邊移位寄存器第1、3、5…1919級(jí)單元,右側(cè)放置雙邊移位寄存器電路第2、4、6…1920級(jí)單元。

      左側(cè)的移位寄存器114_L可以經(jīng)由掃瞄線路向像素顯示陣列112奇數(shù)行像素提供掃描信號(hào)G(1)_1~G(M)_2;右側(cè)的移位寄存器114_R向像素顯示陣列112偶數(shù)行掃描信號(hào)G(1)_1~G(N)_2。此外,本實(shí)施例中的雙邊移位寄存器也可以對(duì)偶數(shù)列M和奇數(shù)列N像素進(jìn)行分別控制。

      時(shí)序控制器124為M級(jí)串接移位寄存裝置114_L和N級(jí)串接移位寄存裝置114_R提供多種脈沖控制信號(hào)。具體實(shí)施時(shí),所述脈沖控制信號(hào)包括但不限于:左側(cè)起始信號(hào)STVL和右側(cè)起始信號(hào)STVR,左側(cè)復(fù)位信號(hào)RSTL和右側(cè)復(fù)位信號(hào)RSTR,不同相位的循環(huán)控制的時(shí)鐘信號(hào)(如控制左側(cè)移位寄存器114_L的八個(gè)相位時(shí)鐘信號(hào)CKL_1~CKL_8;控制右側(cè)移位寄存器114_L的八個(gè)相位時(shí)鐘信號(hào)CKR_1~CKR_8),掃描方向控制組合信號(hào)FW和BW,兩側(cè)的參考位轉(zhuǎn)換組合信號(hào)VPWL_1/VPWL_2(左側(cè))和VPWR_1/VPWR_2(右側(cè)),通過以上各種控制信號(hào)的組合,可以實(shí)現(xiàn)對(duì)M級(jí)串接移位寄存裝置114_L和N級(jí)串接移位寄存裝置114_R的控制操作。在本實(shí)施例中,M級(jí)串接移位寄存裝置114_L和N級(jí)串接移位寄存裝置114_R各自本身可通過控制組合信號(hào)FW和BW,實(shí)現(xiàn)對(duì)輸入圖像進(jìn)行正向掃描和反向掃描,因此,M級(jí)串接移位寄存裝置114_L和N級(jí)串接移位寄存裝置114_R各自分別為雙向多級(jí)移位寄存器。

      參看圖2,是本發(fā)明提供的左側(cè)多級(jí)串接移位寄存裝置的一種電路連接圖;參看圖3,是本發(fā)明提供的右側(cè)多級(jí)串接移位寄存裝置的一種電路連接圖。

      以左側(cè)的M級(jí)串接移位寄存裝置114_L為例。第一級(jí)的雙向移位寄存器SRL_(1)的第一電壓輸入端STV1和第三電壓輸入端STV2分別接入外部起始信號(hào)STVL,第一級(jí)的雙向移位寄存器SRL_(1)的第二電壓輸入端RST1和第四電壓輸入端RST2分別與第二級(jí)的雙向移位寄存器SRL_(2)的第二掃描信號(hào)G(2)_2輸出端連接;最后一級(jí)的雙向移位寄存器SRL_(M)的第一電壓輸入端STV1和第三電壓輸入端STV2分別與前一級(jí)SRL_(M-1)的第一掃描信號(hào)輸出端G(M-1)_1連接;雙向移位寄存器SRL_(M)的第二電壓輸入端RST1和第四電壓輸入端RST2分別接入外部復(fù)位信號(hào)RSTL;以及,中間各級(jí)的雙向移位寄存器SRL_(i)的第一電壓輸入端STV1和第三電壓輸入端STV2分別與前一級(jí)SRL_(i-1)的第一掃描信號(hào)輸出端STV1連接;雙向移位寄存器SRL_(i)的第二電壓輸入端RST1和第四電壓輸入端RST2分別與下一級(jí)的雙向移位寄存器SRL_(i+1)的第二掃描信號(hào)輸出端G(i+1)_2連接。因此,在多級(jí)串接移位寄存裝置中,各個(gè)構(gòu)成單元的輸入信號(hào)和輸出信號(hào)依序相互關(guān)聯(lián),可大大減少外部輸入控制信號(hào)的數(shù)量。

      具體地,如圖2所示,在本實(shí)施例中,左側(cè)的M級(jí)串接移位寄存裝置114_L包括M級(jí)依次串接在一起的雙向移位寄存器SRL_(1),SRL_(2),……,SRL_(M);并且,雙向移位寄存器SRL_(1)~SRL_(M)分別有兩個(gè)輸出信號(hào),如,移位寄存器SRL_(1)可以產(chǎn)生輸出的掃描信號(hào)G(1)_1、G(1)_2,移位寄存器SRL_(M)可以產(chǎn)生輸出的掃描信號(hào)G(M)_1、G(M)_2,用于開啟像素顯示陣列112的像素。特別地,本實(shí)施例中的左側(cè)的M級(jí)串接移位寄存裝置114_L的各個(gè)構(gòu)成單元(即,雙向移位寄存器)SRL_(1)~SRL_(M)所輸出的掃描信號(hào)用于依序開啟像素顯示陣列112的奇數(shù)行的像素。第一級(jí)的雙向移位寄存器SRL_(1)的第一電壓輸入端STV1和第三電壓輸入端STV2所接入的外部起始信號(hào)STVL由第一側(cè)時(shí)序控制器124_L所產(chǎn)生;同樣,最后一級(jí)移位寄存器SRL_(M)的復(fù)位端RST1/RST2與第一側(cè)時(shí)序控制器124_L連接,用于接入時(shí)序產(chǎn)生器124_L所產(chǎn)生的RSTL信號(hào)。

      對(duì)于右側(cè)的N級(jí)串接移位寄存裝置114_R,其結(jié)構(gòu)組成與工作原理與左側(cè)的M級(jí)串接移位寄存裝置114_L相同。具體地,如圖3所示,N級(jí)串接移位寄存裝置114_R包括N級(jí)依次串接在一起的雙向移位寄存器SRR_(1)~SRR_(N),并且,雙向移位寄存器SRR_(1)~SRR_(N)分別有兩個(gè)輸出信號(hào),如,移位寄存器SRR_(1)可以產(chǎn)生輸出的掃描信號(hào)G(1)_1、G(1)_2,移位寄存器SRR_(N)可以產(chǎn)生輸出的掃描信號(hào)G(N)_1、G(N)_2,用于開啟像素顯示陣列112的像素。特別地,本實(shí)施例中的右側(cè)的N級(jí)串接移位寄存裝置114_R的各個(gè)構(gòu)成單元(即,雙向移位寄存器)SRR_(1)~SRR_(N)所輸出的掃描信號(hào)用于依序開啟像素顯示陣列112的偶數(shù)行的像素。第一級(jí)的雙向移位寄存器SRR_(1)的第一電壓輸入端STV1和第三電壓輸入端STV2所接入的外部起始信號(hào)STVR由第二側(cè)時(shí)序控制器124_R所產(chǎn)生;同樣,最后一級(jí)移位寄存器SRR_(N)的復(fù)位端RST1/RST2與第二側(cè)時(shí)序控制器124_R連接,用于接入時(shí)序產(chǎn)生器124_R所產(chǎn)生的RSTR信號(hào)。N級(jí)串接移位寄存裝置114_R中間各級(jí)的雙向移位寄存器SRR_(i)的第一電壓輸入端STV1和第三電壓輸入端STV2分別與前一級(jí)SRR_(i-1)的第一掃描信號(hào)輸出端STV1連接;雙向移位寄存器SRR_(i)的第二電壓輸入端RST1和第四電壓輸入端RST2分別與下一級(jí)的雙向移位寄存器SRR_(i+1)的第二掃描信號(hào)輸出端G(i+1)_2連接。

      在正向掃描時(shí),各級(jí)的雙向移位寄存器的第一信號(hào)輸入端FW1和第三信號(hào)輸入端FW2分別接入高電平,第二信號(hào)輸入端BW1和第四信號(hào)輸入端BW2分別接入低電平;

      在反向掃描時(shí),各級(jí)的雙向移位寄存器的第一信號(hào)輸入端FW1和第三信號(hào)輸入端FW2分別接入低電平,第二信號(hào)輸入端BW1和第四信號(hào)輸入端BW2分別接入高電平。

      參看圖4,是本發(fā)明提供的多級(jí)串接移位寄存裝置中的單一級(jí)雙向移位寄存器的結(jié)構(gòu)示意圖。

      具體地,多級(jí)串接移位寄存裝置中的單一級(jí)(任意一級(jí))雙向移位寄存器SR_(i),包括:

      第一輸入控制模塊310_1,包括第一信號(hào)輸入端FW1、第二信號(hào)輸入端BW1、第一電壓輸入端STV1、第二電壓輸入端RST1和第一輸出控制節(jié)點(diǎn)P1,用于根據(jù)第一信號(hào)輸入端FW1和第二信號(hào)輸入端BW1的信號(hào)切換移位寄存器的掃描方向,并根據(jù)第一電壓輸入端STV1和第二電壓輸入端RST1的信號(hào)控制所述第一輸出控制節(jié)點(diǎn)P1的電平值;

      第一輸出模塊320_1,包括第一控制信號(hào)輸入端INC1、第一時(shí)鐘信號(hào)輸入端CK1和第一掃描信號(hào)輸出端G(i)_1;所述第一控制信號(hào)輸入端INC1與所述第一輸出控制節(jié)點(diǎn)P1連接,用于根據(jù)所述第一輸出控制節(jié)點(diǎn)P1的電平值和所述第一時(shí)鐘信號(hào)輸入端CK1的電平變化,調(diào)整所述第一掃描信號(hào)輸出端G(i)_1的電平值;

      第二輸入控制模塊310_2,包括第三信號(hào)輸入端FW2、第四信號(hào)輸入端BW2、第三電壓輸入端STV2、第四電壓輸入端RST2和第二輸出控制節(jié)點(diǎn)P2,用于根據(jù)第三信號(hào)輸入端FW2和第四信號(hào)輸入端BW2的信號(hào)切換移位寄存器的掃描方向,并根據(jù)第三電壓輸入端STV2和第四電壓輸入端RST2的信號(hào)控制所述第二輸出控制節(jié)點(diǎn)P2的電平值;

      第二輸出模塊320_2,包括第二控制信號(hào)輸入端INC2、第二時(shí)鐘信號(hào)輸入端CK2和第二掃描信號(hào)輸出端G(i)_2;所述第二控制信號(hào)輸入端INC2與所述第二輸出控制節(jié)點(diǎn)P2連接,用于根據(jù)所述第二輸出控制節(jié)點(diǎn)P2的電平值和所述第二時(shí)鐘信號(hào)輸入端CK2的電平變化,調(diào)整所述第二掃描信號(hào)輸出端G(i)_2的電平值;

      第一放電單元330_1,通過第一放電控制節(jié)點(diǎn)N1與第二放電單元330_2連接,用于決策是否對(duì)所述第一輸出控制節(jié)點(diǎn)P1的電平值進(jìn)行上拉;

      第二放電單元330_2,通過第二放電控制節(jié)點(diǎn)N2與第一放電單元330_1連接,用于決策是否對(duì)所述第二輸出控制節(jié)點(diǎn)P2的電平值進(jìn)行上拉。

      在本實(shí)施例中,當(dāng)雙向移位寄存器SR_(i)為順向掃描的條件時(shí),外部輸入信號(hào)FW為一個(gè)VGH(高電平)的參考位,信號(hào)BW為一個(gè)VGL(低電平)的參考位;反向掃描的條件時(shí),外部輸入信號(hào)FW為一個(gè)VGL(低電平)的參考位,信號(hào)BW為一個(gè)VGH(高電平)的參考位。雙向移位寄存器SR_(i)中的兩個(gè)輸出模塊320_1和320_2接收到相應(yīng)的輸入控制模塊(310_1或310_2)與放電單元330的信號(hào),將會(huì)決定是否將輸出的掃描信號(hào)G(i)_1與G(i)_2下拉到VGL(低電平)。兩側(cè)的時(shí)序控制器124依序?qū)藗€(gè)循環(huán)時(shí)鐘控制信號(hào)CK1~CK8提供給移位寄存器SR中的時(shí)鐘輸入端CK1~CK2。

      以左側(cè)的M級(jí)串接移位寄存裝置114_L為例。參見圖5A,是本發(fā)明提供的左側(cè)的M級(jí)串接移位寄存裝置的第一級(jí)雙向移位寄存器的結(jié)構(gòu)示意圖;參見圖5B,是本發(fā)明提供的左側(cè)的M級(jí)串接移位寄存裝置的第M級(jí)雙向移位寄存器的結(jié)構(gòu)示意圖。

      在左側(cè)的M級(jí)串接移位寄存裝置114_L的第一級(jí)雙向移位寄存器SRL_(1)中,其中的第一輸入控制模塊310_1的第一電壓輸入端STV1接入第一側(cè)時(shí)序控制器124_L所產(chǎn)生的外部起始信號(hào)STVL;第二電壓輸入端RST1與第二級(jí)的雙向移位寄存器SRL_(2)的第二掃描信號(hào)輸出端G(2)_2連接;同理,第二輸入控制模塊310_2與第一輸入控制模塊310_1的結(jié)構(gòu)相同,相應(yīng)的引腳所接入的信號(hào)對(duì)應(yīng)相同。

      在左側(cè)的M級(jí)串接移位寄存裝置114_L的最后一級(jí)雙向移位寄存器SRL_(M)中,其中的第一輸入控制模塊310_1的第一電壓輸入端STV1與前一級(jí)雙向移位寄存器SRL_(M-1)的第一掃描信號(hào)輸出端G(M-1)_1連接;其中的第二電壓輸入端RST1接入第一側(cè)時(shí)序控制器124_L所產(chǎn)生的復(fù)位信號(hào)RSTL;同理,第二輸入控制模塊310_2與第一輸入控制模塊310_1的結(jié)構(gòu)相同,相應(yīng)的引腳所接入的信號(hào)對(duì)應(yīng)相同。

      在左側(cè)的M級(jí)串接移位寄存裝置114_L的中間各級(jí)的雙向移位寄存器SRL_(i),1<i<M,其結(jié)構(gòu)與圖4所示實(shí)施例的結(jié)構(gòu)相同,在此不再贅述。

      同理,右側(cè)的N級(jí)串接移位寄存裝置114_R中的各級(jí)雙向移位寄存器SRR_(j)的結(jié)構(gòu)與左側(cè)的M級(jí)串接移位寄存裝置114_L的各級(jí)雙向移位寄存器的結(jié)構(gòu)類似,其中1≤j≤N。

      參看圖6,是本發(fā)明提供的雙向移位寄存器的一種具體實(shí)現(xiàn)方式的電路圖。

      在一種可實(shí)現(xiàn)的方式中,多級(jí)串接移位寄存裝置114中的任意單一級(jí)的雙向移位寄存器均可采用圖6所示電路圖進(jìn)行實(shí)現(xiàn)。具體地,在所述的雙向移位寄存器SR(i)中:

      所述第一輸入控制模塊310_1包括:

      第一晶體管M1,其源極為所述第一信號(hào)輸入端FW1,其柵極為所述第一電壓輸入端STV1(用于連接外部起始信號(hào)或前一級(jí)雙向移位寄存器的第一掃描信號(hào)輸出端);第二晶體管M2,其源極為所述第二信號(hào)輸入端BW1,其柵極為所述第二電壓輸入端RST1(用于連接外部復(fù)位信號(hào)或下一級(jí)雙向移位寄存器的第二掃描信號(hào)輸出端);所述第一晶體管M1的漏極與所述第二晶體管M2的漏極相連接,作為所述第一輸出控制節(jié)點(diǎn)P1。

      所述第一輸出模塊320_1包括:第一電容C1和第三晶體管M3;

      所述第三晶體管M3的漏極用作所述第一時(shí)鐘信號(hào)輸入端CK1;

      所述第三晶體管M3的柵極與所述第一電容C1的其中一端共同連接,作為所述第一控制信號(hào)輸入端INC1,用于接收所述第一輸出控制節(jié)點(diǎn)P1的信號(hào);

      所述第三晶體管M3的源極與所述第一電容C1的另一端共同連接,作為所述第一掃描信號(hào)輸出端G(i)_1。

      所述第一放電單元330_1包括:第四晶體管M4、第五晶體管M5、第六晶體管M6、第七晶體管M7、第八晶體管M8、第九晶體管M9和第十晶體管M10;

      所述第四晶體管M4的源極連接參考低電位VGL,漏極連接至所述第一輸出控制節(jié)點(diǎn)P1,柵極與所述第二放電單元330_2的第二放電控制節(jié)點(diǎn)N2連接;

      所述第五晶體管M5的源極連接參考低電位VGL,漏極連接至所述第一輸出控制節(jié)點(diǎn)P1,柵極與所述第一放電單元330_1的第一放電控制節(jié)點(diǎn)N1連接;

      所述第六晶體管M6的柵極與漏極相連接,用于接入第一外部控制信號(hào)VPWL_1;所述第七晶體管M7的柵極用于接入第二外部控制信號(hào)VPWL_2,源極連接參考低電位VGL,漏極與第六晶體管M6的源極相連接;

      所述第八晶體管M8的漏極連接至所述第一輸出控制節(jié)點(diǎn)P1,源極連接參考低電位VGL,柵極作為所述第一放電單元330_1的第一放電控制節(jié)點(diǎn)N1;

      所述第九晶體管M9的柵極與所述第一放電單元330_1的第一放電控制節(jié)點(diǎn)N1連接,源極連接參考低電位VGL,漏極與所述第一輸出模塊310_1的第一掃描信號(hào)輸出端G(i)_1連接;

      所述第十晶體管M10的柵極與所述第二放電單元330_2的第二放電控制節(jié)點(diǎn)N2連接,源極連接參考低電位VGL,漏極與所述第一輸出模塊310_1的第一掃描信號(hào)輸出端G(i)_1連接。

      在本實(shí)施例中,優(yōu)選地,所述第二輸入控制模塊310_2與所述第一輸入控制模塊310_1的電路內(nèi)部結(jié)構(gòu)相同;因此,在此不再對(duì)第二輸入控制模塊310_2的電路實(shí)現(xiàn)方式進(jìn)行贅述。此外,進(jìn)一步地,所述第一輸出模塊320_1還可以與所述第二輸出模塊320_2的電路結(jié)構(gòu)相同;和/或者,所述第一放電單元330_1與第二放電單元330_2的電路結(jié)構(gòu)相同。在此不再對(duì)第二輸出模塊320_2、第二放電單元330_2的電路結(jié)構(gòu)進(jìn)行贅述。第一放電單元330_1與第二放電單元330_2的區(qū)別點(diǎn)在于,與第一放電單元330_1中的第六晶體管M6相對(duì)應(yīng),在第二放電單元330_2中的第16晶體管M16的柵極與漏極相連接,用于接入第二外部控制信號(hào)VPWL_2;而與第一放電單元330_1中的第七晶體管M7相對(duì)應(yīng),在第二放電單元330_2中的第17晶體管M17的柵極用于接入第一外部控制信號(hào)VPWL_1;從而使得第一掃描信號(hào)輸出端G(i)_1與第二掃描信號(hào)輸出端G(i)_2之間存在一定的時(shí)間延遲,而達(dá)到對(duì)像素顯示陣列112依次掃描的目的。

      在時(shí)鐘信號(hào)控制方面,左側(cè)第一級(jí)雙向移位寄存器SRL_(1)的第一輸出模塊320_1和第二輸出模塊320_2分別接收第一時(shí)鐘信號(hào)CKL_1和第二時(shí)鐘信號(hào)CKL_2;其中,第一時(shí)鐘信號(hào)CKL_1和第二時(shí)鐘信號(hào)CKL_2之間存在一定的時(shí)間延遲。第二級(jí)雙向移位寄存器SRL_(2)的第一輸出模塊320_1和第二輸出模塊320_2分別接收第三時(shí)鐘信號(hào)CKL_3和第四時(shí)鐘信號(hào)CKL_4;其中,第三時(shí)鐘信號(hào)CKL_3和第四時(shí)鐘信號(hào)CKL_4之間存在一定的時(shí)間延遲;如此類推,最后一級(jí)雙向移位寄存器SRL_(M),分別接收第七時(shí)鐘信號(hào)CKL_7和第八時(shí)鐘信號(hào)CKL_8,第七時(shí)鐘信號(hào)CKL_7和第八時(shí)鐘信號(hào)CKL_8之間存在一定的時(shí)間延遲。在本實(shí)施例中,以8個(gè)循環(huán)時(shí)鐘信號(hào)為例作為對(duì)各級(jí)雙向移位寄存器SR_(i)的輸出模塊進(jìn)行控制。需要說明的是,在實(shí)際應(yīng)用中,本領(lǐng)域技術(shù)人員可以根據(jù)需要適當(dāng)?shù)卦黾踊驕p少時(shí)鐘信號(hào)的數(shù)量,以達(dá)到控制不同分辨率的液晶顯示面板的像素顯示的目的。

      下文參照?qǐng)D6,以左側(cè)的M級(jí)串接移位寄存裝置114_L響應(yīng)于時(shí)序信號(hào)CKL_1~CKL_8及外部輸入的起始信號(hào)STVL的操作為例,對(duì)本發(fā)明實(shí)施例提供的雙向移位寄存器的工作原理進(jìn)行說明。其中,各級(jí)雙向移位寄存器SR_(i)中的各個(gè)晶體管均采用N型薄膜晶體管(Thin Film Transistor,TFT)為例進(jìn)行說明。

      具體地,在第i級(jí)的雙向移位寄存器SRL(i)的兩個(gè)輸入控制模塊310_1和310_2中,包括分別晶體管M1和M2、晶體管M11和M12;其中,晶體管M1和M11的柵極接收第G(i-1)_1的輸出掃描信號(hào)(當(dāng)i=1時(shí),其接收的是外部起始信號(hào)STVL),晶體管M1和M11的源極連接至控制信號(hào)FW;當(dāng)掃描方向?yàn)檎驋呙钑r(shí),F(xiàn)W為一個(gè)高電平VGH的準(zhǔn)位信號(hào);當(dāng)反向掃描時(shí),F(xiàn)W為一個(gè)低電平VGL的準(zhǔn)位信號(hào);晶體管M1的漏極連接至節(jié)點(diǎn)P1,晶體管M11的漏極連接至節(jié)點(diǎn)P2。晶體管M2和M12的柵極接收G(i+1)_2的輸出掃描信號(hào)(當(dāng)i=M時(shí),其接收的是外部輸入的復(fù)位信號(hào)RSTL);晶體管M2和M12的源極連接至控制信號(hào)BW;當(dāng)掃描方向?yàn)檎驋呙钑r(shí),BW為一個(gè)低電平VGL的準(zhǔn)位信號(hào),當(dāng)反向掃描時(shí),BW為一個(gè)高電平VGH的準(zhǔn)位信號(hào);晶體管M2的漏極連接至節(jié)點(diǎn)P1,M12的漏極連接至節(jié)點(diǎn)P2。

      在第i級(jí)的雙向移位寄存器SRL(i)的兩個(gè)輸出控制模塊320_1和320_2中,包括晶體管M3或M13。晶體管M3的柵極經(jīng)由節(jié)點(diǎn)P1點(diǎn)接收輸入控制單元310_1的信號(hào),晶體管M3的漏極連接第一時(shí)鐘信號(hào)CK1,晶體管M3的源極第一輸出掃描信號(hào)G(i)_1。晶體管M13的柵極經(jīng)由節(jié)點(diǎn)P2點(diǎn)接收輸入控制單元310_2的信號(hào),晶體管M3的漏極連接第二時(shí)鐘信號(hào)CK2,晶體管M3的源極輸出掃描信號(hào)G(i)_2。電容C1一端連接至晶體管M3的柵極與節(jié)點(diǎn)P1,另一端連接至晶體管M3的源極;電容C2一端連接至晶體管M13的柵極與節(jié)點(diǎn)P2,另一端連接至晶體管M13的源極。

      在第i級(jí)的雙向移位寄存器SRL(i)的第一放電單元330_1中,晶體管M6的柵極與漏極連接在一起并接收控制信號(hào)VPWL_1。晶體管M7的柵極連接控制信號(hào)VPWL_2,源極連接參考位VGL(低電平),漏極與晶體管M6源極連接在一起,其控制節(jié)點(diǎn)為N1。晶體管M8的柵極連接節(jié)點(diǎn)P1,該節(jié)點(diǎn)信號(hào)由輸入控制模塊產(chǎn)生信號(hào)來決定P1是否上拉,晶體管M8的源極連接參考位VGL(高電平),漏極連接控制節(jié)點(diǎn)為N1。晶體管M5的柵極連接至控制節(jié)點(diǎn)N1,源極連接參考位VGL,漏極連接在其控制節(jié)點(diǎn)為P1。晶體管M9的柵極連接至控制節(jié)點(diǎn)N1,源極連接參考位VGL,漏極連接輸出控制晶體管M3的源極,產(chǎn)生掃描信號(hào)Gi_1。晶體管M4的柵極連接至第二放電單元所產(chǎn)生的控制節(jié)點(diǎn)N2,源極連接參考位VGL,漏極連接在其控制節(jié)點(diǎn)為P1。晶體管M10的柵極連接至第二放電單元所產(chǎn)生的控制節(jié)點(diǎn)N2,源極連接參考位VGL,漏極連接輸出控制晶體管M3的源極,產(chǎn)生掃描信號(hào)Gi_1。第一放電單元330_1的控制節(jié)點(diǎn)N1,同時(shí)用來控制第二放電單元晶體管M14與晶體管M20的柵極。

      在第i級(jí)的雙向移位寄存器SRL(i)的第二放電單元330_2,晶體管M16的柵極與漏極連接在一起并接收控制信號(hào)VPWL_2。晶體管M17的柵極連接控制信號(hào)VPWL_1,源極連接參考位VGL,漏極與M16源極連接在一起,其控制節(jié)點(diǎn)為N2。晶體管M18的柵極連接節(jié)點(diǎn)P2,該節(jié)點(diǎn)信號(hào)由輸入控制模塊產(chǎn)生信號(hào)來決定P2是否上拉,晶體管M18的源極連接參考位VGL,漏極連接控制節(jié)點(diǎn)為N2。晶體管M15的柵極連接至控制節(jié)點(diǎn)N2,源極連接參考位VGL,漏極連接在其控制節(jié)點(diǎn)為P2。晶體管M19的柵極連接至控制節(jié)點(diǎn)N2,源極連接參考位VGL,漏極連接輸出控制晶體管M13的源極,產(chǎn)生掃描信號(hào)Gi_2。晶體管M14的柵極連接至第一放電單元所產(chǎn)生的控制節(jié)點(diǎn)N1,源極連接參考位VGL,漏極連接在其控制節(jié)點(diǎn)為P2。晶體管M20的柵極連接至第一放電單元所產(chǎn)生的控制節(jié)點(diǎn)N1,源極連接參考位VGL,漏極連接輸出控制晶體管M13的源極,產(chǎn)生掃描信號(hào)Gi_2。第二放電單元330_2的控制節(jié)點(diǎn)N2,同時(shí)用來控制第二放電單元晶體管M4與晶體管M10的柵極。

      以下結(jié)合各個(gè)控制信號(hào)的相位變化,說明多級(jí)串接移位寄存裝置中的各級(jí)雙向移位寄存器的工作過程。

      圖7A是左側(cè)M級(jí)串接移位寄存裝置的正向掃描時(shí)序圖;圖7B是右側(cè)N級(jí)串接移位寄存裝置的正向掃描時(shí)序圖;圖7C是左側(cè)M級(jí)串接移位寄存裝置的反向掃描時(shí)序圖;圖7D是右側(cè)N級(jí)串接移位寄存裝置的反向掃描時(shí)序圖。

      在第一階段T1,當(dāng)正向掃描時(shí),如圖7A或7B所示,控制信號(hào)FW為一個(gè)VGH(高電平)的參考位,控制信號(hào)BW為一個(gè)VGL(低電平)的參考位,組合信號(hào)VPWL1和VPWL2是一組極性相反交替的控制信號(hào)。當(dāng)移位寄存器電路輸入單元接收到G(i-1)_1的輸出信號(hào),P1節(jié)點(diǎn)與P2節(jié)點(diǎn)會(huì)上升到一個(gè)VGH準(zhǔn)位,在這個(gè)狀態(tài)下,晶體管M8與M18因P1與P2為高準(zhǔn)位,此時(shí)晶體管M8與M18會(huì)導(dǎo)通,將N1與N2節(jié)點(diǎn)下拉至接近VGL準(zhǔn)位,如此晶體管M4、M5、M9、M10、M14、M15、M19與M20會(huì)處于關(guān)閉狀態(tài)。晶體管M3與M13柵極分別連接至P1與P2節(jié)點(diǎn),P1與P2節(jié)點(diǎn)在VGH準(zhǔn)位,所以晶體管M3與M13為導(dǎo)通狀態(tài),M,3與M13的漏級(jí)分別連接8個(gè)依序循環(huán)的控制信號(hào)中的CKL_1與CKL_2,此時(shí)CKL_1與CKL_2信號(hào)為VGL準(zhǔn)位,故在第一階段T1這個(gè)時(shí)間,輸出信號(hào)G(i)_1與G(i)_2為VGL準(zhǔn)位。

      在第二階段T2,P1節(jié)點(diǎn)與P2節(jié)點(diǎn)會(huì)維持VGH準(zhǔn)位,在這個(gè)狀態(tài)下,晶體管M8與M18因P1與P2為高準(zhǔn)位,此時(shí)晶體管M8與M18會(huì)導(dǎo)通,將N1與N2節(jié)點(diǎn)下拉至接近VGL準(zhǔn)位,如此晶體管M4、M5、M9、M10、M14、M15、M19與M20會(huì)處于關(guān)閉狀態(tài)。晶體管M3與M13柵極分別連接至P1與P2節(jié)點(diǎn),P1與P2節(jié)點(diǎn)在VGH準(zhǔn)位,所以晶體管M3與M13為導(dǎo)通狀態(tài),M3與M13的漏級(jí)分別連接8個(gè)依序循環(huán)的控制信號(hào)中的CKL_1與CKL_2,此時(shí)第一輸出單元330_1的晶體管M3接收到CKL_1信號(hào),CKL_1先由VGL準(zhǔn)位變成VGH準(zhǔn)位,此時(shí)G(i)_1的輸出信號(hào)由VGL準(zhǔn)位,上拉至VGH準(zhǔn)位。依序接著第二輸出單元330_2的晶體管M13接收到CKL_2信號(hào),CKL_2先由VGL準(zhǔn)位變成VGH準(zhǔn)位,此時(shí)輸出端G(i)_2的輸出信號(hào)由VGL準(zhǔn)位上拉至VGH準(zhǔn)位。

      在第三階段T3,輸出端G(i+1)_2由VGL準(zhǔn)位上拉至VGH,此時(shí)P1節(jié)點(diǎn)與P2節(jié)點(diǎn)會(huì)由VGH準(zhǔn)位下拉至VGL準(zhǔn)位,在這個(gè)狀態(tài)下,晶體管M8與M18因P1與P2為低準(zhǔn)位,此時(shí)晶體管M8與M18會(huì)由導(dǎo)通變?yōu)殛P(guān)閉。VPWL1為一個(gè)VGH準(zhǔn)位,此時(shí)VPWL2為一個(gè)相反準(zhǔn)位,故VPWL2為VGL準(zhǔn)位,所以第一放電單元330_1中,晶體管M6會(huì)導(dǎo)通狀態(tài),晶體管M7則為關(guān)閉狀態(tài),所以控制節(jié)點(diǎn)N1將由VGL準(zhǔn)位上升到VGH準(zhǔn)位,同時(shí)晶體管M4與M9晶體管會(huì)導(dǎo)通,此時(shí)第一輸出模塊G(i)_1的輸出信號(hào)由VGH準(zhǔn)位,下拉至VGL準(zhǔn)位。第二放電單元330_2晶體管M14與M20連接至第一放電單元330_1控制節(jié)點(diǎn)N1,此時(shí)N1為VGH準(zhǔn)位,所以晶體管M14與M20將會(huì)導(dǎo)通,此時(shí)第二輸出模塊的輸出端G(i)_2的輸出信號(hào)由VGH準(zhǔn)位下拉至VGL準(zhǔn)位。

      在第四階段T4,輸出端G(i+1)_2由VGH準(zhǔn)位下拉至VGL準(zhǔn)位,此時(shí)P1節(jié)點(diǎn)與P2節(jié)點(diǎn)會(huì)由維持在VGL準(zhǔn)位,在這個(gè)狀態(tài)下,晶體管M8與M18因P1與P2為低準(zhǔn)位,此時(shí)晶體管M8與M18會(huì)維持關(guān)閉。VPWL1為一個(gè)VGH準(zhǔn)位,此時(shí)VPWL2為一個(gè)相反準(zhǔn)位,故VPWL2為VGL準(zhǔn)位,所以第一放電單元330_1中,晶體管M6會(huì)導(dǎo)通狀態(tài),晶體管M7則為關(guān)閉狀態(tài),所以控制節(jié)點(diǎn)N1將會(huì)由VGL準(zhǔn)位上升到VGH準(zhǔn)位,同時(shí)晶體管M4與晶體管M9導(dǎo)通,此時(shí)第一輸出模塊的輸出端G(i)_1的輸出信號(hào)由會(huì)維持至VGL準(zhǔn)位。第二放電單元330_2晶體管M14與M20連接至第一放電單元330_1控制節(jié)點(diǎn)N1,此時(shí)N1為VGH準(zhǔn)位,所以M14與M20將會(huì)導(dǎo)通,此時(shí)第二輸出模塊G(i)_2的輸出信號(hào)會(huì)維持至VGL準(zhǔn)位。信號(hào)VPWL1和信號(hào)VPWL2可以實(shí)現(xiàn)寄存器的交互放電;電容C1和C2優(yōu)選為Boost電容,當(dāng)時(shí)鐘信號(hào)CK1或CK2由低電平轉(zhuǎn)變?yōu)楦唠娖綍r(shí),通過電容C1和C2可以使得晶體管M3的柵極電位變得更高以確保輸出信號(hào)不會(huì)失真。

      此外,在反向掃描或當(dāng)外部時(shí)鐘信號(hào)的數(shù)量增加或減少時(shí),各個(gè)控制信號(hào)的組合邏輯和相位變化可以稍作改變,以實(shí)現(xiàn)對(duì)液晶顯示陣列的有序驅(qū)動(dòng)。在此不一一描述。

      本發(fā)明實(shí)施例提供的雙向移位寄存器,在掃描的每一幀(frame)圖像畫面后通過采用兩個(gè)放電單元進(jìn)行交互放電,同時(shí)搭配多個(gè)外部控制信號(hào),可以有效避免開關(guān)組件的高頻率的開關(guān)操作,從而避免移位寄存器的開關(guān)組件因高頻率的開關(guān)操作而產(chǎn)生應(yīng)力效應(yīng)(Stress Effect),防止移位寄存器的誤動(dòng)作,提高移位寄存器的可靠性。本發(fā)明提供的雙向移位寄存器作為一種高可靠性的移位寄存器的電路實(shí)現(xiàn)方式,依次串接為一種多級(jí)串接移位寄存裝置,用于對(duì)液晶顯示器的像素陣列進(jìn)行驅(qū)動(dòng),具體實(shí)施時(shí)可以將原先配置于液晶顯示器的驅(qū)動(dòng)IC內(nèi)部的移位寄存器轉(zhuǎn)移內(nèi)建在液晶顯示器的玻璃基板上,不僅可節(jié)省驅(qū)動(dòng)IC的使用數(shù)量,降低生產(chǎn)成本,同時(shí),也因驅(qū)動(dòng)IC數(shù)量的減少,大幅地減少引腳(Pin)數(shù)量。此外,當(dāng)在液晶顯示面板兩側(cè)分別安裝所述多級(jí)串接移位寄存裝置作為驅(qū)動(dòng)電路時(shí),可以采用多個(gè)循環(huán)脈沖對(duì)不同位置的像素顯示進(jìn)行驅(qū)動(dòng),有效減小面板的邊框?qū)挾?,進(jìn)一步降低液晶顯示面板的占用面積。

      需要說明的是,本實(shí)施例提供的雙向移位寄存器不僅可以應(yīng)用在非晶硅薄膜晶體管液晶顯示器(a-Si TFT LCD)上,任何利用本設(shè)計(jì)結(jié)構(gòu)之顯示器皆屬本專利申請(qǐng)范圍。

      以上所述是本發(fā)明的優(yōu)選實(shí)施方式,應(yīng)當(dāng)指出,對(duì)于本技術(shù)領(lǐng)域的普通技術(shù)人員來說,在不脫離本發(fā)明原理的前提下,還可以做出若干改進(jìn)和潤(rùn)飾,這些改進(jìn)和潤(rùn)飾也視為本發(fā)明的保護(hù)范圍。

      當(dāng)前第1頁(yè)1 2 3 
      網(wǎng)友詢問留言 已有0條留言
      • 還沒有人留言評(píng)論。精彩留言會(huì)獲得點(diǎn)贊!
      1