像素補(bǔ)償電路、掃描驅(qū)動電路及平面顯示裝置的制造方法
【技術(shù)領(lǐng)域】
[0001]本發(fā)明涉及顯示技術(shù)領(lǐng)域,特別是涉及一種像素補(bǔ)償電路、掃描驅(qū)動電路及平面顯示裝置。
【背景技術(shù)】
[0002]目前的有機(jī)發(fā)光二極管(OrganicLight Emitting d1de,0LED)顯示器具有體積小、結(jié)構(gòu)簡單、自主發(fā)光、亮度高、可視角度大、響應(yīng)時(shí)間短等優(yōu)點(diǎn),吸引了廣泛的注意?,F(xiàn)有的有機(jī)發(fā)光二極管顯示器電路中第一電壓端輸出的電壓信號及數(shù)據(jù)線輸出的數(shù)據(jù)電壓信號復(fù)雜,對電路工作產(chǎn)生不利影響。
【發(fā)明內(nèi)容】
[0003]本發(fā)明主要解決的技術(shù)問題是提供一種像素補(bǔ)償電路、掃描驅(qū)動電路及平面顯示裝置,以減小像素補(bǔ)償電路中第一電壓端輸出的第一電壓信號及數(shù)據(jù)線輸出的數(shù)據(jù)電壓信號的復(fù)雜度,利于電路工作。
[0004]為解決上述技術(shù)問題,本發(fā)明采用的一個(gè)技術(shù)方案是:提供一種像素補(bǔ)償電路,包括:
[0005]第一可控開關(guān),所述第一可控開關(guān)包括控制端、第一端及第二端,所述第一可控開關(guān)的控制端連接一第一掃描線,所述第一可控開關(guān)的第一端連接一數(shù)據(jù)線以從所述數(shù)據(jù)線接收數(shù)據(jù)電壓;
[0006]驅(qū)動開關(guān),所述驅(qū)動開關(guān)包括控制端、第一端及第二端,所述驅(qū)動開關(guān)的控制端連接所述第一可控開關(guān)的第二端,所述驅(qū)動開關(guān)的第一端連接一第一電壓端;
[0007]第二可控開關(guān),所述第二可控開關(guān)包括控制端、第一端及第二端,所述第二可控開關(guān)的控制端連接一第二掃描線,所述第二可控開關(guān)的第一端連接所述驅(qū)動開關(guān)的第二端;
[0008]有機(jī)發(fā)光二極管,所述有機(jī)發(fā)光二極管包括陽極及陰極,所述有機(jī)發(fā)光二極管的陽極連接所述第二可控開關(guān)的第二端,所述有機(jī)發(fā)光二極管的陰極接地;
[0009]第一電容,所述第一電容包括第一端及第二端,所述第一電容的第一端連接所述驅(qū)動開關(guān)的控制端,所述第一電容的第二端連接所述第二可控開關(guān)的第一端;及
[0010]第二電容,所述第二電容包括第一端及第二端,所述第二電容的第一端連接所述第二可控開關(guān)的第一端及所述第一電容的第二端,所述第二電容的第二端連接一第二電壓端。
[0011]其中,所述驅(qū)動開關(guān)、所述第一可控開關(guān)及所述第二可控開關(guān)均為NM0S型薄膜晶體管或均為PM0S型薄膜晶體管或?yàn)榉?S型薄膜晶體管與PM0S型薄膜晶體管的組合,所述驅(qū)動開關(guān)、所述第一可控開關(guān)及所述第二可控開關(guān)的控制端、第一端及第二端分別對應(yīng)所述薄膜晶體管的柵極、漏極及源極。
[0012]為解決上述技術(shù)問題,本發(fā)明采用的另一個(gè)技術(shù)方案是:提供一種掃描驅(qū)動電路,所述掃描驅(qū)動電路包括像素補(bǔ)償電路,所述像素補(bǔ)償電路包括:
[0013]第一可控開關(guān),所述第一可控開關(guān)包括控制端、第一端及第二端,所述第一可控開關(guān)的控制端連接一第一掃描線,所述第一可控開關(guān)的第一端連接一數(shù)據(jù)線以從所述數(shù)據(jù)線接收數(shù)據(jù)電壓;
[0014]驅(qū)動開關(guān),所述驅(qū)動開關(guān)包括控制端、第一端及第二端,所述驅(qū)動開關(guān)的控制端連接所述第一可控開關(guān)的第二端,所述驅(qū)動開關(guān)的第一端連接一第一電壓端;
[0015]第二可控開關(guān),所述第二可控開關(guān)包括控制端、第一端及第二端,所述第二可控開關(guān)的控制端連接一第二掃描線,所述第二可控開關(guān)的第一端連接所述驅(qū)動開關(guān)的第二端;
[0016]有機(jī)發(fā)光二極管,所述有機(jī)發(fā)光二極管包括陽極及陰極,所述有機(jī)發(fā)光二極管的陽極連接所述第二可控開關(guān)的第二端,所述有機(jī)發(fā)光二極管的陰極接地;
[0017]第一電容,所述第一電容包括第一端及第二端,所述第一電容的第一端連接所述驅(qū)動開關(guān)的控制端,所述第一電容的第二端連接所述第二可控開關(guān)的第一端;及
[0018]第二電容,所述第二電容包括第一端及第二端,所述第二電容的第一端連接所述第二可控開關(guān)的第一端及所述第一電容的第二端,所述第二電容的第二端連接一第二電壓端。
[0019]其中,所述驅(qū)動開關(guān)、所述第一可控開關(guān)及所述第二可控開關(guān)均為NM0S型薄膜晶體管或均為PM0S型薄膜晶體管或?yàn)榉?S型薄膜晶體管與PM0S型薄膜晶體管的組合,所述驅(qū)動開關(guān)、所述第一可控開關(guān)及所述第二可控開關(guān)的控制端、第一端及第二端分別對應(yīng)所述薄膜晶體管的柵極、漏極及源極。
[0020]為解決上述技術(shù)問題,本發(fā)明采用的另一個(gè)技術(shù)方案是:提供一種平面顯示裝置,所述平面顯示裝置包括像素補(bǔ)償電路,所述像素補(bǔ)償電路包括:
[0021]第一可控開關(guān),所述第一可控開關(guān)包括控制端、第一端及第二端,所述第一可控開關(guān)的控制端連接一第一掃描線,所述第一可控開關(guān)的第一端連接一數(shù)據(jù)線以從所述數(shù)據(jù)線接收數(shù)據(jù)電壓;
[0022]驅(qū)動開關(guān),所述驅(qū)動開關(guān)包括控制端、第一端及第二端,所述驅(qū)動開關(guān)的控制端連接所述第一可控開關(guān)的第二端,所述驅(qū)動開關(guān)的第一端連接一第一電壓端;
[0023]第二可控開關(guān),所述第二可控開關(guān)包括控制端、第一端及第二端,所述第二可控開關(guān)的控制端連接一第二掃描線,所述第二可控開關(guān)的第一端連接所述驅(qū)動開關(guān)的第二端;
[0024]有機(jī)發(fā)光二極管,所述有機(jī)發(fā)光二極管包括陽極及陰極,所述有機(jī)發(fā)光二極管的陽極連接所述第二可控開關(guān)的第二端,所述有機(jī)發(fā)光二極管的陰極接地;
[0025]第一電容,所述第一電容包括第一端及第二端,所述第一電容的第一端連接所述驅(qū)動開關(guān)的控制端,所述第一電容的第二端連接所述第二可控開關(guān)的第一端;及
[0026]第二電容,所述第二電容包括第一端及第二端,所述第二電容的第一端連接所述第二可控開關(guān)的第一端及所述第一電容的第二端,所述第二電容的第二端連接一第二電壓端。
[0027]其中,所述驅(qū)動開關(guān)、所述第一可控開關(guān)及所述第二可控開關(guān)均為NM0S型薄膜晶體管或均為PM0S型薄膜晶體管或?yàn)榉?S型薄膜晶體管與PM0S型薄膜晶體管的組合,所述驅(qū)動開關(guān)、所述第一可控開關(guān)及所述第二可控開關(guān)的控制端、第一端及第二端分別對應(yīng)所述薄膜晶體管的柵極、漏極及源極。
[0028]其中,所述平面顯示裝置為0LED或IXD。
[0029]本發(fā)明的有益效果是:區(qū)別于現(xiàn)有技術(shù)的情況,本發(fā)明的所述像素補(bǔ)償電路通過使用所述第二可控開關(guān)、所述第二電容及所述第二電壓端來減小所述像素補(bǔ)償電路中所述第一電壓端輸出的第一電壓信號與所述數(shù)據(jù)線輸出的數(shù)據(jù)電壓信號的復(fù)雜度,以利用電路工作。
【附圖說明】
[0030]圖1是現(xiàn)有技術(shù)的像素補(bǔ)償電路的結(jié)構(gòu)示意圖;
[0031 ]圖2是現(xiàn)有技術(shù)的像素補(bǔ)償電路的波形圖;
[0032]圖3是現(xiàn)有技術(shù)的像素補(bǔ)償電路的模擬結(jié)果圖;
[0033]圖4是本發(fā)明的像素補(bǔ)償電路的結(jié)構(gòu)示意圖;
[0034]圖5是本發(fā)明的像素補(bǔ)償電路的波形圖;
[0035]圖6是本發(fā)明的像素補(bǔ)償電路的模擬結(jié)果圖;
[0036]圖7是本發(fā)明的掃描驅(qū)動電路的不意圖;
[0037]圖8是本發(fā)明的平面顯示裝置的示意圖。
【具體實(shí)施方式】
[0038]請參閱圖1至圖3,現(xiàn)有技術(shù)的像素補(bǔ)償電路包括兩個(gè)薄膜晶體管及一個(gè)存儲電容,所述像素補(bǔ)償電路在補(bǔ)償階段會有電流流過有機(jī)發(fā)光二極管,從圖2中可以看出所述像素補(bǔ)償電路的第一電壓端輸出的電壓VDD信號復(fù)雜且存在延遲情況,并且數(shù)據(jù)電壓Vdata對驅(qū)動晶體管第二端的電壓存在影響,所述數(shù)據(jù)電壓Vdata信號復(fù)雜。
[0039]請參閱圖4,是本發(fā)明的像素補(bǔ)償電路的結(jié)構(gòu)示意圖。如圖4所示,本發(fā)明的像素補(bǔ)償電路包括第一可控開關(guān)T1,所述第一可控開關(guān)T1包括控制端、第一端及第二端,所述第一可控開關(guān)T1的控制端連接一第一掃描線Vsl,所述第一可控開關(guān)T1的第一端連接一數(shù)據(jù)線Data以從所述數(shù)據(jù)線Data接收數(shù)據(jù)電壓Vdata ;
[0040]驅(qū)動開關(guān)T0,所述驅(qū)動開關(guān)TO包括控制端、第一端及第二端,所述驅(qū)動開關(guān)TO的控制端連接所述第一可控開關(guān)T1的第二端,所述驅(qū)動開關(guān)T0的第一端連接一第一電壓端VDD1;
[0041]第二可控開關(guān)T2,所述第二可控開關(guān)T2包括控制端、第一端及第二端,所述第二可控開關(guān)T2的控制端連接一第二掃描線Vgl,所述第二可控開關(guān)T2的第一端連接所述