專利名稱:全站儀新型微處理器測距部分控制電路的制作方法
技術(shù)領(lǐng)域:
本實(shí)用新型屬于全站型電子速測儀領(lǐng)域。
背景技術(shù):
全站儀的微處理器部分為控制整個(gè)電路的核心處理器件。目前使用的菲利普 的P80C552EFA單片機(jī)體積較大,功耗較高,單片機(jī)內(nèi)部并沒有集成FLASH,需要協(xié)同一個(gè) FLASH芯片才能工作,且因?yàn)槭?位51單片機(jī)類型所以運(yùn)算速度較慢,實(shí)時(shí)性較差?,F(xiàn)有的全站型電子速測儀測距控制電路結(jié)構(gòu)復(fù)雜,元器件較多,電路體積大,集成 度低,導(dǎo)致生產(chǎn)成本高,測量速度慢,功耗大,電池使用時(shí)間短。
實(shí)用新型內(nèi)容本實(shí)用新型的目的在于克服現(xiàn)有技術(shù)的缺陷,提供一種新的全站型電子速測儀測 距控制電路。全站儀新型微處理器測距部分控制電路,其特征在于主要包括微處理器 (LPC2132),以及分別與之連接的復(fù)位芯片、串口芯片、調(diào)試口、邏輯控制器(CPLD)、時(shí)鐘信 號、電機(jī)、內(nèi)光路信號和電源。LPC2132是新型的32位微處理器,與以往的8位微處理器相比有以下優(yōu)點(diǎn)1.體積小、功耗低、低成本、高性能;2.支持雙指令集,能很好的兼容8位/16位器件;3.大量使用寄存器,指令執(zhí)行速度更快;4.大多數(shù)數(shù)據(jù)操作都在寄存器中完成;5.執(zhí)行效率高;6.指令長度固定;7.內(nèi)置FLASH,穩(wěn)定性高,實(shí)時(shí)性更好;8.微處理器內(nèi)部可用資源多方便以后的升級和再開發(fā)。與現(xiàn)有技術(shù)相比,本實(shí)用新型的有益效果是減少了電路板面積和器件總量,用 1個(gè)高集成度的芯片替代了以往2個(gè)芯片協(xié)同工作的數(shù)字電路,減少了生產(chǎn)成本和加工成 本,提高了電路的穩(wěn)定性和處理速度,減少了功耗,延長了電池使用時(shí)間。
圖1是本實(shí)用新型結(jié)構(gòu)示意圖。圖2是本實(shí)用新型微處理器管腳連接圖。
具體實(shí)施方式
參見附圖1,全站型電子速測儀控制電路,其特征在于主要包括微處理器 LPC2132,及以下分別與之連接的器件,完成下列任務(wù)復(fù)位芯片1為微處理器提供復(fù)位信號;串口芯片2發(fā)送接收數(shù)據(jù);調(diào)試口 3用于下載程序,調(diào)試微處理器工作狀態(tài);邏輯控制 器(CPLD) 4用于控制發(fā)光管和接收管電路;時(shí)鐘信號5為微處理器提供的時(shí)鐘信號;電機(jī)6 控制電機(jī)轉(zhuǎn)速和位置;內(nèi)光路信號7微處理器接收的內(nèi)光路信號;電源8為微處理器供電。微處理器(LPC2132)負(fù)責(zé)整個(gè)測距電路的控制,信號處理和發(fā)送測距結(jié)果給主電 路板,具體的工作流程是微處理接通電源8和時(shí)鐘信號5,等待復(fù)位芯片1發(fā)送復(fù)位信號 給微處理,微處理器接收信號后復(fù)位,并開始監(jiān)測串口芯片2,如果接收到測距指令,則給邏 輯控制器件(CPLD)4發(fā)送測距信號,邏輯控制器件接收后驅(qū)動(dòng)發(fā)光管發(fā)光,接收管控制電 路同時(shí)開始接收回光信號并放大,然后發(fā)送給邏輯控制器件處理,再由邏輯控制器件發(fā)送 回微處理器。微處理器經(jīng)過判斷后如果信號滿足要求,則與內(nèi)光路信號7相比較,運(yùn)算得出 測距結(jié)果。如果不滿足要求則發(fā)送信號至電機(jī)6,控制減光片轉(zhuǎn)動(dòng),重新接收回光信號,重復(fù) 調(diào)整電機(jī)和檢測信號的過程,直到最后滿足信號處理的要求,運(yùn)算出測距結(jié)果,最后通過串 口發(fā)送測量結(jié)果至主板。新微處理器(LPC2132)內(nèi)部集成的64K FLASH,用來替代和原微處理器 (P80C552EFA)協(xié)同工作的FLASH芯片W29EE011。因?yàn)镻80C552EFA單片機(jī)內(nèi)部并沒有集 成FLASH芯片所以必須外擴(kuò)W29EE011芯片來實(shí)現(xiàn)程序的存儲(chǔ),而LPC2132內(nèi)部已經(jīng)集成 FLASH芯片所以不需要進(jìn)行擴(kuò)展,只需要保留調(diào)試口就可以進(jìn)行程序的燒寫。參見附圖2,圖2是本實(shí)用新型微處理器電路圖,IC2LPC2132為NXP公司的32位微 處理器。管腳連接說明管腳1、13、14、15、16連接電機(jī);管腳7、17、23、43、49、51、63、6、18、 25、42、50、59連接電源;管腳9、11連接內(nèi)光路信號;管腳19、21連接串口芯片;管腳33 41、45 47連接邏輯控制器件(CPLD);管腳52、56、60、64連接調(diào)試端口 ;管腳57連接CPU 復(fù)位芯片;管腳62連接CPU時(shí)鐘信號。
權(quán)利要求全站儀新型微處理器測距部分控制電路,其特征在于主要包括微處理器,以及分別與之連接的復(fù)位芯片、串口芯片、調(diào)試口、邏輯控制器、時(shí)鐘信號、電機(jī)、內(nèi)光路信號和電源。
專利摘要本實(shí)用新型屬于全站型電子速測儀領(lǐng)域。全站儀新型微處理器測距部分控制電路,其特征在于主要包括微處理器,以及分別與之連接的復(fù)位芯片、串口芯片、調(diào)試口、邏輯控制器、時(shí)鐘信號、電機(jī)、內(nèi)光路信號和電源。與現(xiàn)有技術(shù)相比,本實(shí)用新型的有益效果是減少了電路板面積和器件總量,減少了生產(chǎn)成本和加工成本,提高了電路的穩(wěn)定性和處理速度,減少了功耗,延長了電池使用時(shí)間。
文檔編號G01C3/02GK201561753SQ20092025202
公開日2010年8月25日 申請日期2009年12月28日 優(yōu)先權(quán)日2009年12月28日
發(fā)明者李斯廣, 楊嵐 申請人:天津歐波精密儀器股份有限公司