專利名稱:顯示控制裝置及方法與應(yīng)用于其中的輸出驅(qū)動裝置及方法
技術(shù)領(lǐng)域:
本發(fā)明涉及可支持多種輸出規(guī)格的接口驅(qū)動技術(shù),特別是有關(guān)于一種可支持多種接口的顯示控制裝置、輸出驅(qū)動裝置及其控制方法。
背景技術(shù):
液晶面板(LCD Panel)以其體積小、重量輕的優(yōu)勢,已經(jīng)廣泛應(yīng)用在平面顯示器(Flat Panel Display)或數(shù)字電視(Digital TV)產(chǎn)業(yè)中。目前的液晶顯示器結(jié)構(gòu)一般可以分為面板模塊(Panel Module)和控制模塊(Control Module)二部分,面板模塊與控制模塊之間具有傳輸接口,這些傳輸接口又可以分為TTL(Transistor-TransistorLevel)接口、LVDS(Low Voltage Differential Signaling)接口、RSDS(Reduced Swing Differential Signaling)接口等數(shù)種。通常,控制模塊具有一個顯示控制器(display controller)集成電路,該顯示控制器集成電路含有模擬/數(shù)字轉(zhuǎn)換單元和影像縮放單元(scalingengine);其中,模擬/數(shù)字轉(zhuǎn)換單元用以將顯示控制單元所接收到的模擬影像信號轉(zhuǎn)換為相對應(yīng)的數(shù)字影像信號,再根據(jù)液晶顯示器所需的影像分辨率,由影像縮放單元對數(shù)字影像信號進(jìn)行縮小(downscaling)或放大(up scaling)處理。
請參照圖1,圖1為以現(xiàn)有TTL接口作為面板模塊與顯示控制器間傳輸接口的液晶顯示器的示意圖。如圖1所示,標(biāo)號100代表顯示控制器(display controller),標(biāo)號110代表面板模塊(panelmodule),顯示控制器100經(jīng)由TTL接口120耦接到面板模塊110上。顯示控制器100具有縮放單元(scaling engine)102,其根據(jù)所需的影像分辨率(image resolution),對所接收到的像素數(shù)據(jù)(pixel data)進(jìn)行縮小(down-scaling)或放大(up-scaling)處理。經(jīng)由TTL接口120傳送的信號包括R/G/B像素數(shù)據(jù)(pixel data)、像素時鐘信號CLK(pixel clock)、水平同步信號HSYNC(horizontalsynchronization)、垂直同步信號VSYNC(vertical synchronization)、顯示信號DE(display enable)等。面板模塊110具有時序控制器(timing controller)112、行驅(qū)動器(column driver)114、列驅(qū)動器(rowdriver)116以及液晶面板(LCD panel)118等器件。面板模塊110經(jīng)由TTL接口120接收像素數(shù)據(jù)、像素時鐘信號CLK、水平同步信號HSYNC、垂直同步信號VSYNC、顯示信號DE后,由時序控制器112處理成為行控制信號113與列控制信號115,分別送至行驅(qū)動器114與列驅(qū)動器116,再分別由行驅(qū)動器114與列驅(qū)動器116對液晶面板118進(jìn)行行/列顯示控制。
通常,像素數(shù)據(jù)是八位的并行(parallel)數(shù)據(jù),并以雙端口(dualport)進(jìn)行數(shù)據(jù)傳輸。因此,R/G/B像素數(shù)據(jù)需要3×8×2=48個管腳進(jìn)行傳輸,若加上像素時鐘信號CLK、水平同步HSYNC、垂直同步信號VSYNC、顯示信號DE等四個信號,則TTL接口120所需的管腳數(shù)(pin count)為52個。請參照圖2,所示即為圖1所示的TTL接口120各信號的時序圖;其中,RA[7:0]代表經(jīng)由A端口傳輸?shù)陌宋徊⑿屑t像素數(shù)據(jù),GA[7:0]代表經(jīng)由A端口傳輸?shù)陌宋徊⑿芯G像素數(shù)據(jù),BA[7:0]代表經(jīng)由A端口傳輸?shù)陌宋徊⑿兴{(lán)像素數(shù)據(jù),RB[7:0]代表經(jīng)由B端口傳輸?shù)陌宋徊⑿屑t像素數(shù)據(jù),GB[7:0]代表經(jīng)由B端口傳輸?shù)陌宋徊⑿芯G像素數(shù)據(jù),BB[7:0]代表經(jīng)由B端口傳輸?shù)陌宋徊⑿兴{(lán)像素數(shù)據(jù)。
請參照圖3,圖3為以現(xiàn)有的TTL/TCON(Timing Controller,可編程定時控制器)接口作為面板模塊與顯示控制器間傳輸接口的液晶顯示器的示意圖。如圖3所示,標(biāo)號300代表顯示控制器(displaycontroller),標(biāo)號310代表面板模塊(panel module),顯示控制器300經(jīng)由TTL/TCON接口320耦接到面板模塊310上。顯示控制器300具有縮放單元(scaling engine)302和時序控制器(timing controller)304,縮放單元302根據(jù)所需的影像分辨率(image resolution),對所接收到的像素數(shù)據(jù)(pixel data)進(jìn)行縮小(down-scaling)或放大(up-scaling)處理。由于圖3所示的顯示控制器300具有時序控制器304,用以將縮放單元302所輸出之TTL輸出信號303轉(zhuǎn)換成為TTL/TCON信號。因此,經(jīng)由TTL/TCON接口320傳送的信號包括R/G/B像素數(shù)據(jù)(pixel data)、像素時鐘信號(pixel clock)CLK、激活脈沖(start pulse)信號、以及通用輸出信號(General Purpose Output)GPO等。面板模塊310具有行驅(qū)動器(column driver)312、列驅(qū)動器(row driver)314以及液晶面板(LCD panel)316等器件。面板模塊310經(jīng)由TTL/TCON接口320接收像素數(shù)據(jù)、像素時鐘信號CLK、激活脈沖(start pulse)信號以及通用輸出信號GPO后,將其區(qū)分為行控制信號311與列控制信號313,分別送至行驅(qū)動器312與列驅(qū)動器314,再分別由行驅(qū)動器312與列驅(qū)動器314對液晶面板316進(jìn)行行/列顯示控制。
通常,像素數(shù)據(jù)是八位的并行(parallel)數(shù)據(jù),并以雙端口(dualport)進(jìn)行數(shù)據(jù)傳輸,則R/G/B像素數(shù)據(jù)需要(3×8×2=48)個管腳進(jìn)行傳輸,若加上像素時鐘信號CLK、奇激活脈沖(odd start pulse)信號、偶激活脈沖(even start pulse)信號、以及通用輸出信號GPO(通常需要5~7個信號)等信號,則TTL/TCON接口320所需的管腳數(shù)(pincount)約為56~58個。請參照圖4,圖4為圖3所示的TTL/TCON接口320各信號的時序圖;其中,RA[7:0]代表經(jīng)由A端口傳輸?shù)陌宋徊⑿屑t像素數(shù)據(jù),GA[7:0]代表經(jīng)由A端口傳輸?shù)陌宋徊⑿芯G像素數(shù)據(jù),BA[7:0]代表經(jīng)由A端口傳輸?shù)陌宋徊⑿兴{(lán)像素數(shù)據(jù),RB[7:0]代表經(jīng)由B端口傳輸?shù)陌宋徊⑿屑t像素數(shù)據(jù),GB[7:0]代表經(jīng)由B端口傳輸?shù)陌宋徊⑿芯G像素數(shù)據(jù),BB[7:0]代表經(jīng)由B端口傳輸?shù)陌宋徊⑿兴{(lán)像素數(shù)據(jù)。
請參照圖5,圖5為以現(xiàn)有的LVDS接口作為面板模塊與顯示控制器間傳輸接口的液晶顯示器的示意圖。如圖5所示,標(biāo)號500代表顯示控制器(display controller),標(biāo)號510代表面板模塊(panelmodule),顯示控制器500經(jīng)由LVDS接口520耦接至面板模塊510。顯示控制器500具有縮放單元(scaling engine)502和LVDS傳送器(LVDS transmitter)504,縮放單元502根據(jù)所需的影像分辨率(imageresolution),對所接收到的像素數(shù)據(jù)(pixel data)進(jìn)行縮小(down-scaling)或放大(up-scaling)處理,LVDS傳送器504用以將縮放單元502的TTL輸出信號503轉(zhuǎn)換成為LVDS信號,并經(jīng)由LVDS接口520傳送到面板模塊510。面板模塊510具有LVDS接收器(LVDS receiver)512、時序控制器514、行驅(qū)動器(column driver)516、列驅(qū)動器(row driver)518以及液晶面板(LCD panel)519等器件。面板模塊510經(jīng)由LVDS接口520接收像LVDS信號,并轉(zhuǎn)換為TTL信號513,再由時序控制器514處理成為行控制信號515與列控制信號517,分別送至行驅(qū)動器516與列驅(qū)動器518,再分別由行驅(qū)動器516與列驅(qū)動器518對液晶面板519進(jìn)行行/列顯示控制。
請參照圖6,圖6為圖5所示的LVDS接口520的一種格式(oneformat)的信號時序圖。如圖6中,LVDS接口520分為A、B兩個鏈接端口(link),鏈接端口A具有LVACKP/N、LVA0P/N、LVA1P/N、LVA2P/N,LVA3P/N等信號,鏈接端口B具有LVBCKP/N、LVB0P/N、LVB1P/N、LVB2P/N、LVB3P/N等信號。由于LVDS接口520采用差動信號(differential signal),故以尾標(biāo)(suffix)P/N表示每一信號是由兩個信號所組成。其中,信號LVACKP/N代表經(jīng)由鏈接端口A所傳送的時鐘信號,信號LVBCKP/N代表經(jīng)由鏈接端口B所傳送之時鐘信號。在鏈接端口A中,信號LVA0P/N、LVA1P/N、LVA2P/N、LVA3P/N則以串行方式(serial)傳送像素數(shù)據(jù)、水平同步信號HSYNC、垂直同步信號VSYNC、顯示信號DE等,在每一時鐘周期(clock cycle)內(nèi),LVA0P/N、LVA1P/N、LVA2P/N、LVA3P/N信號分別要傳送七個位數(shù)據(jù),例如LVA0P/N用以傳送GA2、RA7、RA6、RA5、RA4、RA3、RA2等位數(shù)據(jù)。在鏈接端口B中,信號LVB0P/N、LVB1P/N、LVB2P/N、LVB3P/N則以串行方式(serial)傳送像素數(shù)據(jù)、水平同步信號HSYNC、垂直同步信號VSYNC、顯示信號DE等,在每一時鐘周期(clock cycle)內(nèi),LVB0P/N、LVB1P/N、LVB2P/N、LVB3P/N分別要傳送七個位數(shù)據(jù),例如LVB0P/N用以傳送GB2、RB7、RB6、RB5、RB4、RB3、RB2等位數(shù)據(jù)。圖6中,注有星號*者是代表仿真位(dummy bit)。由于LVDS接口520利用十個差動信號進(jìn)行傳輸,故有較佳的抗電磁輻射干擾(EMI immunity)特性;另外,所需管腳數(shù)(pin count)僅為20個,不到TTL接口或TTL/TCON接口所需管腳數(shù)的一半。
請參照圖7,圖7為圖5所示的LVDS接口520另一格式(anotherformat)的信號時序圖。與圖6相異之處在于信號LVACKP/N、LVA0P/N、LVA1P/N、LVA2P/N、LVA3P/N,LVBCKP/N、LVB0P/N、LVB1P/N、LVB2P/N、LVB3P/N所傳送的數(shù)據(jù)位不同,例如LVA0P/N用以傳送GA0、RA5、RA4、RA3、RA2、RA1、RA0等串行位,LVB0P/N用以傳送GB0、RB5、RB4、RB3、RB2、RB1、RB0等串行位。
請參照圖8,所示為以現(xiàn)有的RSDS/TCON接口作為面板模塊與顯示控制器間傳輸接口的液晶顯示器的示意圖。如圖8所示,標(biāo)號800代表顯示控制器(display controller),標(biāo)號810代表面板模塊(panel module),顯示控制器800經(jīng)由RSDS/TCON接口820耦接至面板模塊810。顯示控制器800具有縮放單元(scaling engine)802、時序控制器(timing controller)804以及RSDS傳送器(RSDStransmitter)806??s放單元802根據(jù)所需的影像分辨率(imageresolution),對所接收到的像素數(shù)據(jù)(pixel data)進(jìn)行縮小(down-scaling)或放大(up-scaling)處理,時序控制器804則用以將縮放單元802的TTL輸出信號803轉(zhuǎn)換為TTL/TCON信號805,時序控制器804的TTL/TCON輸出信號805被RSDS傳送器806轉(zhuǎn)換為RSDS/TCON信號后,經(jīng)由RSDS/TCON接口820傳到面板模塊810。面板模塊810具有行驅(qū)動器(column driver)812、RSDS列驅(qū)動器(RSDS row driver)814以及液晶面板(LCD panel)816等器件。面板模塊810經(jīng)由RSDS/TCON接口820接收RSDS/TCON信號后,即分為行控制信號811與列控制信號813,分別送至行驅(qū)動器812與列驅(qū)動器814,再分別由行驅(qū)動器812與列驅(qū)動器814對液晶面板816進(jìn)行行/列顯示控制。
請參照圖9,圖9為圖8所示的RSDS/TCON接口820的信號時序圖。如圖9中,RSDS/TCON接口820傳輸像素數(shù)據(jù)時,亦以A、B兩個傳輸端口(port)進(jìn)行,RA[3:0]P/N代表經(jīng)由A傳輸端口并行傳輸?shù)募t像素數(shù)據(jù)的四個信號信道(channel),GA[3:0]P/N代表經(jīng)由A傳輸端口并行傳輸?shù)木G像素數(shù)據(jù)的四個信號信道(channel),BA[3:0]P/N代表經(jīng)由A傳輸端口傳輸?shù)乃{(lán)像素數(shù)據(jù)的四個信號信道(channel),RB[3:0]P/N代表經(jīng)由B傳輸端口并行傳輸?shù)募t像素數(shù)據(jù)的四個信號信道(channel),GB[3:0]P/N代表經(jīng)由B傳輸端口并行傳輸?shù)木G像素數(shù)據(jù)的四個信號信道(channel),BB[3:0]P/N代表經(jīng)由B傳輸端口并行傳輸?shù)乃{(lán)像素數(shù)據(jù)的四個信號信道(channel)。由于RSDS/TCON接口820采用差動信號(differential signal),故以尾標(biāo)(suffix)P/N表示每一信號信道是由兩個信號所組成。再者,信號RSCKAP/N與RSCKBP/N代表輸入端口A和B的兩個時鐘信號信道,這兩個時鐘信號信道也采用差動信號。另外,奇激活脈沖(oddstart pulse)信號、偶激活脈沖(even start pulse)、以及通用輸出信號GPO則仍舊是TTL/TCON信號。
由于信號信道RA[3:0]P/N、GA[3:0]P/N、BA[3:0]P/N以串行(serial)傳輸方式經(jīng)由A端口傳送像素數(shù)據(jù)RA[7:0]/GA[7:0]/BA[7:0],故在每一時鐘周期(clock cycle)內(nèi),每一信號信道RA[3:0]P/N、GA[3:0]P/N、BA[3:0]P/N須傳送兩個位數(shù)據(jù),例如RA0P/N用以傳送RA0與RA1,RA1P/N用以傳送RA2與RA3,RA2P/N用以傳送RA4與RA5,RA3P/N用以傳送RA6與RA7。信號信道RB[3:0]P/N、GB[3:0]P/N、BB[3:0]P/N亦以串行(serial)傳輸方式經(jīng)由B端口傳送像素數(shù)據(jù)RB[7:0]/GB[7:0]/BB[7:0],故在每一時鐘周期(clock cycle)內(nèi),每一信號信道RB[3:0]P/N、GB[3:0]P/N、BB[3:0]P/N須傳送兩個位數(shù)據(jù),例如BB0P/N用以傳送BB0與BB1,BB1P/N用以傳送BB2與BB3,BB2P/N用以傳送BB4與BB5,BB3P/N用以傳送BB6與BB7。由于RSDS接口820利用26個差動信號信道進(jìn)行傳輸,故有較佳的抗電磁輻射干擾(EMIimmunity)特性。
由上述的說明可知,若面板模塊所采用的傳輸接口不同,就需要設(shè)計相對應(yīng)的顯示控制器,因而增加了電路設(shè)計與集成電路制造的成本。
發(fā)明內(nèi)容
本發(fā)明的目的在于提供一種可支持多種接口的顯示控制裝置、輸出驅(qū)動器及其控制方法,以克服現(xiàn)有顯示控制裝置、輸出驅(qū)動器不能支持多種接口的不足,使得單一控制電路能夠與不同接口規(guī)格的面板模塊兼容。
為實現(xiàn)上述目的,本發(fā)明提供一種顯示控制裝置,包括控制器,用于提供模式控制信號;縮放單元,用于產(chǎn)生第一接口信號;時序控制器,用于將該第一接口信號轉(zhuǎn)換為第二接口信號;選擇器,根據(jù)該模式控制信號,選擇該第一接口信號與該第二接口信號中之一,成為參考信號輸出;以及接口電路,根據(jù)該模式控制信號將參考信號轉(zhuǎn)換為輸出信號;其中,當(dāng)該模式控制信號在第一模式下,該輸出信號實質(zhì)上為該第一接口信號;當(dāng)該模式控制信號于第二模式下,該輸出信號實質(zhì)上為該第二接口信號;當(dāng)該模式控制信號于第三模式下,該接口電路將該第一接口信號轉(zhuǎn)換為第三接口信號后作為該輸出信號;當(dāng)該模式控制信號于第四模式下,該接口電路將該第二接口信號轉(zhuǎn)換為第四接口信號后作為該輸出信號。
其中,該顯示控制裝置還包括給該接口電路提供時鐘信號的鎖相環(huán),當(dāng)該模式控制信號于該第一模式或該第二模式下,該時鐘信號具有第一時鐘頻率;當(dāng)該模式控制信號于該第三模式下,該時鐘信號具有第二時鐘頻率;當(dāng)該模式控制信號于該第四模式下,該時鐘信號具有第三時鐘頻率。
與上述技術(shù)方案相對應(yīng),本發(fā)明提供一種顯示控制方法,包括下列步驟(a)提供模式控制信號與第一接口信號;(b)將該第一接口信號轉(zhuǎn)換為第二接口信號;(c)根據(jù)該模式控制信號,選擇該第一接口信號與該第二接口信號中之一成為參考信號;以及(d)根據(jù)該模式控制信號,將該參考信號轉(zhuǎn)換為輸出信號;其中,當(dāng)該模式控制信號于第一模式下,該輸出信號實質(zhì)上為該第一接口信號;當(dāng)該模式控制信號于第二模式下,該輸出信號實質(zhì)上為該第二接口信號;當(dāng)該模式控制信號于第三模式下,將該第一接口信號轉(zhuǎn)換為第三接口信號后作為該輸出信號;當(dāng)該模式控制信號于第四模式下,將該第二接口信號轉(zhuǎn)換為第四接口信號后作為該輸出信號。
其中步驟(d)還包括產(chǎn)生時鐘信號,使該參考信號根據(jù)該時鐘信號轉(zhuǎn)換為該輸出信號;其中,當(dāng)該模式控制信號于該第一模式或該第二模式下,該時鐘信號具有第一時鐘頻率;當(dāng)該模式控制信號于該第三模式下,該時鐘信號具有第二時鐘頻率;當(dāng)該模式控制信號于該第四模式下,該時鐘信號具有第三時鐘頻率。
實現(xiàn)本發(fā)明目的另一技術(shù)方案是提供一種輸出驅(qū)動裝置,包括第一結(jié)合片與第二結(jié)合片;第一驅(qū)動器,用于將第一信號傳送至該第一結(jié)合片輸出;第二驅(qū)動器,用于將第二信號傳送至該第二結(jié)合片輸出;以及第三驅(qū)動器,用于將第三信號轉(zhuǎn)換為差動信號后,傳送至該第一結(jié)合片與該第二結(jié)合片輸出;其中,當(dāng)該第一信號自第一結(jié)合片輸出并且該第二信號自第二結(jié)合片輸出時,該第三驅(qū)動器會被禁用;當(dāng)該差動信號自該第一結(jié)合片和該第二結(jié)合片輸出時,該第一驅(qū)動器和該第二驅(qū)動器會被禁用。
與上述技術(shù)方案相對應(yīng),本發(fā)明提供一種輸出驅(qū)動方法,包括下列步驟(a)以第一驅(qū)動器將第一信號傳送至第一結(jié)合片輸出;(b)以第二驅(qū)動器將第二信號傳送至第二結(jié)合片輸出;以及(c)以第三驅(qū)動器將第三信號轉(zhuǎn)換為差動信號后,傳送至該第一結(jié)合片與該第二結(jié)合片輸出;其中,當(dāng)該第一信號自第一結(jié)合片輸出與該第二信號自第二結(jié)合片輸出時,該第三驅(qū)動器會被禁用;當(dāng)該差動信號自該第一結(jié)合片與該第二結(jié)合片輸出時,該第一驅(qū)動器與該第二驅(qū)動器會被禁用。
本發(fā)明提供了一種可支持多種接口的顯示控制裝置、輸出驅(qū)動器及其控制方法,使得單一控制電路能夠與不同接口規(guī)格的面板模塊兼容。對于面板模塊所采用的不同傳輸接口,不必一一設(shè)計相對應(yīng)的顯示控制器,因而降低了電路設(shè)計與集成電路制造的成本。
以下結(jié)合附圖與實施例對本發(fā)明作進(jìn)一步的說明。
圖1為面板模塊與顯示控制器間以現(xiàn)有的TTL接口作為傳輸接口的液晶顯示器方塊圖;圖2為TTL接口各信號的時序圖;圖3為面板模塊與顯示控制器間以現(xiàn)有的TTL/TCON接口作為傳輸接口的液晶顯示器方塊圖;
圖4為TTL/TCON接口各信號的時序圖;圖5為面板模塊與顯示控制器間以現(xiàn)有的LVDS接口作為傳輸接口的液晶顯示器方塊圖;圖6為LVDS接口一種格式的信號時序圖;圖7為LVDS接口另一格式的信號時序圖;圖8為面板模塊與顯示控制器間以現(xiàn)有的RSDS/TCON接口作為傳輸接口的液晶顯示器方塊圖;圖9為RSDS/TCON接口的信號時序圖;圖10為根據(jù)本發(fā)明的顯示控制裝置一個較佳實施例的方塊圖;圖11為一個較佳實施例接口電路的方塊圖;圖12為一個較佳實施例第一轉(zhuǎn)換器的電路圖;圖13為一個較佳實施例第一轉(zhuǎn)換器于LVDS模式下各信號的時序圖;圖14為一個較佳實施例第一轉(zhuǎn)換器于RSDS/TCON模式下各信號的時序圖;圖15為一個較佳實施例第二轉(zhuǎn)換器的電路圖;圖16為一個較佳實施例第二轉(zhuǎn)換器于RSDS/TCON模式下各信號的時序圖;圖17為一個較佳實施例第三轉(zhuǎn)換器的電路圖;
圖18為根據(jù)本發(fā)明的輸出驅(qū)動裝置的方塊圖;圖19為TTL驅(qū)動器的電路圖;圖20為LVDS/RSDS驅(qū)動器的電路圖。
具體實施例方式
有關(guān)本發(fā)明的詳細(xì)說明及技術(shù)內(nèi)容,現(xiàn)就結(jié)合
如下。
請參照圖10,圖10為根據(jù)本發(fā)明的顯示控制裝置的一個較佳實施例的示意圖。如圖10所示,根據(jù)本發(fā)明的顯示控制裝置1000以接口總線(interface bus)1030連接到面板模塊(panel module)1020。根據(jù)本發(fā)明,不論面板模塊1020所需的是TTL、TTL/TCON、LVDS、抑或RSDS/TCON等接口規(guī)格,顯示控制裝置1000均可適用。如圖10所示,根據(jù)本發(fā)明的顯示控制裝置1000包括縮放單元(scaling engine)1002、輸出控制器1004、時序控制器(timingcontroller)1006、選擇器1008、鎖相環(huán)(phase-locked loop)1010以及接口電路1012等器件。
輸出控制器1004根據(jù)面板模塊1020所需的接口規(guī)格,產(chǎn)生相對應(yīng)的控制信號1005給縮放單元1002、時序控制器1006、選擇器1008、鎖相環(huán)1010以及接口電路1012。因此,輸出控制器1004所產(chǎn)生的控制信號1005具有TTL、TTL/TCON、LVDS、或RSDS/TCON等四種接口模式(interface mode)。鎖相環(huán)1010則根據(jù)控制信號1005,為縮放單元1002產(chǎn)生像素時鐘信號1011A,并為接口電路1012產(chǎn)生接口時鐘信號1011B與控制信號1011C。若控制信號1005代表TTL模式或TTL/TCON模式,則接口時鐘信號1011B與像素時鐘信號1011A具有相同的時鐘頻率;若控制信號1005代表LVDS模式,則接口時鐘1011B的頻率是像素時鐘信號1011A的7倍;若控制信號1005代表RSDS/TCON模式,則接口時鐘信號1011B的頻率是像素時鐘信號1011A的兩倍。
縮放單元1002根據(jù)像素時鐘信號1011A產(chǎn)生TTL信號1003,提供給時序控制器1006和選擇器1008。時序控制器1006用以將TTL信號1003轉(zhuǎn)換為TTL/TCON信號1007后,提供給選擇器1008。選擇器1008接收TTL信號1003與TTL/TCON信號1007,并根據(jù)控制信號1005的選擇,輸出TTL信號1003或TTL/TCON信號1007成為參考信號1009。例如在TTL模式或LVDS模式下,TTL信號1003經(jīng)選擇器1008選擇輸出為參考信號1009;若在TTL/TCON模式或RSDS/TCON模式下,TTL/TCON信號1007經(jīng)選擇器1008選擇輸出為參考信號1009。
接口電路1012用以接收參考信號1009、控制信號1005、接口時鐘信號1011B以及控制信號1011C。當(dāng)在TTL模式下,參考信號1009為TTL信號1003,則接口電路1012將TTL信號1003輸出至接口總線1030;當(dāng)在TTL/TCON模式下,參考信號1009為TTL/TCON信號1007,則接口電路1012用以將TTL/TCON信號1007輸出至接口總線1030;當(dāng)于LVDS模式下,參考信號1009為TTL信號1003,則接口電路1012用以將TTL信號1003轉(zhuǎn)換為LVDS信號后,輸出至接口總線1030上;當(dāng)在RSDS/TCON模式下,參考信號1009為TTL/TCON信號1007,則接口電路1012用以將TTL/TCON信號1007轉(zhuǎn)換為RSDS/TCON信號后,輸出至接口總線1030上。
請參照圖11,圖11為圖10的接口電路1012較佳實施例的示意圖。如圖11所示,本發(fā)明的接口電路1012包括第一接口單元1110、第二接口單元1120以及第三接口單元1130等器件。第一接口單元1110包括若干個第一轉(zhuǎn)換器(first converter)1112和若干個第一驅(qū)動器(first driver)1114,每一個第一轉(zhuǎn)換器1112的輸出作為相對應(yīng)的第一驅(qū)動器1114的輸入。第二接口單元1120包括若干個第二轉(zhuǎn)換器(second converter)1122和若干個第二驅(qū)動器(second driver)1124,每一個第二轉(zhuǎn)換器1122之輸出作為相對應(yīng)的第二驅(qū)動器1124的輸入。第三接口單元1130包括若干個第三轉(zhuǎn)換器(third converter)1132和若干個第三驅(qū)動器(third driver)1134,每一個第三轉(zhuǎn)換器1132的輸出作為相對應(yīng)的第三驅(qū)動器1134的輸入。
請參照圖12,圖12為圖11的第一轉(zhuǎn)換器1112的詳細(xì)電路圖。如圖12所示,第一轉(zhuǎn)換器1112包括串行轉(zhuǎn)換器(serializer)1210和選擇器1220。串行轉(zhuǎn)換器1210具有七個串接的觸發(fā)器(flip-flop)1212,每個觸發(fā)器1212的時鐘輸入端均由時鐘信號Clk_mod所控制,此時鐘信號Clk_mod即圖10所示的接口時鐘信號1011B。串行輸入數(shù)據(jù)DLR[6:0]均先分別連接多路復(fù)用器1214的一個輸入端,多路復(fù)用器1214的另一輸入端則連接至前一級觸發(fā)器1212的數(shù)據(jù)輸出端,串行數(shù)據(jù)DLR[6:0]的加載由信號Loadz所控制,信號Loadz來自于圖10的控制信號1011C。據(jù)此,串行轉(zhuǎn)換器1210用以將七個位數(shù)據(jù)DLR[6:0],根據(jù)時鐘信號Clk_mod的控制,依序?qū)LR
、DLR[1]、DLR[2]、DLR[3]、DLR[4]、DLR[5]、DLR[6]輸出至串行轉(zhuǎn)換器1210的輸出端DLRO。
選擇器1220包括三個觸發(fā)器1221-1223、兩個多路復(fù)用器1224和1225以及兩個反相器1226和1227。加載信號Loadz經(jīng)過反相器1226處理后,被送至觸發(fā)器1223的數(shù)據(jù)輸入端,時鐘信號Clk_mod經(jīng)過反相器1227處理后,被送至觸發(fā)器1223的時鐘信號輸入端。輸入數(shù)據(jù)DTG[1]同時連接至觸發(fā)器1221的數(shù)據(jù)輸入端與多路復(fù)用器1224的一個輸入端,觸發(fā)器1221的數(shù)據(jù)輸出端1228則連接至多路復(fù)用器1224的另一輸入端。輸入數(shù)據(jù)DTG
同時連接至觸發(fā)器1222的數(shù)據(jù)輸入端與多路復(fù)用器1225的一個輸入端,觸發(fā)器1222的數(shù)據(jù)輸出端1229則連接至多路復(fù)用器1225的另一輸入端。多路復(fù)用器1224與1225的控制端均連接至信號Ctrl,信號Ctrl來自圖10的控制信號1005。觸發(fā)器1221與1222的時鐘信號輸入端均連接至觸發(fā)器1223的數(shù)據(jù)輸出端,由觸發(fā)器1223輸出的信號RSCK1所控制。多路復(fù)用器1224與1225的數(shù)據(jù)輸出端即分別為選擇器1220的輸出端DTGO[1]與DTGO
。
當(dāng)在TTL或TTL/TCON模式下,Crtl信號控制多路復(fù)用器1224與1225直接將DTG[1]和DTG
分別傳送至選擇器輸出端DTGO[1]與DTGO
。
當(dāng)在LVDS模式下,時鐘信號Clk_mod的頻率是時鐘頻率Clk_sca的七倍,時鐘頻率Clk_sca即圖10所示的接口時鐘信號1011A。據(jù)此,串行轉(zhuǎn)換器1210即成為7∶1串行轉(zhuǎn)換器,根據(jù)時鐘信號Clk_mod之控制,用以將并行輸入信號DLR[6:0]依序輸出至串行轉(zhuǎn)換器1210的輸出端DLRO,各信號時序圖即如圖13所示。
當(dāng)在RSDS/TCON模式下,時鐘信號Clk_mod的頻率是時鐘頻率Clk_sca的兩倍,并僅DRL[1:0]為有效位。據(jù)此,串行轉(zhuǎn)換器1210即成為2∶1串行轉(zhuǎn)換器,其根據(jù)時鐘信號Clk_mod的控制,用以將并行輸入信號DLR[1:0]依序輸出至串行轉(zhuǎn)換器1210的輸出端DLRO。另外,當(dāng)在RSDS/TCON模式下,若欲選擇某些第一轉(zhuǎn)換器1112作為激活脈沖信號或GPO信號輸出時,則多路復(fù)用器1224會選擇觸發(fā)器1221的輸出1228成為DTGO[1],多路復(fù)用器1225會選擇觸發(fā)器1222的輸出1229成為DTGO
,各信號時序圖即如圖14所示。
請參照圖15,圖15為圖11的第二轉(zhuǎn)換器1122的詳細(xì)電路圖。如圖15所示,第二轉(zhuǎn)換器1122包括串行轉(zhuǎn)換器(serializer)1510和選擇器1520。串行轉(zhuǎn)換器1510具有兩個串接的觸發(fā)器(flip-flop)1512,每個觸發(fā)器1512的時鐘信號輸入端均由時鐘信號Clk_mod所控制,此時鐘信號Clk_mod即圖10所示的接口時鐘信號1011B。并行輸入數(shù)據(jù)DTRG[1:0]均先分別連接多路復(fù)用器1514的一個輸入端,多路復(fù)用器1514的另一輸入端則連接至前一級觸發(fā)器1512的數(shù)據(jù)輸出端,并行數(shù)據(jù)DLR[1:0]的加載由信號Loadz所控制,信號Loadz來自于圖10的控制信號1011C。據(jù)此,串行轉(zhuǎn)換器1510用以將兩位并行輸入數(shù)據(jù)DTRG[1:0],根據(jù)時鐘信號Clk_mod的控制,依序以DTRG
、DTRG[1]的順序輸出至串行轉(zhuǎn)換器1510的輸出端DRO。
選擇器1520包括三個觸發(fā)器1521-1523、兩個多路復(fù)用器1524和1525以及兩個反相器1526和1527。加載信號Loadz經(jīng)過反相器1526處理后,被送至觸發(fā)器1523的數(shù)據(jù)輸入端,時鐘信號Clk_mod經(jīng)過反相器1527處理后,被送至觸發(fā)器1523的時鐘信號輸入端。輸入數(shù)據(jù)DTRG[1]同時連接至觸發(fā)器1521的數(shù)據(jù)輸入端和多路復(fù)用器1524的一個輸入端,觸發(fā)器1521的數(shù)據(jù)輸出端1528則連接至多路復(fù)用器1524的另一輸入端。輸入數(shù)據(jù)DTRG
同時連接至觸發(fā)器1522的數(shù)據(jù)輸入端和多路復(fù)用器1525的一個輸入端,觸發(fā)器1522的數(shù)據(jù)輸出端1529則連接至多路復(fù)用器1525的另一輸入端。多路復(fù)用器1524與1525的控制端均連接至信號Ctrl,此信號Ctrl來自圖10的控制信號1005。多路復(fù)用器1521與1522的時鐘信號輸入端均連接至觸發(fā)器1523的數(shù)據(jù)輸出端,由觸發(fā)器1523的輸出信號RSCK2所控制。多路復(fù)用器1524與1525的數(shù)據(jù)輸出端即為選擇器1520的輸出端DTGO[1]與DTGO
。
當(dāng)在TTL或TTL/TCON模式下,Ctrl信號控制多路復(fù)用器1524與1525直接將DTRG[1]和DTRG
分別傳送至選擇器輸出端DTGO[1]與DTGO
。
當(dāng)在RSDS/TCON模式下,時鐘信號Clk_mod的頻率是時鐘頻率Clk_sca的兩倍,時鐘頻率Clk_sca即圖10所示的接口時鐘信號1011A。據(jù)此,串行轉(zhuǎn)換器1510即為2∶1串行轉(zhuǎn)換器,其根據(jù)時鐘信號Clk_mod的控制,用以將并列輸入信號DTRG[1:0]依序輸出至串行轉(zhuǎn)換器1510的輸出端DRO。另外,當(dāng)于RSDS/TCON模式下,若欲選擇某些第二轉(zhuǎn)換器1122作為激活脈沖信號或GPO信號輸出時,則多路復(fù)用器1524會選擇觸發(fā)器1521的輸出1528成為DTGO[1],多路復(fù)用器1525會選擇觸發(fā)器1522的輸出1529成為DTGO
,各信號時序圖即如圖16所示。
請參照圖17,圖17為圖11的第三轉(zhuǎn)換器1132的詳細(xì)電路圖。如圖17所示,第三轉(zhuǎn)換器1132包括兩個觸發(fā)器1721與1723、多路復(fù)用器1724以及兩個反相器1726和1727。加載信號Loadz經(jīng)過反相器1726處理后,被送至觸發(fā)器1723的數(shù)據(jù)輸入端,信號Loadz來自于圖10的控制信號1011C。時鐘信號Clk_mod經(jīng)過反相器1727處理后,被送至觸發(fā)器1723的時鐘信號輸入端,該時鐘信號Clk_mod即圖10所示的接口時鐘信號1011B。輸入數(shù)據(jù)DTG同時連接至觸發(fā)器1721的數(shù)據(jù)輸入端與多路復(fù)用器1724的一個輸入端,觸發(fā)器1721的數(shù)據(jù)輸出端1728則連接至多路復(fù)用器1724的另一輸入端。多路復(fù)用器1724的控制端則連接至信號Ctrl,信號Ctrl來自圖10的控制信號1005。而多路復(fù)用器1721的時鐘信號輸入端連接至多路復(fù)用器1723的數(shù)據(jù)輸出端,由信號RSCK3所控制。多路復(fù)用器1724的數(shù)據(jù)輸出端即為第三轉(zhuǎn)換器1132的輸出端DTGO。
當(dāng)在TTL或TTL/TCON模式下,Crtl信號控制多路復(fù)用器1724直接將DTG傳送至輸出端DTGO。
當(dāng)在RSDS/TCON模式下,若欲選擇某些第三轉(zhuǎn)換器1132作為激活脈沖信號或GPO信號輸出時,則多路復(fù)用器1724選擇觸發(fā)器1721的輸出1728成為DTGO。
請參照圖18,圖18為根據(jù)本發(fā)明的輸出驅(qū)動裝置1800的示意圖,該輸出驅(qū)動裝置1800可以是圖11的第一驅(qū)動器1114或第二驅(qū)動器1124。如圖18所示,輸出驅(qū)動裝置1800包括LVDS/RSDS驅(qū)動器1810、兩個TTL驅(qū)動器1820和1830,均由控制信號Ctrl所控制。若輸出驅(qū)動裝置1800是作為第一驅(qū)動器1114,則LVDS/RSDS驅(qū)動器1810的輸入端DLR連接至第一轉(zhuǎn)換器1112的輸出端DLRO;若輸出驅(qū)動裝置1800是作為第二驅(qū)動器1124,LVDS/RSDS驅(qū)動器1810的輸入端DLR則連接至第二轉(zhuǎn)換器1122的輸出端DRO。若輸出驅(qū)動裝置1800是作為第一驅(qū)動器1114,TTL驅(qū)動器1820的輸入端DTG1連接至第一轉(zhuǎn)換器1112的輸出端DTGO[1],TTL驅(qū)動器1830的輸入端DTG0連接至第一轉(zhuǎn)換器1112的輸出端DTGO
;若輸出驅(qū)動裝置1800是作為第二驅(qū)動器1124,TTL驅(qū)動器1820的輸入端DTG1連接至第二轉(zhuǎn)換器1122的輸出端DTGO[1],TTL驅(qū)動器1830的輸入端DTG0連接至第二轉(zhuǎn)換器1122的輸出端DTGO
。
當(dāng)輸出驅(qū)動裝置1800用以輸出TTL信號、啟動脈沖(start pulse)信號或GPO信號時,則以控制信號Ctrl將LVDS/RSDS驅(qū)動器1810禁用(disable),而將TTL驅(qū)動器1820和1830啟用(enable),因此,TTL驅(qū)動器1820和1830輸入端DTG1和DTG0的TTL信號得以從輸出端OUT1和OUT0處分別傳送至結(jié)合片(bonding pad)1840和1850處。當(dāng)輸出驅(qū)動裝置1800系用以輸出LVDS或RSDS差動信號時,則以控制信號Ctrl將TTL驅(qū)動器1820和1830禁用(disable)而將LVDS/RSDS驅(qū)動器1810啟用(enable),因此,LVDS/RSDS驅(qū)動器1810輸入端DLR之信號轉(zhuǎn)換為差動信號,自輸出端OUTP和OUTN分別傳送至結(jié)合片1840和1850處。
請參照圖19,圖19為TTL驅(qū)動器1900的詳細(xì)電路圖,該TTL驅(qū)動器1900可以是圖18中的TTL驅(qū)動器1820或1830、抑或是圖11中的第三驅(qū)動器1134。如圖19所示,TTL驅(qū)動器1900包括與非門1910、或非門1920、反相器1930、PMOS晶體管1940以及NMOS晶體管1950。與非門1910以兩個輸入端連接DTG和OE信號,或非門1920以兩個輸入端連接DTG信號與倒相的OE信號;其中,OE信號來自于控制信號Ctrl。與非門1910與或非門1920的輸出分別用以控制PMOS晶體管1940與NMOS晶體管1950的柵極,PMOS晶體管1940與NMOS晶體管1950之源極分別連接至VDD與GND,而PMOS晶體管1940與NMOS晶體管1950之漏極連接成為輸出端OUT。
當(dāng)OE信號為“0”時,輸出端OUT呈現(xiàn)高阻抗?fàn)顟B(tài)(highimpedance)。若OE信號為“1”,而DTG信號為“1”時,則輸出端OUT呈現(xiàn)邏輯高電平(logic high);若OE信號為“1”,而DTG信號為“1”時,則輸出端OUT會呈現(xiàn)邏輯低電平(logic low)。
請參照圖20,圖20為LVDS/RSDS驅(qū)動器2000的詳細(xì)電路圖,該LVDS/RSDS驅(qū)動器2000可以是圖18中的LVDS/RSDS驅(qū)動器1810。如圖20所示,LVDS/RSDS驅(qū)動器2000包括單端至差動轉(zhuǎn)換器(single-ended to differential converter)2002、兩個電流源2004和2006、兩個PMOS晶體管2008和2010、兩個NMOS晶體管2012和2014、共模反饋控制器(common mode feedback controller)2016、以及參考電壓源(reference voltage source)2018等。電流源2004為信號OEN所控制,此OEN信號來自于控制信號Ctrl。單端至差動轉(zhuǎn)換器2002具有輸入端DLR和兩個輸出端2020和2022。轉(zhuǎn)換器2002的輸出端2020連接至PMOS晶體管2008與NMOS晶體管2014的柵極,轉(zhuǎn)換器2002的輸出端2022則連接至PMOS晶體管2010與NMOS晶體管2012的柵極。PMOS晶體管2008的漏極與NMOS晶體管2014的漏極連接成為輸出端OUTN,PMOS晶體管2010的漏極與NMOS晶體管2012的漏極連接成為輸出端OUTP,輸出端OUTP與OUTN之間外接電阻器R。
PMOS晶體管2008的源極連接至PMOS晶體管2010的源極,而電流源2004連接于VDD和PMOS晶體管2008的源極之間。NMOS晶體管2012的源極連接至NMOS晶體管2014的源極,而電流源2006連接于VSS和NMOS晶體管2012的源極之間。參考電壓源2018用以提供共模電壓(common mode voltage)VCM給共模反饋控制器2016,共模反饋控制器2016用以監(jiān)測輸出端OUTP和OUTN的共模電壓值,并根據(jù)該參考共模電壓VCM調(diào)整電流源2006的電流值。
當(dāng)OEN信號為“1”時,電流源2004之電流值I為0,因此,輸出端OUTP和OUTN高阻抗?fàn)顟B(tài)(high impedance)。若OEN信號為“0”,而DLR信號為“1”時,單端至差動轉(zhuǎn)換器2002輸出端2020和2022分別為“1”和“0”,故開啟PMOS晶體管2010與NMOS晶體管2014,并關(guān)閉PMOS晶體管2008與NMOS晶體管2012,則輸出端OUTP相對于輸出端OUTN之電位差即為I和R之積。若OEN信號為“0”,而DLR信號為“0”時,單端至差動轉(zhuǎn)換器2002輸出端2020和2022分別為“0”和“1”,故開啟PMOS晶體管2008與NMOS晶體管2012,并關(guān)閉PMOS晶體管2010與NMOS晶體管2014,而輸出端OUTN相對于輸出端OUTP之電位差即為I和R之積。
很顯然,上述實施例僅為例示性說明本發(fā)明的原理及其功效,而非用于限制本發(fā)明的范圍。任何熟悉本領(lǐng)域的技術(shù)人員都可以在不違背本發(fā)明的技術(shù)原理及精神情形下,對實施例作修改與變化。而這些等同的變化并不超出本發(fā)明的權(quán)利要求保護(hù)范圍。
權(quán)利要求
1.一種顯示控制裝置,其特征在于它包括控制器,用于提供模式控制信號;縮放單元,用于產(chǎn)生第一接口信號;時序控制器,用于將該第一接口信號轉(zhuǎn)換為第二接口信號;選擇器,根據(jù)該模式控制信號,選擇該第一接口信號與該第二接口信號中之一,成為參考信號輸出;以及接口電路,根據(jù)該模式控制信號將參考信號轉(zhuǎn)換為輸出信號;其中,當(dāng)該模式控制信號在第一模式下,該輸出信號實質(zhì)上為該第一接口信號;當(dāng)該模式控制信號于第二模式下,該輸出信號實質(zhì)上為該第二接口信號;當(dāng)該模式控制信號于第三模式下,該接口電路將該第一接口信號轉(zhuǎn)換為第三接口信號后作為該輸出信號;當(dāng)該模式控制信號于第四模式下,該接口電路將該第二接口信號轉(zhuǎn)換為第四接口信號后作為該輸出信號。
2.如權(quán)利要求1所述的顯示控制裝置,其特征在于該顯示控制裝置還包括給該接口電路提供時鐘信號的鎖相環(huán),當(dāng)該模式控制信號于該第一模式或該第二模式下,該時鐘信號具有第一時鐘頻率;當(dāng)該模式控制信號于該第三模式下,該時鐘信號具有第二時鐘頻率;當(dāng)該模式控制信號于該第四模式下,該時鐘信號具有第三時鐘頻率。
3.一種顯示控制方法,其特征在于包括下列步驟(a)提供模式控制信號與第一接口信號;(b)將該第一接口信號轉(zhuǎn)換為第二接口信號;(c)根據(jù)該模式控制信號,選擇該第一接口信號與該第二接口信號中之一成為參考信號;以及(d)根據(jù)該模式控制信號,將該參考信號轉(zhuǎn)換為輸出信號;其中,當(dāng)該模式控制信號于第一模式下,該輸出信號實質(zhì)上為該第一接口信號;當(dāng)該模式控制信號于第二模式下,該輸出信號實質(zhì)上為該第二接口信號;當(dāng)該模式控制信號于第三模式下,將該第一接口信號轉(zhuǎn)換為第三接口信號后作為該輸出信號;當(dāng)該模式控制信號于第四模式下,將該第二接口信號轉(zhuǎn)換為第四接口信號后作為該輸出信號。
4.如權(quán)利要求3所述的顯示控制方法,其特征在于步驟(d)還包括產(chǎn)生時鐘信號,使該參考信號根據(jù)該時鐘信號轉(zhuǎn)換為該輸出信號;其中,當(dāng)該模式控制信號于該第一模式或該第二模式下,該時鐘信號具有第一時鐘頻率;當(dāng)該模式控制信號于該第三模式下,該時鐘信號具有第二時鐘頻率;當(dāng)該模式控制信號于該第四模式下,該時鐘信號具有第三時鐘頻率。
5.一種輸出驅(qū)動裝置,其特征在于它包括第一結(jié)合片與第二結(jié)合片;第一驅(qū)動器,用于將第一信號傳送至該第一結(jié)合片輸出;第二驅(qū)動器,用于將第二信號傳送至該第二結(jié)合片輸出;以及第三驅(qū)動器,用于將第三信號轉(zhuǎn)換為差動信號后,傳送至該第一結(jié)合片與該第二結(jié)合片輸出;其中,當(dāng)該第一信號自第一結(jié)合片輸出并且該第二信號自第二結(jié)合片輸出時,該第三驅(qū)動器會被禁用;當(dāng)該差動信號自該第一結(jié)合片和該第二結(jié)合片輸出時,該第一驅(qū)動器和該第二驅(qū)動器會被禁用。
6.一種輸出驅(qū)動方法,其特征在于包括下列步驟(a)以第一驅(qū)動器將第一信號傳送至第一結(jié)合片輸出;(b)以第二驅(qū)動器將第二信號傳送至第二結(jié)合片輸出;以及(c)以第三驅(qū)動器將第三信號轉(zhuǎn)換為差動信號后,傳送至該第一結(jié)合片與該第二結(jié)合片輸出;其中,當(dāng)該第一信號自第一結(jié)合片輸出與該第二信號自第二結(jié)合片輸出時,該第三驅(qū)動器會被禁用;當(dāng)該差動信號自該第一結(jié)合片與該第二結(jié)合片輸出時,該第一驅(qū)動器與該第二驅(qū)動器會被禁用。
全文摘要
一種顯示控制裝置,包括控制器、時序控制器、選擇器以及接口電路;該顯示控制裝置在其模式控制信號在第一模式下,其輸出信號實質(zhì)上為該第一接口信號;當(dāng)模式控制信號于第二模式下,輸出信號實質(zhì)上為第二接口信號;當(dāng)模式控制信號于第三模式下,接口電路將第一接口信號轉(zhuǎn)換為第三接口信號后作為輸出信號;當(dāng)模式控制信號于第四模式下,接口電路將該第二接口信號轉(zhuǎn)換為第四接口信號后作為輸出信號。本發(fā)明使得單一控制電路能夠與不同接口規(guī)格的面板模塊兼容,降低了電路設(shè)計與集成電路制造的成本。
文檔編號G06F3/147GK1624650SQ200410079989
公開日2005年6月8日 申請日期2004年9月17日 優(yōu)先權(quán)日2003年9月26日
發(fā)明者張志田, 黃騰漢, 黃昭評 申請人:晨星半導(dǎo)體股份有限公司