專利名稱:一種基于ddr3 sodimm設(shè)計(jì)的控制板卡的制作方法
技術(shù)領(lǐng)域:
本實(shí)用新型涉及一種內(nèi)存板卡,具體的說是一種結(jié)構(gòu)簡(jiǎn)單、基于DDR3 SODIMM設(shè)計(jì)的控制板卡。
背景技術(shù):
DDR3是一種電腦內(nèi)存規(guī)格。它屬于SDRAM家族的內(nèi)存產(chǎn)品,提供了相較于DDR2SDRAM更高的運(yùn)行效能與更低的電壓,是DDR2 SDRAM (四倍資料率同步動(dòng)態(tài)隨機(jī)存取內(nèi)存)的后繼者(增加至八倍),也是現(xiàn)時(shí)流行的內(nèi)存產(chǎn)品。現(xiàn)在已經(jīng)設(shè)計(jì)出最新的高速內(nèi)存DDR3 S0-DMM,由于DDR3 DMM內(nèi)存的頻率早已輕松突破2000MHz,但在筆記本上受到各方面的限制,DDR3 SO-DMM的頻率要低很多,800MHz都經(jīng)??梢钥吹剑罡咭膊贿^1333MHz,因而DDR3 SO-DIMM內(nèi)存將成為未來的主流內(nèi)存?!?br>
發(fā)明內(nèi)容本實(shí)用新型的技術(shù)任務(wù)是解決現(xiàn)有技術(shù)的不足,提供一種結(jié)構(gòu)簡(jiǎn)單、基于DDR3SODIMM設(shè)計(jì)的控制板卡。本實(shí)用新型的技術(shù)方案是按以下方式實(shí)現(xiàn)的,該一種基于DDR3 SODIMM設(shè)計(jì)的控制板卡,其結(jié)構(gòu)包括DDR3 SODIMM連接器,所述DDR3 SODIMM連接器上設(shè)置一中央處理控制芯片,該中央處理控制芯片連接一 SPI FLASH控制器、系統(tǒng)備用DDR2內(nèi)存,所述中央處理控制芯片連接有GPIO接口、LPC接口、VP接口、USB接口、SMBUS接口、PECI接口、PCI接口、JTAG 接口、RS232 接口、VGA 接口、RMII 接口,上述 GPIO 接口、LPC 接口、VP 接口、USB 接口、SMBUS 接口、PECI 接口、PCI 接口、JTAG 接口、RS232 接口、VGA 接口、RMII 接口連接有金手指并通過該金手指進(jìn)行通信。所述RMII接口設(shè)置有兩個(gè)、RS232接口設(shè)置有兩個(gè)、SMBUS接口設(shè)置有七個(gè)、GPIO接口設(shè)置有十四個(gè)、VP接口設(shè)置有十八個(gè)。本實(shí)用新型與現(xiàn)有技術(shù)相比所產(chǎn)生的有益效果是本實(shí)用新型的一種基于DDR3 SODIMM設(shè)計(jì)的控制板卡具有結(jié)構(gòu)簡(jiǎn)單、使用方便、構(gòu)思巧妙、成本低廉等特點(diǎn),此卡借用DDR3 SODIMM連接器這個(gè)物理實(shí)體,在實(shí)際運(yùn)用當(dāng)中,其每個(gè)Pin的定義是完全根據(jù)自己的實(shí)際需要去定義,方便控制板卡的整體安裝和拆換,因而具有很好的推廣使用價(jià)值。
附圖I是本實(shí)用新型的結(jié)構(gòu)框圖。附圖中的標(biāo)記分別表示I、中央處理控制芯片,2、DDR2內(nèi)存,3、GPI0接口,4、LPC接口,5、VP接口,6、USB接口,7、SMBUS 接口,8、PECI 接口,9、PCI 接口,10、JTAG 接口,11、RS232 接口,12、VGA 接口,13、RMII 接口,14、金手指,15、DDR3 SODIMM 連接器,16、SPI FLASH 控制器。
具體實(shí)施方式
以下結(jié)合附圖對(duì)本實(shí)用新型的一種基于DDR3 SODIMM設(shè)計(jì)的控制板卡作以下詳細(xì)說明。如附圖I所示,該一種基于DDR3 SODMM設(shè)計(jì)的控制板卡,其結(jié)構(gòu)包括DDR3SODIMM連接器15,所述DDR3 SODIMM連接器15上設(shè)置一中央處理控制芯片I,該中央處理控制芯片I連接一 SPI FLASH控制器16、系統(tǒng)備用DDR2內(nèi)存2,所述中央處理控制芯片I連接有 GPIO 接口 3、LPC 接口 4、VP 接口 5、USB 接口 6、SMBUS 接口 7、PECI 接口 8、PCI 接口 9、JTAG 接口 10、RS232 接口 11、VGA 接口 12、RMII 接口 13,上述 GPIO 接口 3、LPC 接口4、VP 接口 5、USB 接口 6、SMBUS 接口 7、PECI 接口 8、PCI 接口 9、JTAG 接口 10、RS232 接口11、VGA接口 12、RMII接口 13連接有金手指并通過該金手指進(jìn)行通信。所述RMII接口 13設(shè)置有兩個(gè)、RS232接口 11設(shè)置有兩個(gè)、SMBUS接口 7設(shè)置有七個(gè)、GPIO接口 3設(shè)置有十四個(gè)、VP接口 5設(shè)置有十八個(gè)。所述控制板卡采用ASPEED公司的AST2050作為中央處理控制芯片1,外掛16MB的SPI FLASH控制器16用來存儲(chǔ)系統(tǒng)代碼,另搭配64MB的DDR2內(nèi)存2作為系統(tǒng)緩存。其豐富的接口為此卡作為控制板卡提供了堅(jiān)實(shí)的基礎(chǔ)。不僅能滿足通用需求,對(duì)于一些不常見的應(yīng)用此卡也能發(fā)揮它的作用。
權(quán)利要求1.一種基于DDR3 SODIMM設(shè)計(jì)的控制板卡,其特征在于其結(jié)構(gòu)包括DDR3 SODIMM連接器,所述DDR3 SODIMM連接器上設(shè)置一中央處理控制芯片,該中央處理控制芯片連接一 SPIFLASH控制器、系統(tǒng)備用DDR2內(nèi)存,所述中央處理控制芯片連接有GPIO接口、LPC接口、VP接口、USB 接口、SMBUS 接口、PECI 接口、PCI 接口、JTAG 接口、RS232 接口、VGA 接口、RMII接口,上述 GPIO 接口、LPC 接口、VP 接口、USB 接口、SMBUS 接口、PECI 接口、PCI 接口、JTAG接口、RS232接口、VGA接口、RMII接口連接有金手指并通過該金手指進(jìn)行通信。
2.根據(jù)權(quán)利要求I所述的一種基于DDR3SODMM設(shè)計(jì)的控制板卡,其特征在于所述RMII接口設(shè)置有兩個(gè)、RS232接口設(shè)置有兩個(gè)、SMBUS接口設(shè)置有七個(gè)、GPIO接口設(shè)置有十四個(gè)、VP接口設(shè)置有十八個(gè)。
專利摘要本實(shí)用新型提供一種基于DDR3SODIMM設(shè)計(jì)的控制板卡,其結(jié)構(gòu)包括DDR3SODIMM連接器,所述DDR3SODIMM連接器上設(shè)置一中央處理控制芯片,該中央處理控制芯片連接一SPIFLASH控制器、系統(tǒng)備用DDR2內(nèi)存,所述中央處理控制芯片通過相連接的GPIO接口、LPC接口、VP接口、USB接口、SMBUS接口、PECI接口、PCI接口、JTAG接口、RS232接口、VGA接口、RMII接口與金手指相連接。該一種基于DDR3SODIMM設(shè)計(jì)的控制板卡和現(xiàn)有技術(shù)相比,具有設(shè)計(jì)合理、結(jié)構(gòu)簡(jiǎn)單、構(gòu)思巧妙、使用方便等特點(diǎn),方便控制板卡的整體安裝和拆換,因而具有很好的推廣使用價(jià)值。
文檔編號(hào)G06F1/16GK202512473SQ20122009518
公開日2012年10月31日 申請(qǐng)日期2012年3月14日 優(yōu)先權(quán)日2012年3月14日
發(fā)明者冉懋良, 貢維 申請(qǐng)人:浪潮電子信息產(chǎn)業(yè)股份有限公司