国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      具有存儲器系統(tǒng)體系結構的數(shù)據(jù)系統(tǒng)和數(shù)據(jù)讀取方法_5

      文檔序號:9615022閱讀:來源:國知局
      4可配置為基于該錯誤信息采取行動。例如,服務器2302-1可具有超過閾的多個可糾正的錯誤。管理器2304可配置為將該服務器2302-1的功能轉移至服務器2302-2,并且關閉服務器2302-1以維護和/或更換。雖然已經(jīng)給出了特定示例,但是管理器2304可配置為基于錯誤信息采取其它行動。
      [0116]圖24是根據(jù)實施例的數(shù)據(jù)中心的示意圖。在該實施例中,數(shù)據(jù)中心2400包括多個服務器系統(tǒng)2402-1至2402-N。服務器系統(tǒng)2402可與圖22中的上述服務器系統(tǒng)2200相似。服務器系統(tǒng)2402連接至諸如互聯(lián)網(wǎng)的網(wǎng)絡2404。因此,服務器系統(tǒng)2402可通過具有各種節(jié)點2406-1至2406-M的網(wǎng)絡2404通信。例如,節(jié)點2406可為客戶端計算機、其它服務器、遠程數(shù)據(jù)中心、存儲系統(tǒng)等。
      [0117]一個實施例包括一種數(shù)據(jù)系統(tǒng),包括:存儲器,其配置為存儲數(shù)據(jù),糾正從存儲的數(shù)據(jù)中讀取的數(shù)據(jù)中的錯誤,并且響應于糾正從存儲的數(shù)據(jù)中讀取的數(shù)據(jù)中的錯誤產(chǎn)生錯誤信息;以及處理器,其通過第一通信路徑和第二通信路徑連接至存儲器,并且配置為:通過第一通信路徑從存儲器接收數(shù)據(jù);并且通過第二通信路徑從存儲器接收錯誤信息。
      [0118]在一個實施例中,錯誤是單比特錯誤;并且錯誤信息指示錯誤已被糾正。
      [0119]在一個實施例中,錯誤信息包括已糾正的錯誤信息;并且處理器配置為通過除第一通信路徑以外的路徑接收已糾正的錯誤信息。
      [0120]在一個實施例中,存儲器是動態(tài)隨機存取存儲器模塊。
      [0121]在一個實施例中,所述數(shù)據(jù)系統(tǒng)還包括:控制器,其連接至處理器和存儲器,并且配置為與處理器和存儲器通信。控制器是第二通信路徑的一部分。
      [0122]在一個實施例中,控制器是主板管理控制器。
      [0123]在一個實施例中,控制器通過符合智能平臺管理接口(IPMI)的接口連接至處理器。
      [0124]在一個實施例中,控制器通過符合系統(tǒng)管理總線(SMBus)的接口連接至存儲器。
      [0125]在一個實施例中,控制器配置為:存儲錯誤信息;并且響應于從處理器接收到的請求將錯誤信息提供至處理器。
      [0126]在一個實施例中,處理器包括連接至存儲器的存儲器控制器;并且存儲器控制器通過第一通信路徑連接至存儲器。
      [0127]在一個實施例中,處理器包括連接至存儲器的存儲器控制器;并且存儲器控制器不配置為糾正從存儲器讀取的數(shù)據(jù)中的錯誤。
      [0128]在一個實施例中,第一通信路徑包括多條數(shù)據(jù)線和至少一條數(shù)據(jù)選通線;并且存儲器配置為通過在至少一條數(shù)據(jù)選通線上發(fā)送的信號傳達不可糾正的錯誤。
      [0129]在一個實施例中,所述數(shù)據(jù)系統(tǒng)還包括連接在存儲器與處理器之間的第三通信路徑。存儲器配置為在第三通信路徑上傳達不可糾正的錯誤。
      [0130]在一個實施例中,處理器配置為請求由存儲器產(chǎn)生的錯誤信息。
      [0131]在一個實施例中,處理器配置為將錯誤信息與同存儲器相關的其它信息組合起來。
      [0132]在一個實施例中,所述其它信息基于通過第一通信路徑接收的信息。
      [0133]在一個實施例中,處理器包括連接至第二通信路徑的接口 ;并且處理器還配置為:通過該接口接收錯誤信息;并且通過該接口接收其它信息。
      [0134]在一個實施例中,存儲器包括串行存在檢測系統(tǒng)和記錄時鐘驅動器系統(tǒng)中的至少一個;并且從串行存在檢測系統(tǒng)和記錄時鐘驅動器系統(tǒng)中的至少一個接收到其它信息。
      [0135]—個實施例包括一種存儲器模塊,該存儲器模塊包括:至少一個存儲器裝置,其配置為存儲數(shù)據(jù);第一接口 ;以及第二接口。第一接口配置為發(fā)送存儲在至少一個存儲器裝置中的數(shù)據(jù);并且第二接口配置為發(fā)送響應于糾正從至少一個存儲器裝置讀取的數(shù)據(jù)中的錯誤產(chǎn)生的錯誤信息。
      [0136]在一個實施例中,第二接口包括串行存在檢測接口和記錄時鐘驅動器接口中的至少一個。
      [0137]在一個實施例中,存儲器模塊還包括連接至第一接口并且配置為響應于檢測不可糾正的錯誤修改通過第一接口發(fā)送的數(shù)據(jù)選通信號的控制器。
      [0138]在一個實施例中,第二接口還配置為響應于檢測不可糾正的錯誤發(fā)送錯誤信息。
      [0139]—個實施例包括一種方法,該方法包括:在存儲器模塊讀取包括錯誤的數(shù)據(jù);基于讀取包括錯誤的數(shù)據(jù)產(chǎn)生錯誤信息;在存儲器模塊接收命令以讀取錯誤信息;以及響應于該命令從存儲器模塊發(fā)送錯誤信息。
      [0140]在一個實施例中,所述方法還包括:在控制器接收錯誤信息;以及將錯誤信息從控制器發(fā)送至處理器。
      [0141]在一個實施例中,所述方法還包括:從控制器發(fā)送讀取錯誤信息的命令;以及在控制器接收錯誤信息。
      [0142]在一個實施例中,讀取錯誤信息的命令被稱作讀取錯誤信息的第一命令,所述方法還包括:在控制器從處理器接收讀取錯誤信息的第二命令;以及響應于第二命令從控制器發(fā)送第一命令。
      [0143]在一個實施例中,所述方法還包括通過修改數(shù)據(jù)選通信號從存儲器模塊傳達不可糾正的錯誤。
      [0144]在一個實施例中,所述方法還包括:在處理器產(chǎn)生與存儲器模塊關聯(lián)的額外信息;以及在處理器將所述額外信息與錯誤信息組合。
      [0145]在一個實施例中,從存儲器模塊發(fā)送錯誤信息的步驟包括在通信鏈路上發(fā)送錯誤ig息和其它ig息。
      [0146]在一個實施例中,其它信息與存儲器模塊無關。
      [0147]一個實施例包括一種數(shù)據(jù)系統(tǒng),包括:存儲器;處理器,其通過主存儲器通道連接至存儲器;以及通信鏈路,其與主存儲器通道分離,并且連接至存儲器和處理器;其中存儲器和處理器配置為通過主存儲器通道和通信鏈路彼此通信。
      [0148]在一個實施例中,處理器包括存儲器控制器;并且該存儲器控制器是主存儲器通道的一部分。
      [0149]在一個實施例中,處理器配置為通過通信鏈路接收系統(tǒng)管理信息。
      [0150]在一個實施例中,系統(tǒng)管理信息包括熱信息和功率信息中的至少一個。
      [0151]在一個實施例中,存儲器配置為通過通信鏈路將錯誤信息傳達至處理器。
      [0152]一個實施例包括系統(tǒng),該系統(tǒng)包括:不具有錯誤糾正的存儲器;錯誤糾正電路,其連接至存儲器,配置為糾正從存儲器讀取的數(shù)據(jù)中的錯誤,并且配置為響應于該錯誤產(chǎn)生錯誤信息;以及處理器,其通過第一通信路徑和第二通信路徑連接至錯誤糾正電路。處理器配置為通過第一通信路徑從錯誤糾正電路接收已糾正的數(shù)據(jù);并且處理器配置為通過第二通信路徑從錯誤糾正電路接收錯誤信息。
      [0153]在一個實施例中,第二通信路徑包括控制器,該控制器配置為從錯誤糾正電路接收錯誤信息,并且將錯誤信息發(fā)送至處理器。
      [0154]雖然已經(jīng)根據(jù)示例性實施例描述了結構、方法和系統(tǒng),但是本領域普通技術人員之一應該容易認識到,許多對公開的實施例的修改都是可以的,并且因此,任何變形形式應該被認為落入本文公開的設備、方法和系統(tǒng)的精神和范圍內。因此,本領域普通技術人員之一可在不脫離權利要求的精神和范圍的情況下作出許多修改。
      【主權項】
      1.一種數(shù)據(jù)系統(tǒng),包括: 存儲器,其配置為存儲數(shù)據(jù),糾正從存儲的數(shù)據(jù)中讀取的數(shù)據(jù)中的錯誤,并且響應于糾正從存儲的數(shù)據(jù)中讀取的數(shù)據(jù)中的錯誤而產(chǎn)生錯誤信息;以及 處理器,其通過第一通信路徑和第二通信路徑連接至存儲器,并且配置為: 通過第一通信路徑從存儲器接收數(shù)據(jù);并且 通過第二通信路徑從存儲器接收錯誤信息。2.根據(jù)權利要求1所述的數(shù)據(jù)系統(tǒng),其中: 錯誤信息包括已糾正的錯誤信息;并且 處理器配置為通過除第一通信路徑以外的路徑接收已糾正的錯誤信息。3.根據(jù)權利要求1所述的數(shù)據(jù)系統(tǒng),其中,存儲器是動態(tài)隨機存取存儲器模塊。4.根據(jù)權利要求1所述的數(shù)據(jù)系統(tǒng),還包括: 控制器,其連接至處理器和存儲器,并且配置為與處理器和存儲器通信; 其中,控制器是第二通信路徑的一部分。5.根據(jù)權利要求4所述的數(shù)據(jù)系統(tǒng),其中,控制器是主板管理控制器。6.根據(jù)權利要求4所述的數(shù)據(jù)系統(tǒng),其中,控制器配置為: 存儲錯誤信息;并且 響應于從處理器接收的請求將錯誤信息提供至處理器。7.根據(jù)權利要求1所述的數(shù)據(jù)系統(tǒng),其中: 處理器包括連接至存儲器的存儲器控制器;并且 存儲器控制器不配置為糾正從存儲器讀取的數(shù)據(jù)中的錯誤。8.根據(jù)權利要求1所述的數(shù)據(jù)系統(tǒng),其中: 第一通信路徑包括多條數(shù)據(jù)線和至少一條數(shù)據(jù)選通線;并且 存儲器配置為通過在所述至少一條數(shù)據(jù)選通線上發(fā)送的信號傳達不可糾正的錯誤。9.根據(jù)權利要求1所述的數(shù)據(jù)系統(tǒng),還包括: 第三通信路徑,其連接在存儲器與處理器之間; 其中,存儲器配置為在第三通信路徑上傳達不可糾正的錯誤。10.根據(jù)權利要求1所述的數(shù)據(jù)系統(tǒng),其中,處理器配置為將錯誤信息與同存儲器關聯(lián)的其它信息組合。11.根據(jù)權利要求1所述的數(shù)據(jù)系統(tǒng),其中: 處理器包括連接至第二通信路徑的接口; 處理器還配置為: 通過所述接口接收錯誤信息;并且 通過所述接口接收其它信息; 所述存儲器包括串行存在檢測系統(tǒng)和記錄時鐘驅動器系統(tǒng)中的至少一個;并且 從串行存在檢測系統(tǒng)和記錄時鐘驅動器系統(tǒng)中的至少一個接收所述其它信息。12.—種讀取數(shù)據(jù)的方法,包括步驟: 在存儲器模塊讀取包括錯誤的數(shù)據(jù); 基于讀取包括錯誤的數(shù)據(jù)產(chǎn)生錯誤信息; 在存儲器模塊接收讀取錯誤信息的命令;以及 響應于該命令從存儲器模塊發(fā)送錯誤信息。13.根據(jù)權利要求12所述的方法,還包括步驟: 在控制器接收錯誤信息;以及 將錯誤信息從控制器發(fā)送至處理器。14.根據(jù)權利要求12所述的方法,還包括步驟: 從控制器發(fā)送讀取錯誤信息的命令;以及 在控制器接收錯誤信息。15.根據(jù)權利要求12所述的方法,其中,讀取錯誤信息的命令被稱作讀取錯誤信息的第一命令,所述方法還包括步驟: 在控制器從處理器接收讀取錯誤信息的第二命令;以及 響應于第二命令從控制器發(fā)送第一命令。16.根據(jù)權利要求12所述的方法,還包括步驟: 在處理器產(chǎn)生與存儲器模塊關聯(lián)的額外信息;以及 在處理器將所述額外信息與錯誤信息組合。17.根據(jù)權利要求12所述的方法,其中: 從存儲器模塊發(fā)送錯誤信息的步驟包括在通信鏈路上發(fā)送錯誤信息和其它信息;并且 所述其它信息與存儲器模塊無關。18.一種數(shù)據(jù)系統(tǒng),包括: 存儲器; 處理器,其通過主存儲器通道連接至存儲器;以及 通信鏈路,其與主存儲器通道分離并且連接至存儲器和處理器; 其中: 存儲器和處理器配置為通過主存儲器通道和通信鏈路彼此通信;并且 存儲器配置為通過通信鏈路將錯誤信息傳達至處理器。19.根據(jù)權利要求18所述的數(shù)據(jù)系統(tǒng),其中: 處理器包括存儲器控制器;并且 存儲器控制器是主存儲器通道的一部分。20.根據(jù)權利要求18所述的數(shù)據(jù)系統(tǒng),其中,處理器配置為通過通信鏈路接收系統(tǒng)管理信息。
      【專利摘要】本發(fā)明提供了一種數(shù)據(jù)系統(tǒng),包括:存儲器,其配置為存儲數(shù)據(jù),糾正從存儲的數(shù)據(jù)中讀取的數(shù)據(jù)中的錯誤,并且響應于糾正從存儲的數(shù)據(jù)中讀取的數(shù)據(jù)中的錯誤而產(chǎn)生錯誤信息;以及處理器,其通過第一通信路徑和第二通信路徑連接至存儲器,并且配置為:通過第一通信路徑從存儲器接收數(shù)據(jù);并且通過第二通信路徑從存儲器接收錯誤信息。本發(fā)明還提供了一種讀取數(shù)據(jù)的方法。
      【IPC分類】G06F11/10
      【公開號】CN105373443
      【申請?zhí)枴緾N201510511586
      【發(fā)明人】鄭宏忠, 胡潮紅, 蘇哈斯, 羅伯特·布倫南
      【申請人】三星電子株式會社
      【公開日】2016年3月2日
      【申請日】2015年8月19日
      【公告號】US20160055058
      當前第5頁1 2 3 4 5 
      網(wǎng)友詢問留言 已有0條留言
      • 還沒有人留言評論。精彩留言會獲得點贊!
      1