国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      在存儲(chǔ)器編程期間斜變抑制電壓的制作方法

      文檔序號(hào):10663733閱讀:496來源:國知局
      在存儲(chǔ)器編程期間斜變抑制電壓的制作方法
      【專利摘要】抑制電壓是被施加到鄰近于使存儲(chǔ)器單元在程序操作期間寫入的程序字線的字線的電壓。可以在程序脈沖期間斜升用于程序操作的抑制電壓。作為施加導(dǎo)致初始升壓通道電勢由于泄露而急劇地減少的恒定的高抑制電壓的替代,系統(tǒng)可以更低地開始使抑制電壓并在程序脈沖期間斜升抑制電壓。斜升可以是在程序脈沖期間的持續(xù)斜變或處于有限離散步驟。這樣的抑制電壓的斜變可以提供程序干擾和抑制干擾之間的更好的權(quán)衡。
      【專利說明】
      在存儲(chǔ)器編程期間斜變抑制電壓
      技術(shù)領(lǐng)域
      [0001]本發(fā)明的實(shí)施例一般涉及存儲(chǔ)器設(shè)備,并且更特別地涉及在存儲(chǔ)器編程期間斜升抑制電壓以改進(jìn)程序干擾和抑制干擾之間的權(quán)衡。
      [0002]版權(quán)通知/許可
      本專利文獻(xiàn)的公開內(nèi)容的部分可包含受版權(quán)保護(hù)的材料。版權(quán)所有人不反對(duì)任何人對(duì)專利文獻(xiàn)或?qū)@_內(nèi)容的復(fù)制,因?yàn)槠涑霈F(xiàn)在專利與商標(biāo)局專利文件或記錄中,但是版權(quán)所有人另外保留對(duì)其的所有版權(quán)權(quán)利。版權(quán)通知適用于如下面描述的、和在關(guān)于其的附圖中的所有數(shù)據(jù),以及適用于下面描述的任何軟件:版權(quán)?2014,英特爾公司,保留所有權(quán)利。
      【背景技術(shù)】
      [0003]計(jì)算設(shè)備依賴于儲(chǔ)存設(shè)備以存儲(chǔ)在計(jì)算設(shè)備中使用的代碼和數(shù)據(jù)。固態(tài)存儲(chǔ)器設(shè)備提供了不具有在常規(guī)旋轉(zhuǎn)磁盤儲(chǔ)存設(shè)備中使用的機(jī)械部分的非易失性儲(chǔ)存。常見的固態(tài)儲(chǔ)存技術(shù)是閃速存儲(chǔ)器,并且更具體地,基于NAND的閃速存儲(chǔ)器是尤其常見的。通過在被編程的字線上施加高電壓來對(duì)諸如閃速存儲(chǔ)器的固態(tài)存儲(chǔ)器進(jìn)行寫入或編程。被編程的單元位于被編程的字線和被選擇的位線的交叉點(diǎn)處。被抑制的單元位于被編程的字線和未被選擇的位線的交叉點(diǎn)處。將需要被編程的單元保持在零通道電勢處(通過將電壓從被選擇的位線傳遞至它們的通道),并通過對(duì)不需要被編程的單元的通道升壓(將它們與未被選擇的位線隔離并允許通道電容性地耦合到抑制電壓)來抑制不需要被編程的單元。在兩個(gè)或若干鄰近字線上施加抑制電壓到被編程的字線。被抑制的通道的升壓電壓可以被稱為升壓通道電勢,并且通常高于在其處可以從存儲(chǔ)器設(shè)備讀取數(shù)據(jù)的正常操作電壓水平。通過來自抑制電壓的電容性耦合以及通道中的升壓泄漏來確定被抑制的通道的升壓通道電勢。
      [0004]存儲(chǔ)器設(shè)備易受兩個(gè)不同種類的程序錯(cuò)誤影響,兩個(gè)不同種類的程序錯(cuò)誤通常被稱為“干擾”,或者無意編程或改變不是寫入操作的意圖目標(biāo)的其它存儲(chǔ)器單元。存儲(chǔ)器單元可以被稱為犧牲品單元(victim cell)。兩個(gè)種類的無意編程可以被識(shí)別為程序干擾(PD)和抑制干擾(ID) WD發(fā)生于屬于被編程的字線和未被選擇的位線的單元上。ID發(fā)生于屬于被抑制的字線(在抑制電壓下的字線)和被選擇的位線的單元上。當(dāng)升壓通道電勢在被抑制的通道中不夠(低)時(shí)H)發(fā)生,這引起無意編程。通常,系統(tǒng)增加抑制字線上的抑制電壓以改進(jìn)未被選擇的位線上的升壓通道電勢,這最終減少H)。
      [0005]在ID方面,也在被選擇的位線上的抑制字線上的單元可能在程序操作期間、尤其是在高抑制電壓的情況下被無意地寫入。因此,增加抑制電壓可以減少ro,但是增加抑制電壓趨向于增加ID。因此將理解的是,存在提供足夠高的抑制電壓以將ro維持在期望比率與不增加抑制電壓以將ID維持在期望比率之間的權(quán)衡。
      【附圖說明】
      [0006]以下描述包括具有通過本發(fā)明的實(shí)施例的實(shí)現(xiàn)方式的示例的方式給出的圖解的附圖的討論。應(yīng)通過示例的方式而不是通過限制的方式來理解附圖。如本文中使用的,對(duì)一個(gè)或多個(gè)“實(shí)施例”的參考要被理解為描述在本發(fā)明的至少一個(gè)實(shí)現(xiàn)方式中包括的特定的特征、結(jié)構(gòu)、和/或特性。因此,在本文中出現(xiàn)的諸如“在一個(gè)實(shí)施例中”或“在替換實(shí)施例中”的短語描述本發(fā)明的各種實(shí)施例和實(shí)現(xiàn)方式,并且不必然地全部指的是相同的實(shí)施例。然而,它們也不必然是互相排斥的。
      [0007]圖1是其中在程序操作窗口期間增加抑制電壓的具有存儲(chǔ)器設(shè)備的系統(tǒng)的實(shí)施例的框圖。
      [0008]圖2是在程序操作期間斜升抑制電壓的系統(tǒng)中的電壓波形的實(shí)施例的圖表表示。
      [0009]圖3是兩種干擾機(jī)制對(duì)固定抑制電壓和斜變抑制電壓的依賴性的實(shí)施例的圖表表不O
      [0010]圖4是用于在程序操作期間增加抑制電壓的過程的實(shí)施例的流程圖。
      [0011]圖5是其中可以實(shí)現(xiàn)抑制電壓斜變的計(jì)算系統(tǒng)的實(shí)施例的框圖。
      [0012]圖6是其中可以實(shí)現(xiàn)抑制電壓斜變的移動(dòng)設(shè)備的實(shí)施例的框圖。
      [0013]某些細(xì)節(jié)和實(shí)現(xiàn)方式的描述遵循包括對(duì)可描繪下面描述的實(shí)施例中的一些或所有的附圖的描述以及討論本文中呈現(xiàn)的發(fā)明概念的其它潛在實(shí)施例或?qū)崿F(xiàn)方式。
      【具體實(shí)施方式】
      [0014]如本文中描述的,針對(duì)存儲(chǔ)器單元的程序操作包括在程序操作期間斜升抑制電壓。斜變電壓的使用可以改進(jìn)ro(程序干擾)與ID(抑制干擾)之間的權(quán)衡。通過在程序操作期間增加抑制電壓,被抑制的單元(在被編程的字線和未被選擇的位線的交叉處的那些)看到改進(jìn)的平均升壓通道電勢,這減少了 PD。還可以通過抑制電壓的斜升斜率和初始電壓的選擇來控制ID。在一個(gè)實(shí)施例中,可以保持整體平均抑制電壓恒定,并且從而不影響ID而是顯著地減少H)。在一個(gè)實(shí)施例中,為了相等的PD,可以減少整體平均抑制電壓,并且從而減少ID。
      [0015]抑制電壓的斜升可以彌補(bǔ)泄漏的影響,其典型地引起傳統(tǒng)編程實(shí)現(xiàn)方式中增加的PD。當(dāng)施加恒定抑制電壓時(shí),升壓通道電勢逐漸漏至小得多的值。將理解的是,泄漏與升壓電勢指數(shù)相關(guān)。更高的升壓通道電勢導(dǎo)致指數(shù)地更高的泄漏。因此,對(duì)于恒定抑制電壓,泄漏在開端處更高得多,并且初始升壓通道電勢減少得非???。作為施加減少由于泄漏引起的升壓的恒定抑制電壓的替代,系統(tǒng)可以更低地開始使抑制電壓并在程序脈沖持續(xù)時(shí)間期間使其斜變。在一個(gè)實(shí)施例中,斜升可以是在程序脈沖持續(xù)時(shí)間期間的持續(xù)斜升。其它的更復(fù)雜的實(shí)現(xiàn)可以包括抑制電壓的周期性上升步驟而不是恒定斜升(其可以被稱為周期性斜升)。
      [0016]將理解的是,期望的抑制電壓是從所結(jié)合的兩個(gè)干擾機(jī)制(ro和ID)生成最少的受干擾的單元的抑制電壓。作為施加和保持固定高壓水平作為抑制電壓的替代,系統(tǒng)施加被配置成改進(jìn)ro和ID之間的權(quán)衡的電壓。系統(tǒng)可以更有效地對(duì)程序操作期間的抑制電壓波形定形以減少受干擾單元的總數(shù)。抑制電壓的斜升可以被稱為對(duì)抑制電壓波形定形。對(duì)抑制電壓波形定形與傳統(tǒng)固定抑制電壓水平形成對(duì)照。
      [0017]傳統(tǒng)系統(tǒng)在整個(gè)程序脈沖期間提供恒定的抑制電壓以對(duì)被抑制的通道升壓。在程序脈沖的開始處,通過來自抑制字線的電容性耦合來確定升壓通道電勢。將理解的是,初始升壓由于電子泄漏到通道中而隨時(shí)間減少,這最終確定了 PD的量值。升壓泄漏與瞬時(shí)升壓指數(shù)相關(guān)。因此,增加抑制電壓的恒定或固定值提供相對(duì)于PD改進(jìn)的遞減回報(bào)(diminishing return)0
      [0018]在一個(gè)實(shí)施例中,抑制電壓定形包括創(chuàng)建三角形抑制電壓波形。因此,在一個(gè)實(shí)施例中,持續(xù)的斜升技術(shù)可以被稱為抑制電壓的三角形終止(TTO )。將理解的是,TTO方法提供抑制電壓的持續(xù)斜升,這可以確保由于泄漏引起的升壓損耗由每一時(shí)刻處的抑制電壓的增加所補(bǔ)償。TTO或其它斜升技術(shù)可以允許在程序脈沖的開始處抑制電壓相對(duì)于傳統(tǒng)固定值方法的減少。
      [0019]圖1是其中在程序操作窗口期間增加升壓電壓的具有存儲(chǔ)器設(shè)備的系統(tǒng)的實(shí)施例的框圖。系統(tǒng)100表示其中在程序操作期間斜升抑制電壓的系統(tǒng),并且可以是或者包括電子電路和/或電路設(shè)備。系統(tǒng)100包括存儲(chǔ)器設(shè)備110,其表示經(jīng)受針對(duì)用以寫入到存儲(chǔ)器單元中的一個(gè)的程序操作的程序干擾和抑制干擾的存儲(chǔ)器設(shè)備。在一個(gè)實(shí)施例中,存儲(chǔ)器設(shè)備110是閃速存儲(chǔ)器設(shè)備或者其它NAND存儲(chǔ)器設(shè)備。
      [0020]存儲(chǔ)器陣列120包括N個(gè)字線(WL[0]到WUN-l])』可以是例如32或64,盡管一般而言陣列120的大小不影響單元干擾的起因或通過斜升升壓電壓減少單元干擾的能力。陣列120包括M個(gè)位線(BL[0]到BL[M-1])。在一個(gè)實(shí)施例中,存儲(chǔ)器設(shè)備110包括多個(gè)陣列120,或者存儲(chǔ)器單元的多個(gè)存儲(chǔ)體,來將數(shù)據(jù)存儲(chǔ)在分離地可尋址的位置中。通過認(rèn)定字線和位線來尋址或選擇陣列120內(nèi)的每個(gè)存儲(chǔ)器單元。C/A(列地址)解碼器112可以從接收的命令確定針對(duì)特定命令認(rèn)定哪個(gè)或哪些位線。R/A(行地址)解碼器114可以從接收的命令確定針對(duì)所述命令認(rèn)定哪個(gè)字線。除了所描繪的存儲(chǔ)器單元之外,系統(tǒng)100還圖解串選擇線(SSL),其使得能夠選擇位線、接地選擇線(GSL)以及共源線(CSL),如本領(lǐng)域技術(shù)人員所理解的那樣。
      [0021]存儲(chǔ)器設(shè)備110基于從電源130接收的電力來操作。電源130表示在系統(tǒng)100內(nèi)生成以對(duì)電子設(shè)備(其可以包括系統(tǒng)100)的電子組件供電的一個(gè)或多個(gè)電壓源或電壓水平。電源130可以包括操作電壓供給132,其提供由存儲(chǔ)器設(shè)備110使用而用于讀取操作的電壓水平。操作電壓供給132典型地是由電子系統(tǒng)中的其它電子組件共同使用的電壓水平,并且是典型地用于執(zhí)行設(shè)備間通信的電壓水平。
      [0022]電源130還提供編程電壓供給140,其能夠生成高于操作電壓供給132的電壓水平。編程電壓供給140提供足夠高以克服存儲(chǔ)器陣列120的存儲(chǔ)器單元的通道閾值的電壓水平以使得能夠?qū)Υ鎯?chǔ)器單元進(jìn)行編程。將理解的是,特定電壓水平依賴于設(shè)備特定的特性和設(shè)計(jì),并且因此可以針對(duì)來自不同制造商的設(shè)備而不同。在一個(gè)實(shí)施例中,編程電壓供給140包括可變控制部142,其表示使電源能夠可變地控制電壓輸出的電路元件和/或邏輯。例如,與上面描述的內(nèi)容一致,可變控制部142可以使得能夠?qū)崿F(xiàn)電壓水平的持續(xù)斜升或周期性斜升。
      [0023]程序控制邏輯150表示存儲(chǔ)器設(shè)備110通過其接收系統(tǒng)100內(nèi)的程序命令并接收一個(gè)或多個(gè)程序電壓水平的硬件和/或邏輯。在一個(gè)實(shí)施例中,程序控制邏輯150是存儲(chǔ)器設(shè)備110的一部分。一個(gè)或多個(gè)程序命令使得系統(tǒng)100發(fā)起針對(duì)存儲(chǔ)器陣列120的一個(gè)或多個(gè)存儲(chǔ)器單元的程序操作。程序電壓可以包括用以施加到程序字線的程序電壓水平(例如,足夠高以對(duì)存儲(chǔ)器單元編程的水平)。程序電壓還可以表示被施加到鄰近于所述程序字線的一個(gè)或多個(gè)字線以減少程序干擾的抑制電壓。例如,如果字線WL[3]是程序字線(意味著存在在程序操作期間要寫入的字線中的一個(gè)或多個(gè)單元),則可以對(duì)字線WL[2]和WL[4]加偏壓至抑制電壓。當(dāng)選擇WL[3]作為程序字線(諸如WL[1]和WL[5])時(shí)也可以用抑制電壓對(duì)其它字線加偏壓。
      [0024]在一個(gè)實(shí)施例中,程序電壓表示經(jīng)斜升的抑制電壓。更特別地,在程序操作期間斜升抑制電壓。要區(qū)別在程序操作期間斜升電壓與在存儲(chǔ)器設(shè)備110的操作的其它部分處斜升或接通或施加供給電壓。還要區(qū)別斜升電壓與得自字線的電阻性和電容性延遲的用以達(dá)到目標(biāo)電壓的延遲。是否可存在其中在另一時(shí)間處斜升電壓的情況,或者是否最初接通抑制電壓可以被視為斜升電壓,傳統(tǒng)系統(tǒng)不如本文中描述的那樣斜升抑制電壓。傳統(tǒng)上,被提供給抑制字線的電壓是由電源130施加的固定電壓。用傳統(tǒng)的固定抑制電壓,如在被抑制的存儲(chǔ)器單元處看到的升壓通道電勢由于泄漏而指數(shù)下降,即使施加了固定電壓。然而,用本文中描述的經(jīng)斜升的抑制電壓,編程電壓供給140和/或程序控制邏輯150在(一個(gè)或多個(gè))抑制字線處提供在程序操作期間改變的電壓水平。將理解的是,程序操作是認(rèn)定了程序脈沖的時(shí)間窗,其中向程序字線施加程序電壓水平。用經(jīng)斜升的抑制電壓,存儲(chǔ)器單元看到在程序脈沖持續(xù)時(shí)間期間的升壓通道電勢的增加。
      [0025]在一個(gè)實(shí)施例中,基于存儲(chǔ)器陣列120中的設(shè)備的預(yù)期或已知的行為來設(shè)置程序操作窗口期間在(一個(gè)或多個(gè))抑制字線處看到的電壓增加的量。例如,傳統(tǒng)上,將抑制電壓設(shè)置成固定水平使得在該固定值中的任何進(jìn)一步的增加生成比減少的ro單元更多的id單元(PD和ID單元的總數(shù)是最小值)??梢曰诖鎯?chǔ)器架構(gòu)、到通道的電容性耦合以及升壓泄漏特性的知識(shí)來計(jì)算作為用該最佳固定電壓的結(jié)果的升壓通道電勢的指數(shù)下降。在程序操作窗口的時(shí)段內(nèi),這樣的傳統(tǒng)方法將導(dǎo)致由被抑制的存儲(chǔ)器單元的通道在程序脈沖持續(xù)時(shí)間內(nèi)看到的平均升壓電勢。例如,IlV的固定抑制電壓生成程序操作開端處的1V的升壓通道電勢。該電勢在15微秒時(shí)間窗的過程內(nèi)下降至大約6V,用于在整個(gè)程序脈沖持續(xù)時(shí)間內(nèi)在存儲(chǔ)器單元處看到的稍稍超過7V的平均。替代地考慮近似7V的初始抑制電壓和在程序窗口期間斜升至12V。在一個(gè)實(shí)施例中,在編程脈沖期間的每個(gè)時(shí)刻處,通過由于斜變的抑制電壓的瞬時(shí)增加來持續(xù)地補(bǔ)充由于泄漏而損耗的升壓通道電勢。在這樣的情況中,在被抑制的存儲(chǔ)器單元的通道處看到的平均電壓將會(huì)比在傳統(tǒng)方法中看到的平均升壓通道電勢(7V)高得多(例如,超過8V),這減少了H)。另外,由于針對(duì)斜變情況的抑制電壓在大部分程序脈沖持續(xù)時(shí)間內(nèi)低于傳統(tǒng)固定情況(11V),因此也用斜變抑制方法減少了在被編程的位線上的其它單元上的ID。
      [0026]圖2是在程序操作期間斜升抑制電壓的系統(tǒng)中的電壓波形的實(shí)施例的圖表表示。圖表202表示各種抑制電壓波形。圖表204表示被抑制的存儲(chǔ)器單元的升壓通道電勢。
      [0027]首先參考圖表202,Vpgm表示施加到程序字線的編程電壓。將理解的是,在圖表202和204中沒有明確地示出電壓水平的標(biāo)度。Vinh_F表示傳統(tǒng)的固定抑制電壓,并且被示出用于相對(duì)對(duì)照。將理解的是,在圖表202中的電壓表示如被施加到存儲(chǔ)器設(shè)備的電壓,而在圖表204中表示由那些電壓水平生成的被抑制的存儲(chǔ)器單元處的升壓通道電勢。
      [0028]在經(jīng)斜變的抑制電壓的情況下,存在針對(duì)抑制電壓的至少一個(gè)開始和結(jié)束電壓。圖表202表示持續(xù)增加的斜升電壓。Vinh_START表示被施加給抑制字線的開始電壓。Vinh_END表示被施加給抑制字線的結(jié)束電壓。典型地,Vinh_START低于Vinh_F并且Vinh_END高于Vinh_F。初始升壓通道電勢與抑制電壓成比例并且因此針對(duì)傳統(tǒng)的抑制電壓方法更高(如在圖表204中看到的)。然而,由于泄漏針對(duì)更高的信道升壓電勢指數(shù)地更高,因此針對(duì)固定抑制電壓方法該升壓遵循指數(shù)下降快速地減少。針對(duì)斜升抑制電壓方法的初始泄漏低得多并且因此在升壓通道電勢的初始下降更低。當(dāng)抑制電壓開始斜升時(shí),升壓通道電勢由于來自抑制電壓字線的電容性耦合也開始升高。將觀察到,在升壓通道電勢中的這樣的持續(xù)升高將逐漸地飽和,并且在得自斜變的電勢的瞬時(shí)增加等于由該瞬時(shí)電勢產(chǎn)生的泄漏的情況下漸近線出現(xiàn)(高電勢引起增加的泄漏)。
      [0029]參考計(jì)時(shí),將觀察到,ID在整個(gè)抑制脈沖寬度持續(xù)時(shí)間(t_PASS+ t_P)期間活躍,并且H)僅在程序使能脈沖的程序脈沖寬度(t_P)或時(shí)段期間活躍。時(shí)間表示從系統(tǒng)開始對(duì)字線加偏壓的時(shí)間到認(rèn)定程序信號(hào)的時(shí)間的時(shí)間段。時(shí)間段t_P是在其期間認(rèn)定程序信號(hào)的窗口或時(shí)間的時(shí)段。時(shí)間的時(shí)段如同電壓水平一樣,依賴于設(shè)備的架構(gòu)和系統(tǒng)特定的特性。時(shí)間段t_R_DELAY(針對(duì)經(jīng)斜變的抑制電壓的延遲)表示達(dá)到抑制電壓偏壓的時(shí)間與系統(tǒng)開始斜升電壓的時(shí)間之間的延遲時(shí)間段。
      [0030]如在圖表204中看到的,通過到通道的被抑制的字線的電容性耦合來確定針對(duì)開端處的固定抑制電壓的升壓通道電勢。然后通過瞬間泄漏確定升壓通道電勢的演化。將理解的是,因?yàn)樾孤┑乃俾试诟呱龎簵l件下高得多,因此進(jìn)一步增加的Vinh_F將會(huì)在程序脈沖寬度期間最終提供朝向改進(jìn)的升壓通道電勢的遞減回報(bào)。另外,用以支持高升壓所需的高Vinh_F弓I起在時(shí)期間的不必要的ID。
      [0031]如在圖表204中還看到的,通過保持低的在斜變方法中的初始抑制電壓(Vinh_START),與傳統(tǒng)的固定抑制電壓方法相比,減少了t_PASS期間的ID(更高的初始電壓電勢對(duì)應(yīng)于更高的ID)。系統(tǒng)可以在t_PASS期間保持低的Vinh_START,因?yàn)镠)在該時(shí)段期間是不活躍的,并且因此降低抑制電壓將不影響H)。在一個(gè)實(shí)施例中,經(jīng)斜變的抑制電壓是三角形斜變,其在延遲時(shí)段(t_R_DELAY)之后開始并繼續(xù)斜變直到Vpgm脈沖的結(jié)束為止。
      [0032]可以基于通道的升壓泄漏特性來計(jì)算或確定t_R_DELAY、Vinh_START和Vinh_END的實(shí)際值。應(yīng)指出的是,在實(shí)際實(shí)現(xiàn)中,最優(yōu)的t_R_delay可能小于、大于、或等于t_PASS。斜升抑制電壓可以提供更高的平均通道升壓電勢以減少t_P期間的H)。將理解的是,在t_PASS期間維持低的ID可以允許Vinh_END(相對(duì)于Vinh_F的值)的更高的值,而不會(huì)不利地影響總體ID。在一個(gè)實(shí)施例中,通過計(jì)算對(duì)在每個(gè)時(shí)刻處或在子時(shí)間段內(nèi)針對(duì)存儲(chǔ)器設(shè)備的電勢泄漏進(jìn)行計(jì)數(shù)將會(huì)需要什么電壓水平來確定針對(duì)Vinh_START和Vinh_END的值。在一個(gè)實(shí)施例中,經(jīng)斜變的抑制電壓在曲線的每一微秒處具有三角形斜率,但不必然是在整個(gè)時(shí)段內(nèi)直線增加。對(duì)泄漏進(jìn)行計(jì)數(shù)允許系統(tǒng)改進(jìn)H)同時(shí)維持傳統(tǒng)上可以獲得的相同的ID。
      [0033]圖3是在固定電壓升壓和經(jīng)斜變的電壓升壓上的H)和ID的依賴性的實(shí)施例的圖表表示。圖表302提供了在系統(tǒng)中出現(xiàn)的受干擾單元數(shù)對(duì)抑制電壓波形并且更特別的是針對(duì)固定Vinh實(shí)現(xiàn)的固定電壓,以及針對(duì)經(jīng)斜變的Vinh實(shí)現(xiàn)的開始電壓的圖表表示。將理解的是,圖表表示在沒有必然地按比例的情況下的曲線的一般形狀。
      [0034]上部的指數(shù)曲線(簡單的虛線圖案)開始于左側(cè)并且下降至右側(cè),并且表示針對(duì)傳統(tǒng)的固定抑制電壓實(shí)現(xiàn)的PD。下部的指數(shù)曲線(虛線-點(diǎn)圖案)也開始于左側(cè)并且下降至右側(cè),并且表示針對(duì)根據(jù)本文中描述的實(shí)施例的經(jīng)斜變的抑制電壓實(shí)現(xiàn)的H)。將觀察到,經(jīng)斜變的抑制電壓提供了比傳統(tǒng)方法更低的H)。
      [0035]兩個(gè)曲線都跨過實(shí)線曲線,其在左側(cè)低處開始并指數(shù)增長至右側(cè)。該曲線表示針對(duì)任一抑制電壓波形的ID,因?yàn)樵撎囟▓D表假設(shè)適當(dāng)?shù)剡x擇斜變抑制波形(Vinh_START、Vinh_END和t_R_DELAY)的形狀使得其匹配傳統(tǒng)的固定抑制電壓方法的ID同時(shí)改進(jìn)H)。兩個(gè)實(shí)線U形曲線指示總的干擾,其可以通過將PD和ID加在一起來計(jì)算。因此,針對(duì)固定抑制電壓實(shí)現(xiàn)的可能的干擾的最小總數(shù)高于針對(duì)斜變的抑制電壓實(shí)現(xiàn)的干擾的最小總數(shù)。
      [0036]可以假設(shè)系統(tǒng)設(shè)計(jì)者將會(huì)選擇針對(duì)任何實(shí)現(xiàn)的最佳性能點(diǎn)。因此,將選擇Vinh_F電壓作為產(chǎn)生針對(duì)固定抑制電壓的U形總曲線中的最低點(diǎn)的電壓,并且將適當(dāng)?shù)剡x擇Vinh_START、V i nh_END和t_R_DELAY以產(chǎn)生針對(duì)斜變的抑制電壓的U形總曲線中的最低點(diǎn)。這兩個(gè)最低點(diǎn)之間的差可以被理解為斜升抑制電壓的益處。
      [0037]圖4是用于針對(duì)程序操作的增加抑制電壓的過程的實(shí)施例的流程圖。過程400是用于針對(duì)程序操作應(yīng)用增加抑制電壓的過程。具有支持增加的或經(jīng)斜變的升壓電壓的存儲(chǔ)器設(shè)備的系統(tǒng)進(jìn)入編程序列或編程狀態(tài),402。例如,系統(tǒng)可能遭遇寫入命令以請(qǐng)求存儲(chǔ)器設(shè)備寫入數(shù)據(jù)到一個(gè)或多個(gè)存儲(chǔ)器單元。系統(tǒng)可以例如通過發(fā)送存儲(chǔ)器寫入命令至存儲(chǔ)器設(shè)備來發(fā)起針對(duì)存儲(chǔ)器設(shè)備的程序操作,404。所述命令可以包括由控制邏輯生成以使得存儲(chǔ)器設(shè)備執(zhí)行所請(qǐng)求的寫入操作的各種信號(hào)。
      [0038]存儲(chǔ)器設(shè)備解碼程序操作請(qǐng)求或?qū)懭朊畈⒆R(shí)別程序字線和一個(gè)或多個(gè)抑制字線,406。程序字線是具有在程序操作期間將被編程以滿足請(qǐng)求或命令的存儲(chǔ)器單元的字線。抑制字線是鄰近于程序字線的字線。將抑制電壓施加到抑制字線可以通過在程序操作期間將其通道電容性地耦合至抑制電壓來減少未選擇的位線上的被抑制的單元的無意編程的風(fēng)險(xiǎn)。
      [0039]系統(tǒng)生成針對(duì)抑制字線的抑制電壓,408。在程序操作的開始處生成的抑制電壓是初始抑制電壓(例如,Vinh_START),系統(tǒng)將在程序操作期間增加初始抑制電壓??梢员3殖跏家种齐妷旱陀趥鹘y(tǒng)的抑制電壓。來自更低的初始抑制電壓的泄漏將小于來自更高的電壓的泄漏,并且更低的電壓將導(dǎo)致更低的ID。系統(tǒng)生成程序電壓以在程序脈沖期間施加到程序字線,410。
      [0040]系統(tǒng)生成程序脈沖,412,并發(fā)起程序操作。當(dāng)在程序操作窗口中,414時(shí),或在脈沖期間,系統(tǒng)可以增加抑制字線上的抑制電壓,416。斜升抑制電壓是增加升壓通道電勢的一種方式。在一個(gè)實(shí)施例中,系統(tǒng)在整個(gè)程序脈沖期間生成持續(xù)的斜升電壓。斜升可以指代其中系統(tǒng)在程序操作期間增加抑制電壓而不必然地生成持續(xù)的斜升的若干間隔。系統(tǒng)可以確定程序操作是否結(jié)束,418。如果程序操作結(jié)束,420是分支,則系統(tǒng)可以從程序字線解除認(rèn)定程序電壓并從抑制字線解除認(rèn)定抑制電壓,422。如果程序操作沒有結(jié)束,420否分支,則在一個(gè)實(shí)施例中,系統(tǒng)將繼續(xù)斜升抑制電壓,從而返回至414。
      [0041]圖5是其中可以實(shí)現(xiàn)升壓電壓斜變的計(jì)算系統(tǒng)的實(shí)施例的框圖。系統(tǒng)500表示根據(jù)本文中描述的任何實(shí)施例的計(jì)算設(shè)備,并且可以是膝上型計(jì)算機(jī)、存儲(chǔ)設(shè)備、桌上型計(jì)算機(jī)、服務(wù)器、游戲或娛樂控制系統(tǒng)、掃描儀、復(fù)印機(jī)、打印機(jī)、路由或切換設(shè)備、或其它電子設(shè)備。系統(tǒng)500包括處理器520,其為系統(tǒng)500提供指令的執(zhí)行、操作管理和處理。處理器520可以包括任何類型的微處理器、中央處理單元(CPU)、處理核、或其它處理硬件以給系統(tǒng)500提供處理。處理器520控制系統(tǒng)500的總體操作,并且可以是或包括一個(gè)或多個(gè)可編程通用或?qū)S梦⑻幚砥鳌?shù)字信號(hào)處理器(DSP)、可編程控制器、專用集成電路(ASIC)、可編程邏輯設(shè)備(PLD)等等或這樣的設(shè)備的組合。
      [0042]存儲(chǔ)器子系統(tǒng)530表示系統(tǒng)500的主存儲(chǔ)器,并且提供用于要由處理器520執(zhí)行的代碼或要在執(zhí)行例程中使用的數(shù)據(jù)值的暫時(shí)性存儲(chǔ)。存儲(chǔ)器子系統(tǒng)530可以包括一個(gè)或多個(gè)存儲(chǔ)器設(shè)備,諸如只讀存儲(chǔ)器(R0M)、閃速存儲(chǔ)器、一個(gè)或多個(gè)種類的隨機(jī)存取存儲(chǔ)器(RAM)、或其它存儲(chǔ)器設(shè)備、或這樣的設(shè)備的組合。存儲(chǔ)器子系統(tǒng)530尤其存儲(chǔ)并托管操作系統(tǒng)(0S)536以在系統(tǒng)500中提供用于執(zhí)行指令的軟件平臺(tái)。另外,從存儲(chǔ)器子系統(tǒng)530存儲(chǔ)并執(zhí)行其它指令538以提供系統(tǒng)500的邏輯和處理。由處理器520執(zhí)行OS 536和指令538。存儲(chǔ)器子系統(tǒng)530包括存儲(chǔ)器設(shè)備532,其中存儲(chǔ)器設(shè)備532存儲(chǔ)數(shù)據(jù)、指令、程序、或其它項(xiàng)。在一個(gè)實(shí)施例中,存儲(chǔ)器子系統(tǒng)包括存儲(chǔ)器控制器534,存儲(chǔ)器控制器534是用以生成并發(fā)布命令至存儲(chǔ)器設(shè)備532的存儲(chǔ)器控制器。將理解的是,存儲(chǔ)器控制器534可能是處理器520的物理部分。
      [0043]處理器520和存儲(chǔ)器子系統(tǒng)530被耦合到總線/總線系統(tǒng)510??偩€510是表示由適當(dāng)?shù)臉?、適配器、和/或控制器連接的任何一個(gè)或多個(gè)分離的物理總線、通信線路/接口、和/或點(diǎn)對(duì)點(diǎn)連接的抽象。因此,總線510可以包括例如以下中的一個(gè)或多個(gè):系統(tǒng)總線、外圍組件互連(PCI)總線、超傳輸或工業(yè)標(biāo)準(zhǔn)架構(gòu)(ISA)總線、小的計(jì)算機(jī)系統(tǒng)接口(SCSI)總線、通用串行總線(USB)、或電氣和電子工程師協(xié)會(huì)(IEEE)標(biāo)準(zhǔn)1394總線(通常被稱為“火線”)。總線510的總線還可以對(duì)應(yīng)于網(wǎng)絡(luò)接口 550中的接口。
      [0044]系統(tǒng)500還包括被耦合到總線510的一個(gè)或多個(gè)輸入/輸出(I/O)接口540、網(wǎng)絡(luò)接口 550、一個(gè)或多個(gè)內(nèi)部大容量存儲(chǔ)設(shè)備560、以及外圍接口 570。1/0接口 540可以包括用戶通過其與系統(tǒng)500交互(例如,視頻、音頻和/或字母數(shù)字對(duì)接)的一個(gè)或多個(gè)接口組件。網(wǎng)絡(luò)接口 550為系統(tǒng)500提供通過一個(gè)或多個(gè)網(wǎng)絡(luò)與遠(yuǎn)程設(shè)備(例如,服務(wù)器、其它計(jì)算設(shè)備)通信的能力。網(wǎng)絡(luò)接口 550可以包括以太網(wǎng)適配器、無線互連組件、USB(通用串行總線)、或其它基于有線或無線標(biāo)準(zhǔn)或?qū)S薪涌凇?br>[0045]儲(chǔ)存器560可以是或者包括用于以非易失性方式存儲(chǔ)大量數(shù)據(jù)的任何常規(guī)介質(zhì),諸如一個(gè)或多個(gè)磁性、固態(tài)、或基于光學(xué)的盤、或組合。儲(chǔ)存器560在持久性狀態(tài)中保存代碼或指令和數(shù)據(jù)562(即,保留值而不管對(duì)系統(tǒng)500的電力中斷)。儲(chǔ)存器560可以一般地被視為“存儲(chǔ)器”,盡管存儲(chǔ)器530是用以向處理器520提供指令的執(zhí)行或操作存儲(chǔ)器。而儲(chǔ)存器560是非易失性的,存儲(chǔ)器530可以包括易失性存儲(chǔ)器(S卩,如果中斷對(duì)系統(tǒng)500的電力則數(shù)據(jù)的值或狀態(tài)是不確定的)。
      [0046]外圍接口570可以包括上面未特別地提及的任何硬件接口。外圍設(shè)備一般指代從屬地連接到系統(tǒng)500的設(shè)備。從屬連接是其中系統(tǒng)500提供在其上操作執(zhí)行以及用戶與其交互的軟件和/或硬件平臺(tái)的連接。
      [0047]在一個(gè)實(shí)施例中,處理器520對(duì)存儲(chǔ)在存儲(chǔ)器子系統(tǒng)530和/或儲(chǔ)存器560(例如,使用NAND技術(shù)的固態(tài)驅(qū)動(dòng)(SSD))中的數(shù)據(jù)執(zhí)行操作。存儲(chǔ)器子系統(tǒng)530和/或儲(chǔ)存器560可以包括通過將程序電壓施加到程序字線并將抑制電壓施加到抑制字線來編程的存儲(chǔ)器設(shè)備。為了對(duì)這樣的存儲(chǔ)器設(shè)備進(jìn)行編程,系統(tǒng)可以在程序操作期間斜升抑制電壓。因此,系統(tǒng)將初始抑制電壓施加到(一個(gè)或多個(gè))抑制字線,并在程序操作期間增加抑制電壓。施加增加的抑制電壓可以改進(jìn)存儲(chǔ)器設(shè)備內(nèi)的總的單元干擾性能,并允許處理ID和H)之間的權(quán)衡方面更多的靈活性。
      [0048]圖6是其中實(shí)現(xiàn)升壓電壓斜變的移動(dòng)設(shè)備的實(shí)施例的框圖。設(shè)備600表示移動(dòng)計(jì)算設(shè)備,諸如計(jì)算平板、高性能服務(wù)器、移動(dòng)電話或智能電話、啟用無線的電子閱讀器、可穿戴計(jì)算設(shè)備、或其它移動(dòng)設(shè)備。將理解的是,一般性地示出某些組件,而并非所有這樣的設(shè)備的組件被示出在設(shè)備600中。
      [0049]設(shè)備600包括處理器610,其執(zhí)行設(shè)備600的主要處理操作。處理器610可以包括一個(gè)或多個(gè)物理設(shè)備,諸如微處理器、應(yīng)用處理器、微控制器、可編程邏輯設(shè)備、或其它處理構(gòu)件。由處理器610執(zhí)行的處理操作包括在其上執(zhí)行應(yīng)用和/或設(shè)備功能的操作平臺(tái)或操作系統(tǒng)的執(zhí)行。處理操作包括涉及與人類用戶或與其它設(shè)備的1/0(輸入/輸出)的操作、涉及電力管理的操作、和/或涉及將設(shè)備600連接到另一設(shè)備的操作。處理操作還可以包括涉及音頻I/O和/或顯示I/O的操作。
      [0050]在一個(gè)實(shí)施例中,設(shè)備600包括音頻子系統(tǒng)620,其表示與向計(jì)算設(shè)備提供音頻功能相關(guān)聯(lián)的硬件(例如,音頻硬件和音頻電路)和軟件(例如,驅(qū)動(dòng)器、代碼)組件。音頻功能可以包括揚(yáng)聲器和/或耳機(jī)輸出,以及麥克風(fēng)輸入??梢詫⒂糜谶@樣的功能的設(shè)備集成到設(shè)備600中,或?qū)⒂糜谶@樣的功能的設(shè)備連接到設(shè)備600。在一個(gè)實(shí)施例中,用戶通過提供由處理器610接收并處理的音頻命令與設(shè)備600交互。
      [0051]顯示子系統(tǒng)630表示為用戶提供視覺和/或觸覺顯示以與計(jì)算設(shè)備交互的硬件(例如,顯示設(shè)備)和軟件(例如,驅(qū)動(dòng)器)組件。顯示子系統(tǒng)630包括顯示接口 632,其包括用于向用戶提供顯示的特定的屏幕或硬件設(shè)備。在一個(gè)實(shí)施例中,顯示接口632包括與處理器610分離的邏輯以執(zhí)行涉及顯示的至少一些處理。在一個(gè)實(shí)施例中,顯示子系統(tǒng)630包括向用戶提供輸出和輸入兩者的觸摸屏設(shè)備。
      [0052]I/O控制器640表示涉及與用戶的交互的硬件設(shè)備和軟件組件。I/O控制器640可以操作以管理作為音頻子系統(tǒng)620和/或顯示子系統(tǒng)630的部分的硬件。另外,I/O控制器640圖解用于連接到設(shè)備600的附加設(shè)備的連接點(diǎn),用戶可以通過該附加設(shè)備與系統(tǒng)交互。例如,可以被附連到設(shè)備600的設(shè)備可以包括麥克風(fēng)設(shè)備、揚(yáng)聲器或立體聲系統(tǒng)、視頻系統(tǒng)或其它顯示設(shè)備、鍵盤或鍵區(qū)設(shè)備、或供特定應(yīng)用使用的其它I/O設(shè)備,諸如讀卡器或其它設(shè)備。
      [0053]如上面提及的,I/O控制器640可以與音頻子系統(tǒng)620和/或顯示子系統(tǒng)630交互。例如,通過麥克風(fēng)或其它音頻設(shè)備的輸入可以提供用于設(shè)備600的一個(gè)或多個(gè)應(yīng)用或功能的輸入或命令。另外,作為顯示輸出的替代或除了顯示輸出之外,可以提供音頻輸入。在另一示例中,如果顯示子系統(tǒng)包括觸摸屏,則顯示設(shè)備還用作輸入設(shè)備,其可以至少部分地由I/O控制器640管理。在設(shè)備600上還可以存在附加按鈕或開關(guān)以提供由I/O控制器640管理的I/O功能。
      [0054]在一個(gè)實(shí)施例中,I/O控制器640管理設(shè)備,諸如加速計(jì)、相機(jī)、光傳感器或其它環(huán)境傳感器、陀螺儀、全球定位系統(tǒng)(GPS)、或可以被包括在設(shè)備600中的其它硬件。輸入可以是直接用戶交互的一部分,以及向系統(tǒng)提供環(huán)境輸入以影響其操作(諸如過濾噪聲、針對(duì)亮度檢測調(diào)節(jié)顯示、針對(duì)相機(jī)應(yīng)用閃光、或其它特征)。在一個(gè)實(shí)施例中,設(shè)備600包括電力管理650,其管理電池電力使用、電池的充電、以及涉及節(jié)電操作的特征。
      [0055]存儲(chǔ)器子系統(tǒng)660包括(一個(gè)或多個(gè))存儲(chǔ)器設(shè)備662用于在設(shè)備600中存儲(chǔ)信息。存儲(chǔ)器子系統(tǒng)660可以包括非易失性(如果中斷對(duì)存儲(chǔ)器設(shè)備的電力則狀態(tài)不改變)和/或易失性(如果中斷對(duì)存儲(chǔ)器設(shè)備的電力則狀態(tài)不確定)存儲(chǔ)器設(shè)備。存儲(chǔ)器660可以存儲(chǔ)應(yīng)用數(shù)據(jù)、用戶數(shù)據(jù)、音樂、照片、文檔、或其它數(shù)據(jù)、以及涉及系統(tǒng)600的應(yīng)用和功能的執(zhí)行的系統(tǒng)數(shù)據(jù)(不論是長期的或是暫時(shí)的)。在一個(gè)實(shí)施例中,存儲(chǔ)器子系統(tǒng)660包括存儲(chǔ)器控制器664(其也可以被視為系統(tǒng)600的控制的一部分,并且可以潛在地被視為處理器610的一部分)。存儲(chǔ)器控制器664包括調(diào)度程序以生成并發(fā)布命令到存儲(chǔ)器設(shè)備662。
      [0056]連接性670包括硬件設(shè)備(例如,無線和/或有線連接器和通信硬件)和軟件組件(例如,驅(qū)動(dòng)器、協(xié)議棧)以使設(shè)備600能夠與外部設(shè)備通信。外部設(shè)備可以是分離的設(shè)備,諸如其它計(jì)算設(shè)備、無線接入點(diǎn)或基站、以及外圍設(shè)備,諸如耳機(jī)、打印機(jī)、或其它設(shè)備。
      [0057]連接性670可以包括多個(gè)不同類型的連接性。為了一般化,設(shè)備600被圖解有蜂窩連接性672和無線連接性674。蜂窩連接性672—般指代由無線載體提供的蜂窩網(wǎng)絡(luò)連接性,諸如經(jīng)由GSM(全球移動(dòng)通信系統(tǒng))或變體或衍生物、⑶MA(碼分多址)或變體或衍生物、TDM(時(shí)分多路復(fù)用)或變體或衍生物、LTE(長期演進(jìn)一一也被稱為“4G”)、或其它蜂窩服務(wù)標(biāo)準(zhǔn)提供的蜂窩網(wǎng)絡(luò)連接性。無線連接性674指代不是蜂窩的無線連接性,并且可以包括個(gè)人區(qū)域網(wǎng)(諸如藍(lán)牙)、局域網(wǎng)(諸如WiFi)、和/或廣域網(wǎng)(諸如WiMax)、或其它無線通信。無線通信指代數(shù)據(jù)通過使用經(jīng)調(diào)制的電磁輻射通過非固態(tài)介質(zhì)的傳輸。有線通信通過固態(tài)通信介質(zhì)發(fā)生。
      [0058]外圍連接680包括硬件接口和連接器、以及軟件組件(例如,驅(qū)動(dòng)器、協(xié)議棧)以做出外圍連接。將理解的是,設(shè)備600可以都是(“到”682)到其它計(jì)算設(shè)備的外圍設(shè)備,以及具有(“從”684)被連接到其的外圍設(shè)備。設(shè)備600通常具有“對(duì)接”連接器以出于諸如管理(例如,下載和/或上傳、改變、同步)設(shè)備600上的內(nèi)容的目的連接到其它計(jì)算設(shè)備。另外,對(duì)接連接器可以允許設(shè)備600連接到允許設(shè)備600控制例如到視聽設(shè)備或其它系統(tǒng)的內(nèi)容輸出的某些外圍設(shè)備。
      [0059]除了專有對(duì)接連接器或其它專有連接硬件之外,設(shè)備600還可以經(jīng)由共用或基于標(biāo)準(zhǔn)的連接器做出外圍連接680。共用類型可以包括通用串行總線(USB)連接器(其可以包括多個(gè)不同硬件接口中的任何一個(gè))、包括迷你顯示端口(MiniDisplayPort ) (MDP)的顯示端口、高清晰度多媒體接口(HDMI)、火線、或其它類型。
      [0060]在一個(gè)實(shí)施例中,處理器610對(duì)存儲(chǔ)在存儲(chǔ)器子系統(tǒng)660(其可以包括SSD或其它NAND設(shè)備)中的數(shù)據(jù)執(zhí)行操作。存儲(chǔ)器子系統(tǒng)660可以包括通過將程序電壓施加到程序字線并將抑制電壓施加到抑制字線來編程的存儲(chǔ)器設(shè)備。為了對(duì)這樣的存儲(chǔ)器設(shè)備進(jìn)行編程,系統(tǒng)可以在程序操作期間斜升抑制電壓。因此,系統(tǒng)將初始抑制電壓施加到(一個(gè)或多個(gè))抑制字線,并在程序操作期間增加抑制電壓。施加增加的抑制電壓可以改進(jìn)存儲(chǔ)器設(shè)備內(nèi)的總的單元干擾性能,并允許處理ID和H)之間的權(quán)衡方面更多的靈活性。
      [0061]在一個(gè)方面中,一種方法包括:發(fā)起針對(duì)存儲(chǔ)器設(shè)備的程序字線中的存儲(chǔ)器單元的程序操作,所述程序操作具有在其期間所述程序操作執(zhí)行的相關(guān)聯(lián)的程序操作窗口;針對(duì)所述程序操作的開始為鄰近于所述程序字線的一個(gè)或多個(gè)字線生成初始抑制電壓;以及在所述程序操作窗口期間斜升所述抑制電壓。
      [0062]在一個(gè)實(shí)施例中,所述程序操作窗口包括程序使能脈沖的寬度。在一個(gè)實(shí)施例中,生成初始抑制電壓和在所述程序操作窗口期間斜升所述抑制電壓包括將所述抑制電壓從初始值斜變至最終值,選擇該兩個(gè)值以導(dǎo)致平均升壓通道電勢高于得自以固定水平發(fā)起抑制電壓并且導(dǎo)致相同抑制干擾的平均升壓通道電勢。在一個(gè)實(shí)施例中,在程序操作窗口期間斜升抑制電壓包括在所述程序操作窗口期間持續(xù)地斜升所述抑制電壓。在一個(gè)實(shí)施例中,斜升抑制電壓包括用三角斜率斜升抑制電壓。在一個(gè)實(shí)施例中,存儲(chǔ)器設(shè)備包括NAND閃速存儲(chǔ)器設(shè)備。在一個(gè)實(shí)施例中,抑制電壓包括被施加到鄰近于程序字線的多個(gè)字線的抑制電壓。
      [0063]在一個(gè)方面中,一種存儲(chǔ)器子系統(tǒng)包括:存儲(chǔ)器設(shè)備,包括所述存儲(chǔ)器設(shè)備的字線中的存儲(chǔ)器單元,所述存儲(chǔ)器單元經(jīng)由程序操作可編程,所述程序操作通過具有相關(guān)聯(lián)的程序操作窗口的程序操作信號(hào)來觸發(fā);程序控制邏輯,用以發(fā)起程序操作以對(duì)所述存儲(chǔ)器單元編程,包括設(shè)置所述程序操作信號(hào);以及電壓源,用以針對(duì)所述程序操作為鄰近于所述存儲(chǔ)器單元的所述字線的一個(gè)或多個(gè)相鄰字線生成初始抑制電壓,并且在所述程序操作信號(hào)期間斜升初始抑制電壓。
      [0064]在一個(gè)實(shí)施例中,程序操作信號(hào)包括程序使能脈沖。在一個(gè)實(shí)施例中,電壓源用以生成初始抑制電壓并且斜升抑制電壓包括將所述抑制電壓從初始值斜變至最終值,選擇該兩個(gè)值以導(dǎo)致平均升壓通道電勢顯著地高于得自以固定水平發(fā)起抑制電壓、導(dǎo)致相同抑制干擾的平均升壓通道電勢。在一個(gè)實(shí)施例中,電壓源用以在程序操作窗口期間持續(xù)地斜升抑制電壓。在一個(gè)實(shí)施例中,電壓源用以用三角斜率斜升抑制電壓。在一個(gè)實(shí)施例中,電壓源用以在程序操作窗口期間周期性地斜升抑制電壓。在一個(gè)實(shí)施例中,存儲(chǔ)器設(shè)備包括NAND閃速存儲(chǔ)器設(shè)備。
      [0065]在一個(gè)方面中,一種電子設(shè)備包括:用以存儲(chǔ)數(shù)據(jù)的存儲(chǔ)器子系統(tǒng),所述存儲(chǔ)器子系統(tǒng)包括存儲(chǔ)器設(shè)備,所述存儲(chǔ)器設(shè)備包括所述存儲(chǔ)器設(shè)備的字線中的存儲(chǔ)器單元,所述存儲(chǔ)器單元經(jīng)由程序操作可編程,所述程序操作通過具有相關(guān)聯(lián)的程序操作窗口的程序操作信號(hào)來觸發(fā);程序控制邏輯,用以發(fā)起程序操作以對(duì)所述存儲(chǔ)器單元編程,所述程序操作包括設(shè)置程序操作信號(hào);以及電壓源,用以針對(duì)所述程序操作為鄰近于所述存儲(chǔ)器單元的所述字線的一個(gè)或多個(gè)字線生成初始抑制電壓,并且在所述程序操作信號(hào)期間斜升抑制電壓;以及觸摸屏顯示器,被耦合以基于從存儲(chǔ)器設(shè)備存取的數(shù)據(jù)生成顯示。
      [0066]在一個(gè)實(shí)施例中,程序操作信號(hào)包括程序使能脈沖。在一個(gè)實(shí)施例中,電壓源用以生成初始抑制電壓,并且斜升抑制電壓包括將程序電壓從初始值斜變至最終值,選擇該兩個(gè)值以導(dǎo)致平均升壓通道電勢顯著地高于得自以固定水平發(fā)起抑制電壓、導(dǎo)致相同抑制干擾的平均升壓通道電勢。在一個(gè)實(shí)施例中,電壓源用以在程序操作窗口期間持續(xù)地斜升抑制電壓。在一個(gè)實(shí)施例中,電壓源用以在程序操作窗口期間周期性地斜升抑制電壓。在一個(gè)實(shí)施例中,電壓源用以用三角斜率斜升抑制電壓。在一個(gè)實(shí)施例中,存儲(chǔ)器設(shè)備包括NAND閃速存儲(chǔ)器設(shè)備。
      [0067]在一個(gè)方面中,一種制品包括計(jì)算機(jī)可讀儲(chǔ)存介質(zhì),其具有存儲(chǔ)于其上的內(nèi)容,所述內(nèi)容在被執(zhí)行時(shí)執(zhí)行包括以下的操作:發(fā)起針對(duì)存儲(chǔ)器設(shè)備的程序字線中的存儲(chǔ)器單元的程序操作,所述程序操作具有在其期間所述程序操作執(zhí)行的相關(guān)聯(lián)的程序操作窗口;針對(duì)所述程序操作的開始為鄰近于所述程序字線的一個(gè)或多個(gè)字線生成初始抑制電壓;以及在所述程序操作窗口期間斜升抑制電壓。
      [0068]在一個(gè)實(shí)施例中,程序操作窗口包括程序使能脈沖的寬度。在一個(gè)實(shí)施例中,用于生成初始抑制電壓的內(nèi)容和用于在程序操作窗口期間斜升抑制電壓的內(nèi)容包括用于將所述抑制電壓從初始值斜變至最終值的內(nèi)容,選擇該兩個(gè)值以導(dǎo)致平均升壓通道電勢高于得自以固定水平發(fā)起抑制電壓、并且導(dǎo)致相同抑制干擾的平均升壓通道電勢。在一個(gè)實(shí)施例中,用于在程序操作窗口期間斜升抑制電壓的內(nèi)容包括用于在程序操作窗口期間持續(xù)地斜升抑制電壓的內(nèi)容。在一個(gè)實(shí)施例中,用于斜升抑制電壓的內(nèi)容包括用于用三角斜率斜升抑制電壓的內(nèi)容。在一個(gè)實(shí)施例中,存儲(chǔ)器設(shè)備包括NAND閃速存儲(chǔ)器設(shè)備。在一個(gè)實(shí)施例中,抑制電壓包括被施加到鄰近于程序字線的多個(gè)字線的抑制電壓。
      [0069]在一個(gè)方面中,一種裝置包括:用于生成第一組(deck)的電路元件的構(gòu)件,第一組具有堆疊在源導(dǎo)體之上的多層電路元件;用于發(fā)起針對(duì)存儲(chǔ)器設(shè)備的程序字線中的存儲(chǔ)器單元的程序操作的構(gòu)件,所述程序操作具有在其期間所述程序操作執(zhí)行的相關(guān)聯(lián)的程序操作窗口;用于針對(duì)所述程序操作的開始為鄰近于所述程序字線的一個(gè)或多個(gè)字線生成初始抑制電壓的構(gòu)件;以及用于在所述程序操作窗口期間斜升抑制電壓的構(gòu)件。
      [0070]在一個(gè)實(shí)施例中,程序操作窗口包括程序使能脈沖的寬度。在一個(gè)實(shí)施例中,用于生成初始抑制電壓的構(gòu)件和用于在程序操作窗口期間斜升抑制電壓的構(gòu)件包括用于將所述抑制電壓從初始值斜變至最終值的構(gòu)件,選擇該兩個(gè)值以導(dǎo)致平均升壓通道電勢高于得自以固定水平發(fā)起所述抑制電壓并導(dǎo)致相同抑制干擾的平均升壓通道電勢。在一個(gè)實(shí)施例中,用于在程序操作窗口期間斜升抑制電壓的構(gòu)件包括用于在程序操作窗口期間持續(xù)地斜升所述抑制電壓的構(gòu)件。在一個(gè)實(shí)施例中,用于斜升抑制電壓的構(gòu)件包括用于用三角斜率斜升所述抑制電壓的構(gòu)件。在一個(gè)實(shí)施例中,存儲(chǔ)器設(shè)備包括NAND閃速存儲(chǔ)器設(shè)備。在一個(gè)實(shí)施例中,抑制電壓包括被施加到鄰近于程序字線的多個(gè)字線的抑制電壓。
      [0071]如本文中圖解的流程圖提供各種過程動(dòng)作的序列的示例。流程圖可以指示要由軟件或固件例程執(zhí)行的操作以及物理操作。在一個(gè)實(shí)施例中,流程圖可以圖解可以在硬件和/或軟件中實(shí)現(xiàn)的有限狀態(tài)機(jī)(FSM)的狀態(tài)。雖然以特定順序或次序示出,但是除非另外指明,否則可以修改動(dòng)作的次序。因此,所圖解的實(shí)施例應(yīng)僅被理解為示例,并且可以以不同次序執(zhí)行過程,并且可以并行地執(zhí)行一些動(dòng)作。另外,可以在各種實(shí)施例中省略一個(gè)或多個(gè)動(dòng)作;因此,并非所有動(dòng)作都被要求在每個(gè)實(shí)施例中。其它過程流程是可能的。
      [0072]到本文中描述了各種操作或功能的程度,它們可以被描述或定義為軟件代碼、指令、配置和/或數(shù)據(jù)。內(nèi)容可以是直接地可執(zhí)行的(“對(duì)象”或“可執(zhí)行”形式)、源代碼、或差異代碼(“δ”或“補(bǔ)丁”代碼)??梢越?jīng)由具有存儲(chǔ)于其上的內(nèi)容的制品、或經(jīng)由操作通信接口以經(jīng)由該通信接口發(fā)送數(shù)據(jù)的方法來提供本文中描述的實(shí)施例的軟件內(nèi)容。機(jī)器可讀儲(chǔ)存介質(zhì)可以使得機(jī)器執(zhí)行所描述的功能或操作,并且包括以由機(jī)器(例如,計(jì)算設(shè)備、電子系統(tǒng)等)可存取的形式來存儲(chǔ)信息的任何機(jī)構(gòu),諸如可記錄/不可記錄介質(zhì)(例如,只讀存儲(chǔ)器(ROM)、隨機(jī)存取存儲(chǔ)器(RAM)、磁盤存儲(chǔ)介質(zhì)、光存儲(chǔ)介質(zhì)、閃速存儲(chǔ)器設(shè)備等)。通信接口包括對(duì)接到硬接線、無線、光等等介質(zhì)中的任何一個(gè)以通信到另一設(shè)備的任何機(jī)構(gòu),諸如存儲(chǔ)器總線接口、處理器總線接口、互聯(lián)網(wǎng)連接、盤控制器等??梢酝ㄟ^提供配置參數(shù)和/或發(fā)送信號(hào)來配置通信接口以將通信接口準(zhǔn)備好提供描述軟件內(nèi)容的數(shù)據(jù)信號(hào)??梢越?jīng)由被發(fā)送到通信接口的一個(gè)或多個(gè)命令或信號(hào)來訪問通信接口。
      [0073]本文中描述的各種組件可以是用于執(zhí)行所描述的操作或功能的構(gòu)件。本文中描述的每個(gè)組件包括軟件、硬件、或這些的組合??梢詫⒔M件實(shí)現(xiàn)為軟件模塊、硬件模塊、特殊用途硬件(例如,專用硬件、專用集成電路(ASIC)、數(shù)字信號(hào)處理器(DSP)等)、嵌入式控制器、硬接線電路等。
      [0074]除了本文中描述的內(nèi)容以外,可以對(duì)所公開的本發(fā)明的實(shí)施例和實(shí)現(xiàn)做出各種修改而不脫離其范圍。因此,應(yīng)以說明性而不是限制性意義來解釋本文中的說明和示例。應(yīng)僅參考所附權(quán)利要求來量度本發(fā)明的范圍。
      【主權(quán)項(xiàng)】
      1.一種用于在存儲(chǔ)器編程期間斜變抑制電壓的方法,包括: 發(fā)起針對(duì)存儲(chǔ)器設(shè)備的程序字線中的存儲(chǔ)器單元的程序操作,所述程序操作具有在其期間所述程序操作執(zhí)行的相關(guān)聯(lián)的程序操作窗口; 針對(duì)所述程序操作的開始為鄰近于所述程序字線的一個(gè)或多個(gè)字線生成初始抑制電壓;以及 在所述程序操作窗口期間斜升抑制電壓。2.根據(jù)權(quán)利要求1所述的方法,其中,所述程序操作窗口包括程序使能脈沖的寬度。3.根據(jù)權(quán)利要求1所述的方法,其中,生成所述初始抑制電壓和在所述程序操作窗口期間斜升所述抑制電壓包括將所述抑制電壓從初始值斜變至最終值,選擇該兩個(gè)值以導(dǎo)致平均升壓通道電勢高于得自以固定水平發(fā)起所述抑制電壓并導(dǎo)致相同抑制干擾的平均升壓通道電勢。4.根據(jù)權(quán)利要求1所述的方法,其中,在所述程序操作窗口期間斜升所述抑制電壓包括在所述程序操作窗口期間持續(xù)地斜升所述抑制電壓。5.根據(jù)權(quán)利要求4所述的方法,其中,斜升所述抑制電壓包括用三角斜率斜升所述抑制電壓。6.根據(jù)權(quán)利要求1所述的方法,其中,所述存儲(chǔ)器設(shè)備包括NAND閃速存儲(chǔ)器設(shè)備。7.根據(jù)權(quán)利要求1所述的方法,其中,所述抑制電壓包括被施加到鄰近于所述程序字線的多個(gè)字線的抑制電壓。8.—種在存儲(chǔ)器編程期間斜變抑制電壓的存儲(chǔ)器子系統(tǒng),包括: 存儲(chǔ)器設(shè)備,包括所述存儲(chǔ)器設(shè)備的字線中的存儲(chǔ)器單元,所述存儲(chǔ)器單元經(jīng)由程序操作可編程,所述程序操作通過具有相關(guān)聯(lián)的程序操作窗口的程序操作信號(hào)來觸發(fā); 程序控制邏輯,用以發(fā)起程序操作以對(duì)所述存儲(chǔ)器單元編程,包括設(shè)置所述程序操作信號(hào);以及 電壓源,用以針對(duì)所述程序操作為鄰近于所述存儲(chǔ)器單元的所述字線的一個(gè)或多個(gè)相鄰字線生成初始抑制電壓,并且在所述程序操作信號(hào)期間斜升所述初始抑制電壓。9.根據(jù)權(quán)利要求8所述的存儲(chǔ)器子系統(tǒng),其中,所述程序操作信號(hào)包括程序使能脈沖。10.根據(jù)權(quán)利要求8所述的存儲(chǔ)器子系統(tǒng),其中,所述電壓源用以生成初始抑制電壓,并且斜升抑制電壓包括將所述抑制電壓從初始值斜變至最終值,選擇該兩個(gè)值以導(dǎo)致平均升壓通道電勢顯著地高于得自以固定水平發(fā)起所述抑制電壓、導(dǎo)致相同抑制干擾的平均升壓通道電勢。11.根據(jù)權(quán)利要求8所述的存儲(chǔ)器子系統(tǒng),其中,所述電壓源用以在所述程序操作窗口期間持續(xù)地斜升抑制電壓。12.根據(jù)權(quán)利要求11所述的存儲(chǔ)器子系統(tǒng),其中,所述電壓源用以用三角斜率斜升抑制電壓。13.根據(jù)權(quán)利要求8所述的存儲(chǔ)器子系統(tǒng),其中,所述電壓源用以在所述程序操作窗口期間周期性地斜升抑制電壓。14.根據(jù)權(quán)利要求8所述的存儲(chǔ)器子系統(tǒng),其中,所述抑制電壓包括被施加到鄰近于所述程序字線的多個(gè)字線的抑制電壓。15.—種在存儲(chǔ)器編程期間斜變抑制電壓的電子設(shè)備,包括: 存儲(chǔ)器子系統(tǒng),用以存儲(chǔ)數(shù)據(jù),所述存儲(chǔ)器子系統(tǒng)包括 存儲(chǔ)器設(shè)備,包括存儲(chǔ)器設(shè)備的字線中的存儲(chǔ)器單元,所述存儲(chǔ)器單元經(jīng)由程序操作可編程,所述程序操作通過具有相關(guān)聯(lián)的程序操作窗口的程序操作信號(hào)來觸發(fā); 程序控制邏輯,用以發(fā)起程序操作以對(duì)所述存儲(chǔ)器單元編程,包括設(shè)置所述程序操作信號(hào);以及 電壓源,用以針對(duì)所述程序操作為鄰近于所述存儲(chǔ)器單元的字線的一個(gè)或多個(gè)字線生成初始抑制電壓,并且在所述程序操作信號(hào)期間斜升所述抑制電壓;以及 觸摸屏顯示器,被耦合以基于從所述存儲(chǔ)器設(shè)備存取的數(shù)據(jù)生成顯示。16.—種用于在存儲(chǔ)器編程期間斜變抑制電壓的制品,包括計(jì)算機(jī)可讀儲(chǔ)存介質(zhì),所述計(jì)算機(jī)可讀儲(chǔ)存介質(zhì)具有存儲(chǔ)于其上的內(nèi)容,所述內(nèi)容當(dāng)被計(jì)算設(shè)備執(zhí)行時(shí)執(zhí)行操作以執(zhí)行根據(jù)權(quán)利要求1到7中的任一項(xiàng)的方法。17.—種用于在存儲(chǔ)器編程期間斜變抑制電壓的裝置,包括用以執(zhí)行操作以執(zhí)行根據(jù)權(quán)利要求1到7中的任一項(xiàng)的方法的構(gòu)件。
      【文檔編號(hào)】G11C16/34GK106030719SQ201580010729
      【公開日】2016年10月12日
      【申請(qǐng)日】2015年3月27日
      【發(fā)明人】S.拉瓦德, P.卡拉瓦德, N.米爾克, K.帕拉特, S.S.拉胡納桑
      【申請(qǐng)人】英特爾公司
      網(wǎng)友詢問留言 已有0條留言
      • 還沒有人留言評(píng)論。精彩留言會(huì)獲得點(diǎn)贊!
      1