專利名稱:信號(hào)輸出裝置和基片裝置的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及一種信號(hào)輸出裝置,其輸出用于對控制對象裝置進(jìn)行控制的波形信號(hào),并且特別涉及一種信號(hào)輸出裝置,當(dāng)信號(hào)輸出裝置與安裝在安裝基片上的控制對象裝置連接時(shí),可以減少安裝基片的組件安裝區(qū)域。
背景技術(shù):
輸出用于驅(qū)動(dòng)靜電激勵(lì)器的波形輸出信號(hào)的信號(hào)輸出裝置是公知的(例如參見日本專利申請公開JP08-140367)。
在連接用于輸出多個(gè)波形輸出信號(hào)的信號(hào)輸出裝置和由多個(gè)波形輸入控制的控制對象裝置的基片的布線圖案設(shè)計(jì)中,最優(yōu)設(shè)置的確定要考慮許多限制,例如與其它裝置的機(jī)械接口、諸如EMI的電氣接口、組件安裝區(qū)域、其它安裝組件的設(shè)置、以及每一安裝組件的管腳布局。
在上述信號(hào)輸出裝置中存在下述問題。在信號(hào)輸出裝置與控制對象裝置的管腳設(shè)置之間不是總可能實(shí)現(xiàn)理想的設(shè)置。
圖15的平面圖所示為用于靜電激勵(lì)器的基片1??刂艻C(信號(hào)輸出裝置)2安裝在基片1上。在控制IC2中設(shè)置有終端3a至3h。激勵(lì)器機(jī)構(gòu)(控制對象元件)4安裝在該基片1上。進(jìn)一步,在基片1上形成盤5a至5h以及布線圖案6。盤5a至5h用于連接激勵(lì)器機(jī)構(gòu)4。布線圖案6連接終端3a至3h以及盤5a至5h。盡管單層基片可以用作基片1,但因?yàn)椴季€圖案6的長度加長了,所以存在組件安裝區(qū)域擴(kuò)大的問題。
圖16的平面圖所示為用于靜電激勵(lì)器的基片11。控制IC12安裝在基片11上。在控制IC12中設(shè)置有終端13a至13h。激勵(lì)器機(jī)構(gòu)14安裝在基片11上。進(jìn)一步,在基片11上形成盤15a至15h以及布線圖案16。盤15a至15h用于連接激勵(lì)器機(jī)構(gòu)14。布線圖案16連接終端13a至13h以及盤15a至15h。使用多層基片作為基片11,并且線路在該布線圖案16中交叉。因此在多層基片中,盡管可以抑止組件安裝區(qū)域中的增加,但是該基片的成本隨著層數(shù)目的增加而增加,其導(dǎo)致安裝成本的增加。進(jìn)一步,隨著層數(shù)目的增加,基片厚度也增加,其導(dǎo)致基片體積增加的問題。
為了解決管腳設(shè)置問題,考慮在控制IC中機(jī)械地改變輸出管腳的設(shè)置。然而問題是開發(fā)成本增加,因?yàn)槠湫枰俅紊a(chǎn)芯片(封裝)。
發(fā)明內(nèi)容
在連接信號(hào)輸出裝置和控制對象裝置的基片的布線圖案設(shè)計(jì)中,本發(fā)明的目標(biāo)是降低開發(fā)成本,同時(shí)布線長度可以縮短或者可以減少組件安裝區(qū)域。
為了解決上述問題并實(shí)現(xiàn)本目標(biāo),根據(jù)本發(fā)明的實(shí)施例,提供一種信號(hào)輸出裝置,包括信號(hào)輸出裝置包括定時(shí)波形發(fā)生設(shè)備,其輸出來自多個(gè)輸出終端的每一信號(hào);和輸出端口交換設(shè)備,其與定時(shí)波形發(fā)生設(shè)備相連,輸出端口交換設(shè)備具有將從定時(shí)波形發(fā)生設(shè)備輸入的信號(hào)輸出的輸出端口,輸出端口交換設(shè)備根據(jù)預(yù)定交換規(guī)則在輸出終端與輸出端口之間進(jìn)行對應(yīng)關(guān)系的轉(zhuǎn)換。
進(jìn)一步,根據(jù)本發(fā)明的實(shí)施例,提供一種信號(hào)輸出裝置,包括基片;定時(shí)波形發(fā)生設(shè)備,其設(shè)置在基片上,定時(shí)波形發(fā)生設(shè)備輸出來自多個(gè)輸出終端的每一信號(hào);輸出端口交換設(shè)備,其設(shè)置在基片上,并且與定時(shí)波形發(fā)生設(shè)備相連,輸出端口交換設(shè)備具有將從定時(shí)波形發(fā)生裝置輸入的信號(hào)進(jìn)行輸出的輸出端口,輸出端口交換設(shè)備根據(jù)預(yù)定交換規(guī)則在輸出終端與輸出端口之間進(jìn)行對應(yīng)關(guān)系的轉(zhuǎn)換;元件安裝單元,其設(shè)置在基片上,元件安裝單元具有用于連接由定時(shí)波形發(fā)生設(shè)備的輸出控制的控制對象元件的導(dǎo)電部分;以及布線圖案,其連接輸出端口和元件安裝單元。
進(jìn)一步,根據(jù)本發(fā)明的實(shí)施例,提供一種信號(hào)輸出裝置,包括定時(shí)波形發(fā)生設(shè)備,其設(shè)置在第一基片上,并且其輸出來自多個(gè)輸出終端中每一個(gè)的信號(hào);輸出端口交換設(shè)備,其設(shè)置在第二基片上,并且與定時(shí)波形發(fā)生設(shè)備相連,輸出端口交換設(shè)備具有將從定時(shí)波形發(fā)生設(shè)備輸入的信號(hào)進(jìn)行輸出的輸出端口,輸出端口交換設(shè)備根據(jù)預(yù)定交換規(guī)則在輸出終端與輸出端口之間進(jìn)行對應(yīng)關(guān)系的轉(zhuǎn)換;元件安裝單元,其設(shè)置第一基片或第二基片上,元件安裝單元具有用于連接由定時(shí)波形發(fā)生設(shè)備的輸出控制的控制對象元件的導(dǎo)電部分;以及布線圖案,其連接輸出端口和元件安裝單元。
根據(jù)本發(fā)明的實(shí)施例,在連接著信號(hào)輸出裝置和控制對象裝置的基片的布線圖案設(shè)計(jì)中,開發(fā)成本可以減少,同時(shí)布線長度可以縮短,或組件安裝區(qū)域可以減少。
圖1為基片的平面圖,其中基片上安裝有根據(jù)本發(fā)明第一實(shí)施例的控制電路和靜電激勵(lì)器;圖2的方框圖所示為安裝在基片上的控制電路與靜電激勵(lì)器之間的連接關(guān)系;圖3的方框圖所示為控制電路的結(jié)構(gòu);圖4的平面圖所示為安裝在基片上的靜電激勵(lì)器的上定子電極基片;圖5的平面圖所示為安裝在基片上的靜電激勵(lì)器的下定子電極基片;圖6的說明圖所示為柔性電纜;圖7的說明圖所示為柔性電纜;
圖8的說明圖所示為輸入到包括在控制電路中的輸出端口交換設(shè)備中的輸入數(shù)據(jù)段之間的相互關(guān)系;圖9的說明圖所示為輸入數(shù)據(jù)中的func_onehot塊數(shù)據(jù)串;圖10的方框圖所示為輸出端口交換設(shè)備的結(jié)構(gòu);圖11的平面圖所示為基片的范例,其中輸出端口交換設(shè)備應(yīng)用于LED驅(qū)動(dòng)裝置;圖12的平面圖所示為基片的另一范例,其中輸出端口交換設(shè)備應(yīng)用于LED驅(qū)動(dòng)裝置;圖13的平面圖所示為基片的范例,其中輸出端口交換設(shè)備應(yīng)用于另一靜電激勵(lì)器;圖14的方框圖所示為根據(jù)本發(fā)明第二實(shí)施例的控制電路的結(jié)構(gòu);圖15的平面圖所示為基片的范例,其上面安裝有控制電路和靜電激勵(lì)器;和圖16的平面圖所示為基片的另一范例,其上面安裝有控制電路和靜電激勵(lì)器。
具體實(shí)施例方式
圖1的平面圖所示為基片40,其上面安裝有根據(jù)本發(fā)明第一實(shí)施例的控制電路(信號(hào)輸出裝置)20和靜電激勵(lì)器(機(jī)電轉(zhuǎn)換元件)30。圖2的方框圖所示為控制電路20與靜電激勵(lì)器30之間的連接。
如圖3中所示,控制電路20包括控制單元21、定時(shí)波形發(fā)生設(shè)備22、輸出端口交換設(shè)備23、升壓設(shè)備(未示出)、以及切換設(shè)備(未示出)。定時(shí)波形發(fā)生設(shè)備22和輸出端口交換設(shè)備23組成信號(hào)輸出裝置。
控制單元21包括寄存器21a。寄存器21a包括寄存器21b-21d??刂茊卧?1輸出波形時(shí)間寄存器數(shù)據(jù)D1、波形數(shù)據(jù)寄存器數(shù)據(jù)D2、以及輸出端口交換數(shù)據(jù)D3。
將波形時(shí)間寄存器數(shù)據(jù)D1和波形數(shù)據(jù)寄存器數(shù)據(jù)D2輸入到定時(shí)波形發(fā)生設(shè)備22,并且將輸出端口交換數(shù)據(jù)D3輸入到輸出端口交換設(shè)備23。以12位數(shù)據(jù)串形成輸出端口交換設(shè)備23的輸出數(shù)據(jù),并且每一位輸出低電壓或高電壓。高電壓狀態(tài)大約為2.5V,并且高電壓相對于靜電激勵(lì)器30的驅(qū)動(dòng)電壓足夠小。例如,靜電激勵(lì)器30的驅(qū)動(dòng)電壓為100V。升壓設(shè)備是產(chǎn)生靜電激勵(lì)器30的驅(qū)動(dòng)電壓的設(shè)備并且與切換電路相連。當(dāng)輸出端口交換設(shè)備23的每一位處于高狀態(tài)時(shí),切換電路輸出驅(qū)動(dòng)電壓。切換電路的輸出變?yōu)閷o電激勵(lì)器30的輸出。
定時(shí)波形發(fā)生設(shè)備22根據(jù)波形時(shí)間寄存器以及波形數(shù)據(jù)寄存器的值輸出時(shí)間序列定時(shí)波形,并且定時(shí)波形被輸入到輸出端口交換設(shè)備23。輸出端口交換設(shè)備23根據(jù)如后所述通過輸出端口交換數(shù)據(jù)D3確定的交換規(guī)則交換端口,并輸出預(yù)定波形。由于在美國專利申請?zhí)朜o.10/950,449中公開了定時(shí)波形發(fā)生設(shè)備22的詳情,這里不再重復(fù)該詳細(xì)描述。
如圖2中所示,靜電激勵(lì)器30包括定子框架31、上定子電極基片32和下定子電極基片33。上定子電極基片32連接到定子框架31,并且在上定子電極基片32中形成四組帶電極。在下定子電極基片33中形成有兩組下電極。在上定子電極基片32與下定子電極基片33之間設(shè)置有移動(dòng)元件34和35以及圖像拾取元件36。移動(dòng)元件34和35通過定子電極基片32和33相反地(reciprocally)導(dǎo)向。
如圖4中所示,在上定子電極基片32中,在每一輸出波形端口中設(shè)置有電極盤32a至32d。通過向電極盤32a至32d施加驅(qū)動(dòng)波形,可以向帶電極施加預(yù)定的驅(qū)動(dòng)電壓。按照如圖4中所示的順序設(shè)置電極盤32a至32d。
如圖5中所示,在下定子電極襯墊33中設(shè)置有電極盤33e至33h。電極盤33e和33f與下電極連接。電極盤33g與移動(dòng)元件34的移動(dòng)元件電極連接。電極盤33h與移動(dòng)元件35的移動(dòng)元件電極連接。通過向電極盤33e至33h施加驅(qū)動(dòng)波形,將驅(qū)動(dòng)力傳遞到移動(dòng)元件。按照如圖5中所示的順序設(shè)置電極盤33e至33h。
在基片40中形成基片電極盤41a至41h?;姌O盤41a至41h通過布線42與控制電路20的輸出端口交換設(shè)備23中的輸出終端24a至24h連接。
圖6和7所示為連接電極盤組的柔韌電纜50和51?;姌O盤41a至41d通過柔韌電纜50與電極盤32a至32d連接?;姌O盤41e至41h通過柔韌電纜51與電極盤32e至32h連接。柔韌電纜50和51中的電線保持彼此平行,而不與另一電線交叉。
如上配置的控制電路20以如下方式驅(qū)動(dòng)靜電激勵(lì)器30??刂茊卧?1輸出波形時(shí)間寄存器數(shù)據(jù)D1、波形數(shù)據(jù)寄存器數(shù)據(jù)D2、以及輸出端口交換數(shù)據(jù)D3。將波形時(shí)間寄存器數(shù)據(jù)D1和波形數(shù)據(jù)寄存器數(shù)據(jù)D2輸入到定時(shí)波形發(fā)生設(shè)備22。定時(shí)波形發(fā)生設(shè)備22輸出沿著波形時(shí)間寄存器以及波形數(shù)據(jù)寄存器的值的時(shí)間序列定時(shí)波形,并且定時(shí)波形被輸入到輸出端口交換設(shè)備23。輸出數(shù)據(jù)被形成為能夠存儲(chǔ)在寄存器中的12位數(shù)據(jù)串,并且每一位涉及每一12通道輸出端口。
輸出端口交換設(shè)備23根據(jù)通過由端口交換數(shù)據(jù)D3所確定的交換規(guī)則交換輸出終端,并輸出預(yù)定波形。輸出端口交換數(shù)據(jù)D3是存儲(chǔ)在寄存器中的值,并存儲(chǔ)關(guān)于每一輸出端口的移位量。輸出端口交換設(shè)備23從輸出端口交換數(shù)據(jù)D3接收關(guān)于每一輸出端口的移位量,以對數(shù)據(jù)的每一位執(zhí)行移位操作。最后,輸出端口交換設(shè)備23執(zhí)行所有位的OR操作。操作結(jié)果成為輸出端口交換設(shè)備23的輸出。
圖8表示作為輸出端口交換設(shè)備23的輸入的12位RI_WAVE_PTN、作為每一通道中的4位輸出端口交換數(shù)據(jù)D3的RI_WAVE_OUT_PIN_CH0至RI_WAVE_OUT_PIN_CH11、以及作為輸出端口交換設(shè)備23的輸出的12位的MDE_OUT數(shù)據(jù)。
例如,RI_WAVE_OUT_PIN_CH0分配RI_WAVE_PTN
到MDE_OUT的哪一位。類似的,RI_WAVE_OUT_PIN_CH11分配RI_WAVE_PTN[11]。具體按如下方式執(zhí)行分配RI_WAVE_OUT_PIN_CH0=4RI_WAVE_OUT_PIN_CH1=7RI_WAVE_OUT_PIN_CH2=5
RI_WAVE_OUT_PIN_CH3=6RI_WAVE_OUT_PIN_CH4=2RI_WAVE_OUT_PIN_CH5=1RI_WAVE_OUT_PIN_CH6=0RI_WAVE_OUT_PIN_CH7=3RI_WAVE_OUT_PIN_CH8=8RI_WAVE_OUT_PIN_CH9=9RI_WAVE_OUT_PIN_CH10=10RI_WAVE_OUT_PIN_CH11=11在按照上述方式執(zhí)行分配的情況下,當(dāng)輸出端口交換設(shè)備23的輸入為0xCCC時(shí),輸出端口成為0xC69。低8位分別連接通道a至h。
圖10的方框圖所示為輸出端口交換設(shè)備23內(nèi)部的結(jié)構(gòu)。作為每一通道中4位輸出端口交換數(shù)據(jù)D3的RI_WAVE_OUT_PIN_CH0數(shù)據(jù)至RI_WAVE_OUT_PIN_CH11數(shù)據(jù)被連接到ri_wave_out_pin_ch00至ri_wave_out_pin_ch11信號(hào)。通過func_onehot方框?qū)⒚恳恍盘?hào)轉(zhuǎn)換為12位數(shù)據(jù)串。數(shù)據(jù)產(chǎn)生位串,其中只有每一通道的輸出端口交換數(shù)據(jù)D3值的位為1,而其余的位為0。
圖9的說明圖所示為其中通過Verilog HDL語言描述的func_onehot方框的范例。通過AND操作和OR操作將func_onehot方框的輸出位串轉(zhuǎn)換成mde_out_wire信號(hào)。通過輸出位串和連接到RI_WAVE_PTN數(shù)據(jù)的wave_ptn信號(hào)的每一位執(zhí)行該AND操作。通過AND操作的所有操作結(jié)果執(zhí)行OR操作。mde_out_wire信號(hào)與MDE_OUT數(shù)據(jù)連接并從輸出端口輸出。
根據(jù)如上所配置的控制電路20,在從定時(shí)波形發(fā)生設(shè)備22輸出的輸出數(shù)據(jù)中,可以通過輸出端口交換設(shè)備23改變該輸出位置。因此,可以設(shè)計(jì)基片40上布線42的布局,使得組件安裝區(qū)域減少,其有利于縮微??刂齐娐?0并不需要改進(jìn),于是也可以減少開發(fā)成本。
有可能從外部輸入輸出端口交換數(shù)據(jù)D3,或者可能預(yù)先在輸出端口交換設(shè)備23的存儲(chǔ)器中存儲(chǔ)的輸出端口交換數(shù)據(jù)D3。預(yù)先確定存儲(chǔ)在存儲(chǔ)器中的輸出端口交換數(shù)據(jù)D3。
通過切換不僅可以使用根據(jù)一種類型的輸出端口交換數(shù)據(jù)D3交換的輸出終端、而且可以使用存儲(chǔ)在輸出端口交換設(shè)備23的存儲(chǔ)器中的多個(gè)輸出端口交換數(shù)據(jù)D3片段。通過將數(shù)據(jù)切換到外部新輸入的數(shù)據(jù),也可能使用輸出端口交換數(shù)據(jù)D3。進(jìn)一步,有可能在控制電路20運(yùn)轉(zhuǎn)的時(shí)候改變輸出端口交換數(shù)據(jù)D3的片段。根據(jù)上面的配置,當(dāng)在任意時(shí)間改變輸出端口交換數(shù)據(jù)D3的片段時(shí),可以立即改變輸出端口。因此可以進(jìn)行復(fù)雜的輸出端口管理,諸如動(dòng)態(tài)輸出端口改變。
圖11和12的平面圖所示的狀態(tài)中,在基片40上安裝LED驅(qū)動(dòng)器60和LED61來替代靜電激勵(lì)器30。在使用待控制的元件而不是靜電激勵(lì)器30的情況下,根據(jù)輸出端口交換數(shù)據(jù)D3來交換CH0至CH3中每一通道的輸出數(shù)據(jù)。因此,與在基片40上安裝靜電激勵(lì)器30的情況相同,可以簡化布線42,并可以減少組件安裝區(qū)域。
圖13的平面圖所示為基片40的結(jié)構(gòu)范例。在圖13所示的基片40中可以得到與圖1中所示的基片40相同的效果。
圖14的方框圖所示為根據(jù)本發(fā)明第二實(shí)施例的控制電路70的結(jié)構(gòu)。在圖14中,與圖2相同的功能組件通過相同的標(biāo)號(hào)表示,并且這里不再重復(fù)該詳述。控制電路70包括定時(shí)波形發(fā)生設(shè)備22、輸出端口交換設(shè)備23、升壓設(shè)備71以及切換設(shè)備72。將輸出端口交換數(shù)據(jù)D3、波形時(shí)間寄存器數(shù)據(jù)D1、波形數(shù)據(jù)寄存器數(shù)據(jù)D2以及升壓比寄存器數(shù)據(jù)輸入到定時(shí)波形發(fā)生設(shè)備22。將輸出端口交換數(shù)據(jù)D3、波形時(shí)間寄存器數(shù)據(jù)D1和波形數(shù)據(jù)寄存器數(shù)據(jù)D2輸入到輸出端口交換設(shè)備23。將升壓比寄存器數(shù)據(jù)輸入到升壓設(shè)備71。輸出端口交換設(shè)備23和升壓設(shè)備71的輸出與切換設(shè)備72連接。
在從定時(shí)波形發(fā)生設(shè)備22輸出的數(shù)據(jù)片段中,將升壓比寄存器數(shù)據(jù)的值輸入到升壓設(shè)備71。升壓設(shè)備71根據(jù)升壓比寄存器數(shù)據(jù)產(chǎn)生驅(qū)動(dòng)電壓。例如,在定時(shí)波形發(fā)生設(shè)備22的輸出電壓是2.5V的高狀態(tài)、而升壓比寄存器數(shù)據(jù)是10的情況下,升壓設(shè)備71產(chǎn)生25V作為靜電激勵(lì)器的驅(qū)動(dòng)電壓。通過切換設(shè)備72將驅(qū)動(dòng)電壓提供到靜電激勵(lì)器。
根據(jù)本發(fā)明第二實(shí)施例的控制電路70只在通過波形時(shí)間寄存器數(shù)據(jù)D1所指定的間隔期間以時(shí)間序列的方式使能輸出端口交換數(shù)據(jù)D3、波形數(shù)據(jù)寄存器數(shù)據(jù)D2以及升壓比寄存器數(shù)據(jù)。因此,升壓比和輸出端口交換數(shù)據(jù)D3可以在時(shí)間序列中改變。于是在控制電路70中,雖然通過輸出端口交換設(shè)備23可以在時(shí)間序列中改變輸出端口的分配,但是通過升壓設(shè)備71可以在時(shí)間序列中改變升壓比。因此,可以實(shí)現(xiàn)更加復(fù)雜的端口管理。
從控制電路的每一端口輸出布線。能夠以最短的路徑完成布線布局,而不產(chǎn)生干擾。在控制電路中,可以使用單層基片只參看激勵(lì)器的布線進(jìn)行安裝。
本領(lǐng)域的熟練技術(shù)人員可以很容易得出其它優(yōu)點(diǎn)和修改。因此,本發(fā)明更廣泛的方面并不限于此處所示和所述的具體細(xì)節(jié)和代表性實(shí)施例。相應(yīng)地,可以作出各種修改而不脫離通過所附權(quán)利要求書及其等同物限定的一般發(fā)明意義的精神和范圍。
權(quán)利要求
1.一種信號(hào)輸出裝置,包括定時(shí)波形發(fā)生設(shè)備,所述定時(shí)波形發(fā)生設(shè)備輸出來自多個(gè)輸出終端的信號(hào);和輸出端口交換設(shè)備,所述輸出端口交換設(shè)備與所述定時(shí)波形發(fā)生設(shè)備相連,該輸出端口交換設(shè)備具有將從所述定時(shí)波形發(fā)生設(shè)備輸入的信號(hào)輸出的輸出端口,設(shè)備輸出端口交換設(shè)備根據(jù)預(yù)定交換規(guī)則在所述輸出終端與所述輸出端口之間進(jìn)行對應(yīng)關(guān)系的轉(zhuǎn)換。
2.根據(jù)權(quán)利要求1的信號(hào)輸出裝置,其中由確定輸出移位量的輸出端口交換數(shù)據(jù)確定所述交換規(guī)則。
3.根據(jù)權(quán)利要求2的信號(hào)輸出裝置,其中從外面輸入所述輸出端口交換數(shù)據(jù)。
4.根據(jù)權(quán)利要求2的信號(hào)輸出裝置,其中所述輸出端口交換數(shù)據(jù)被存儲(chǔ)在輸出端口交換數(shù)據(jù)存儲(chǔ)單元中,所述輸出端口交換數(shù)據(jù)存儲(chǔ)單元設(shè)置在所述輸出端口交換設(shè)備中。
5.根據(jù)權(quán)利要求4的信號(hào)輸出裝置,其中所述多個(gè)輸出端口交換數(shù)據(jù)片段被存儲(chǔ)在所述輸出端口交換數(shù)據(jù)存儲(chǔ)單元中,并且使用所存儲(chǔ)的多個(gè)輸出端口交換數(shù)據(jù)片段中的任何一個(gè)。
6.根據(jù)權(quán)利要求5的信號(hào)輸出裝置,其中能夠切換所使用的多個(gè)輸出端口交換數(shù)據(jù)片段中的任何一個(gè)。
7.根據(jù)權(quán)利要求2的信號(hào)輸出裝置,其中能夠?qū)⑺鲚敵龆丝诮粨Q數(shù)據(jù)改變?yōu)橥獠恐匦螺斎氲妮敵龆丝诮粨Q數(shù)據(jù)。
8.根據(jù)權(quán)利要求2的信號(hào)輸出裝置,其中預(yù)先確定所述輸出端口交換數(shù)據(jù)。
9.一種基片裝置,包括基片;定時(shí)波形發(fā)生設(shè)備,所述定時(shí)波形發(fā)生設(shè)備設(shè)置在所述基片上,所述定時(shí)波形發(fā)生設(shè)備輸出來自多個(gè)輸出終端的每一信號(hào);輸出端口交換設(shè)備,所述輸出端口交換設(shè)備設(shè)置在所述基片上,并與所述定時(shí)波形發(fā)生設(shè)備相連,所述輸出端口交換設(shè)備具有輸出從所述定時(shí)波形發(fā)生設(shè)備輸入的信號(hào)的輸出端口,所述輸出端口交換設(shè)備根據(jù)預(yù)定交換規(guī)則在所述輸出終端與所述輸出端口之間進(jìn)行對應(yīng)關(guān)系的轉(zhuǎn)換;元件安裝單元,所述元件安裝單元設(shè)置在所述基片上,所述元件安裝單元具有用于連接由所述定時(shí)波形發(fā)生設(shè)備的輸出所控制的控制對象元件的導(dǎo)電部分;和所述輸出端口和所述元件安裝單元的布線圖案。
10.根據(jù)權(quán)利要求9的基片裝置,其中由確定輸出移位量的輸出端口交換數(shù)據(jù)確定所述交換規(guī)則。
11.根據(jù)權(quán)利要求10的基片裝置,其中從外面輸入所述輸出端口交換數(shù)據(jù)。
12.根據(jù)權(quán)利要求10的基片裝置,其中所述輸出端口交換數(shù)據(jù)被存儲(chǔ)在輸出端口交換數(shù)據(jù)存儲(chǔ)單元中,所述輸出端口交換數(shù)據(jù)存儲(chǔ)單元設(shè)置在所述輸出端口交換設(shè)備中。
13.根據(jù)權(quán)利要求12的基片裝置,其中所述多個(gè)輸出端口交換數(shù)據(jù)片段被存儲(chǔ)在所述輸出端口交換數(shù)據(jù)存儲(chǔ)單元中,并且使用所存儲(chǔ)的多個(gè)輸出端口交換數(shù)據(jù)片段中的任何一個(gè)。
14.根據(jù)權(quán)利要求13的基片裝置,其中能夠切換所使用的多個(gè)輸出端口交換數(shù)據(jù)片段中的任何一個(gè)。
15.根據(jù)權(quán)利要求10的基片裝置,其中可以將所述輸出端口交換數(shù)據(jù)改變到外部重新輸入的輸出端口交換數(shù)據(jù)。
16.一種基片裝置,包括定時(shí)波形發(fā)生設(shè)備,所述定時(shí)波形發(fā)生設(shè)備設(shè)置在第一基片上,并且輸出來自多個(gè)輸出終端中每一個(gè)的信號(hào);輸出端口交換設(shè)備,所述輸出端口交換設(shè)備設(shè)置在第二基片上,并與所述定時(shí)波形發(fā)生設(shè)備相連,所述輸出端口交換設(shè)備具有輸出從所述定時(shí)波形發(fā)生設(shè)備輸入的信號(hào)的輸出端口,所述輸出端口交換設(shè)備根據(jù)預(yù)定交換規(guī)則在所述輸出終端與所述輸出端口之間進(jìn)行對應(yīng)關(guān)系的轉(zhuǎn)換;元件安裝單元,所述元件安裝單元設(shè)置在所述第一基片或所述第二基片上,所述元件安裝單元具有用于連接由所述定時(shí)波形發(fā)生設(shè)備的輸出控制的控制對象元件的導(dǎo)電部分;和布線圖案,所述布線圖案連接所述輸出端口和所述元件安裝單元。
全文摘要
一種信號(hào)輸出裝置,包括定時(shí)波形發(fā)生裝置,其輸出來自多個(gè)輸出終端的每一信號(hào);和輸出端口交換裝置,其與該定時(shí)波形發(fā)生裝置相連,該輸出端口交換裝置具有輸出從定時(shí)波形發(fā)生裝置輸入的信號(hào)的輸出端口,該輸出端口交換裝置根據(jù)預(yù)定交換規(guī)則在輸出終端與輸出端口之間進(jìn)行對應(yīng)關(guān)系的轉(zhuǎn)換。
文檔編號(hào)H02N1/00GK1677828SQ20051006284
公開日2005年10月5日 申請日期2005年3月31日 優(yōu)先權(quán)日2004年3月31日
發(fā)明者吉田充伸 申請人:株式會(huì)社東芝