專利名稱:記錄時鐘生成裝置的制作方法
技術領域:
本發(fā)明涉及記錄時鐘生成裝置,特別涉及與DVD-R/RW和+RW/+R雙方的記錄對應的裝置的抖動(wobble)PLL電路和物理地址數(shù)據(jù)解碼電路的共有化。
背景技術:
現(xiàn)有的DVD-R/RW和+RW/+R記錄裝置例如如圖6所示那樣構成。該裝置具備186倍增抖動PLL電路和32倍增抖動PLL電路的雙方。在這些方式的記錄介質中,通常是以用于確定光盤上的記錄位置(磁道track)為目的,即使是未記錄狀態(tài)也記錄地址信息、附加信息、同步信號。作為上述地址信息、附加信息的調制方式,DVD-R/RW采用凸緣預制凹坑(Land-Pre-Pit以下也稱為LPP)格式,+RW/+R采樣抖動位置調制(以下也稱為ADIP)格式。
在圖中,601是抖動信號,被輸入到用于噪聲除去的時域(timedomain)濾波器602。由時域濾波器602除去了噪聲的信號被輸入到后級的抖動周期平均化電路603,在此,對周期的離散進行平均化并輸出。
相位修正電路614對與ADIP信號對應的由于變換周期而產(chǎn)生的記錄數(shù)據(jù)的定時偏離進行修正而進行相位補償,構成為通過選擇器615輸入LPP信號、或經(jīng)由定時變換電路616輸出的ADIP信號的任意一個信號。
相位比較器604對抖動周期平均化電路603的輸出和選擇器612的輸出的相位進行比較。605是為了控制后級的作為模擬電路的VCO(電壓控制振蕩器),而對相位比較器604的輸出進行數(shù)字/模擬變換的供給泵(charge pump),606是切換將供給泵605的輸出輸出到后級的VCO(電壓控制振蕩器)607、還是輸出到VCO608的選擇器。
609是選擇VCO67、VCO608的任意一個的輸出并輸出到后述的計算電路613的選擇器,610是1/186分頻器,611是1/32分頻器,612是選擇1/186分周期610、1/32分周期611的任意一個的輸出并輸出的選擇器。另外,613是進行基準時鐘的分頻、PLL鎖定非鎖定的檢測、頻率偏離的檢測或相位反轉的檢測等處理的計算電路。
另外,617是對LPP二值化信號進行解碼而輸出地址數(shù)據(jù)的LPP解碼器,618是對ADIP二值化信號進行解碼而輸出地址數(shù)據(jù)的ADIP解碼器。另外,691是選擇上述LPP解碼器617或ADIP解碼器618的任意一個的輸出并作為地址數(shù)據(jù)輸出的選擇器。
在該結構中,在輸入信號是DVD-R/RW規(guī)格的凸緣預制凹坑信號的情況下,由選擇器606進行切換使得將輸入信號輸入到VCO(607),由選擇器612選擇1/186分頻器610的輸出并輸出到相位比較器604,同時由計算電路613計算與基準時鐘的偏離,輸出表示PLL電路處于鎖定狀態(tài)的信號WPLLOK615、記錄時鐘頻率的OK信號WREFOK616。
如上述那樣,還有通過設置將從+RW/+R規(guī)格的抖動二值化信號中檢測出的地址信息變換為DVD-R/RW規(guī)格的凸緣預制凹坑信號的裝置,而對上述多個光盤進行記錄、重放的多光盤對應記錄裝置(例如參考專利文獻1和專利文獻2)。該裝置的目的在于從抖動二值化信號中檢測地址信息,通過將考慮到抖動二值化信號的周期的地址信息變換為DVD-R/RW規(guī)格的凸緣預制凹坑信號,來進行2個同步信號間的周期保護,防止因向盤上的錯誤位置進行記錄而造成對已記錄數(shù)據(jù)的破壞。
專利文獻1特開2003-100015號公報專利文獻2特開2003-123257號公報現(xiàn)有的DVD-R/RW和+RW/+R記錄裝置的記錄時鐘生成裝置由于如上那樣構成,內置了與DVD-R/RW規(guī)格和+RW/+R規(guī)格各自的格式對應的各個PLL電路,所以有裝置的電路規(guī)模變大而在成本方面不利的問題。
另外,以同步保護為目的的從+RW/+R規(guī)格的抖動二值化信號變換為DVD-R/RW規(guī)格的凸緣預制凹坑信號的裝置有變換電路的結構復雜的問題。
發(fā)明內容
本發(fā)明就是為了解決上述那樣的問題點而提出的,其目的在于提供一種與DVD-R/RW規(guī)格和+RW/+R規(guī)格的各格式對應而不增加電路規(guī)模的DVD-R/RW和+RW/+R記錄裝置的記錄時鐘生成裝置。
本發(fā)明(權利要求1)的記錄時鐘生成裝置是生成在使用同一記錄裝置對記錄時的頻率規(guī)格不同的介質進行記錄時的記錄時鐘的裝置,其特征在于包括將輸入的+RW/+R規(guī)格的32T周期的抖動二值化信號,變換為DVD-R/RW規(guī)格的186T周期的抖動二值化信號的頻率變換電路;切換輸出作為上述頻率變換電路的輸出的變換186T周期的抖動二值化信號、輸入的186T周期的抖動二值化信號的任意一個的輸出的選擇器;接收上述選擇器的輸出,對抖動二值化信號進行186倍增的PLL電路。
另外,本發(fā)明(權利要求2)的記錄時鐘生成裝置是生成在使用同一記錄裝置對記錄時的頻率規(guī)格不同的介質進行記錄時的記錄時鐘的裝置,其特征在于包括將輸入的DVD-R/RW規(guī)格的186T周期的抖動二值化信號,變換為+RW/+R規(guī)格的32T周期的抖動二值化信號的頻率變換電路;切換輸出作為上述頻率變換電路的輸出的變換32T周期的抖動二值化信號、輸入的32T周期的抖動二值化信號的任意一個的輸出的選擇器;接收上述選擇器的輸出,對抖動二值化信號進行32倍增的PLL電路。
另外,本發(fā)明(權利要求3)的記錄時鐘生成裝置是在權利要求1記載的記錄時鐘生成裝置中,具有具備以下部分的物理地址數(shù)據(jù)解碼裝置將+RW/+R規(guī)格的ADIP二值化信號,變換為DVD-R/RW規(guī)格的凸緣預制凹坑二值化信號的電路;從上述凸緣預制凹坑二值化信號中檢測出偶數(shù)同步數(shù)據(jù)、奇數(shù)同步數(shù)據(jù)、0數(shù)據(jù)和1數(shù)據(jù)的電路。
另外,本發(fā)明(權利要求4)的記錄時鐘生成裝置是在權利要求2記載的記錄時鐘生成裝置中,具有具備以下部分的物理地址數(shù)據(jù)解碼裝置將DVD-R/RW規(guī)格的凸緣預制凹坑二值化信號,變換為+RW/+R規(guī)格的ADIP二值化信號的電路;從上述ADIP二值化信號中檢測出同步數(shù)據(jù)、0數(shù)據(jù)和1數(shù)據(jù)的電路。
另外,本發(fā)明(權利要求5)的記錄時鐘生成裝置是在權利要求1記載的記錄時鐘生成裝置中,具備將+RW/+R規(guī)格的ADIP二值化信號變換為DVD-R/RW規(guī)格的凸緣預制凹坑二值化信號的電路;進行DVD-R/RW規(guī)格的186T周期的抖動二值化信號、凸緣預制凹坑二值化信號的相位調整的相位調整電路。
另外,本發(fā)明(權利要求6)的記錄時鐘生成裝置是在權利要求2記載的記錄時鐘生成裝置中,具備將DVD-R/RW規(guī)格的凸緣預制凹坑二值化信號變換為+RW/+R規(guī)格的ADIP二值化信號的電路;進行+RW/+R規(guī)格的32T周期的抖動二值化信號、上述ADIP二值化信號的相位調整的相位調整電路。
本發(fā)明(權利要求7)的記錄時鐘生成裝置是生成在使用同一記錄裝置對記錄時的頻率規(guī)格不同的介質進行記錄時的記錄時鐘的裝置,其特征在于包括將輸入的第一規(guī)格的第一周期的抖動二值化信號,變換為第二規(guī)格的第二周期的抖動二值化信號的頻率變換電路;切換地輸出作為上述頻率變換電路的輸出的第二周期的抖動二值化信號、輸入的第二周期的抖動二值化信號的任意一個的輸出的選擇器;接收上述選擇器的輸出,對抖動二值化信號進行倍增使得從抖動周期變?yōu)橛涗洉r鐘的周期的PLL電路。
根據(jù)本發(fā)明(權利要求1)的DVD-R/RW和+RW/+R記錄裝置,是在生成在使用同一記錄裝置對記錄時的頻率規(guī)格不同的介質進行記錄時的記錄時鐘的裝置中,包括將輸入的+RW/+R規(guī)格的32T周期的抖動二值化信號,變換為DVD-R/RW規(guī)格的186T周期的抖動二值化信號的頻率變換電路;切換輸出作為上述頻率變換電路的輸出的變換186T周期的抖動二值化信號、輸入的186T周期的抖動二值化信號的任意一個的輸出的選擇器;接收上述選擇器的輸出,對抖動二值化信號進行186倍增的PLL電路,因此,通過在+RW/+R記錄時將變換了的186T周期的抖動二值化信號輸入到后級的電路,而在DVD-R/RW記錄時將186T周期的抖動二值化信號輸入到后級的電路,從而能夠共有后級的電路,能夠得到削減電路面積、降低制作成本的效果。
另外,根據(jù)本發(fā)明(權利要求2)的記錄時鐘生成裝置,是在生成在使用同一記錄裝置對記錄時的頻率規(guī)格不同的介質進行記錄時的記錄時鐘的裝置中,包括將輸入的DVD-R/RW規(guī)格的186T周期的抖動二值化信號,變換為+RW/+R規(guī)格的32T周期的抖動二值化信號的頻率變換電路;切換輸出作為上述頻率變換電路的輸出的變換32T周期的抖動二值化信號、輸入的32T周期的抖動二值化信號的任意一個的輸出的選擇器;接收上述選擇器的輸出,對抖動二值化信號進行32倍增的PLL電路,因此,通過在DVD-R/RW記錄時將變換了的32T周期的抖動二值化信號輸入到后級的電路,而在+RW/+R記錄時將32T周期的抖動二值化信號輸入到后級的電路,從而能夠共有后級的電路,能夠得到削減電路面積、降低制作成本的效果。
另外,根據(jù)本發(fā)明(權利要求3)的記錄時鐘生成裝置,是在權利要求1記載的記錄時鐘生成裝置中,具有具備以下部分的物理地址數(shù)據(jù)解碼裝置將+RW/+R規(guī)格的ADIP二值化信號,變換為DVD-R/RW規(guī)格的凸緣預制凹坑二值化信號的電路;從上述凸緣預制凹坑二值化信號中檢測出偶數(shù)同步數(shù)據(jù)、奇數(shù)同步數(shù)據(jù)、0數(shù)據(jù)和1數(shù)據(jù)的電路,因此通過由LPP解碼電路在+RW/+R記錄時將變換了的凸緣預制凹坑二值化信號輸入到后級的電路,而在DVD-R/RW記錄時將凸緣預制凹坑二值化信號輸入到后級的電路,從而能夠通過LPP解碼電路而共有后級的電路,另外,由于原樣地將ADIP二值化信號的數(shù)據(jù)變換為凸緣預制凹坑二值化信號,所以變換電路不復雜,能夠得到削減電路面積、降低制作成本的效果。
另外,根據(jù)本發(fā)明(權利要求4)的記錄時鐘生成裝置,是在權利要求2記載的記錄時鐘生成裝置中,具有具備以下部分的物理地址數(shù)據(jù)解碼裝置將DVD-R/RW規(guī)格的凸緣預制凹坑二值化信號,變換為+RW/+R規(guī)格的ADIP二值化信號的電路;從上述ADIP二值化信號中檢測出同步數(shù)據(jù)、0數(shù)據(jù)和1數(shù)據(jù)的電路,因此通過由LPP解碼電路在DVD-R/RW記錄時將變換了的凸緣預制凹坑二值化信號輸入到后級的電路,而在+RW/+R記錄時將凸緣預制凹坑二值化信號輸入到后級的電路,能夠通過ADIP解碼電路共有后級的電路,另外,由于原樣地將LPP二值化信號的數(shù)據(jù)變換為ADIP二值化信號,所以變換電路不復雜,能夠得到削減電路面積、降低制作成本的效果。
另外,根據(jù)本發(fā)明(權利要求5)的記錄時鐘生成裝置,是在權利要求1記載的記錄時鐘生成裝置中,具備將+RW/+R規(guī)格的ADIP二值化信號變換為DVD-R/RW規(guī)格的凸緣預制凹坑二值化信號的電路;進行DVD-R/RW規(guī)格的186T周期的抖動二值化信號、凸緣預制凹坑二值化信號的相位調整的相位調整電路,通過修正與凸緣預制凹坑信號對應的由于變換了周期而造成的記錄數(shù)據(jù)的定時偏離,進行相位補償,從而能夠共有記錄數(shù)據(jù)和凸緣預制凹坑二值化信號的位置調整電路,能夠得到減小電路規(guī)模的效果。
另外,根據(jù)本發(fā)明(權利要求6)的記錄時鐘生成裝置,是在權利要求2記載的記錄時鐘生成裝置中,具備將DVD-R/RW規(guī)格的凸緣預制凹坑二值化信號變換為+RW/+R規(guī)格的ADIP二值化信號的電路;進行+RW/+R規(guī)格的32T周期的抖動二值化信號、ADIP二值化信號的相位調整的相位調整電路,通過修正與ADIP信號對應的由于變換了周期而造成的記錄數(shù)據(jù)的定時偏離,進行相位補償,從而能夠共有記錄數(shù)據(jù)和上述ADIP二值化信號的位置調整電路,能夠得到減小電路規(guī)模的效果。
另外,根據(jù)本發(fā)明(權利要求7)的記錄時鐘生成裝置,是生成在使用同一記錄裝置對記錄時的頻率規(guī)格不同的介質進行記錄時的記錄時鐘的裝置,包括將輸入的第一規(guī)格的第一周期的抖動二值化信號,變換為第二規(guī)格的第二周期的抖動二值化信號的頻率變換電路;切換地輸出作為上述頻率變換電路的輸出的第二周期的抖動二值化信號、輸入的第二周期的抖動二值化信號的任意一個的輸出的選擇器;接收上述選擇器的輸出,對抖動二值化信號進行倍增使得從抖動周期變?yōu)橛涗洉r鐘的周期的PLL電路,因此,例如通過在DVD+RW/+R記錄時將變換了的186T周期的抖動二值化信號輸入到后級的電路,而在DVD-R/RW記錄時將186T周期的抖動二值化信號輸入到后級的電路,從而能夠共有后級的電路,能夠得到削減電路面積、降低制作成本的效果。
圖1是表示本發(fā)明的實施例1的記錄時鐘生成裝置的框圖。
圖2是表示從圖1所示的32T周期抖動二值化信號變換為186T周期抖動二值化信號的變換電路的波形的圖。
圖3是表示從圖1所示的ADIP信號變換為凸緣預制凹坑信號的變換電路的波形的圖。
圖4是表示圖1所示的相位修正的波形的圖。
圖5是表示DVD記錄裝置的記錄數(shù)據(jù)和凸緣預制凹坑信號的位置調整的波形的圖。
圖6是表示現(xiàn)有的記錄時鐘生成裝置的結構的框圖。
圖7是表示上述實施例1的記錄時鐘生成裝置的變形例子的結構的框圖。
圖8(a)是表示32T→186T變換電路106的詳細結構的框圖,
圖8(b)是圖8(a)所示的電路的各部位的時鐘波形圖。
具體實施例方式
(實施例1)以下,參照附圖,說明本發(fā)明的實施例1的DVD-R/RW或+RW/+R記錄裝置的記錄時鐘生成裝置。
在圖1中,104是用于從輸入的二值化信號除去噪聲的時域濾波器,105是對從時域濾波器104輸出的二值化信號的周期進行平均化的抖動周期平均化電路,106是將抖動周期平均化電路105的輸出變換為186T周期的抖動二值化信號的32T→186T變換電路,108是選擇輸出抖動周期平均化電路105的輸出和32T→186T變換電路106的輸出的任意一個的選擇器,110是修正從選擇器108輸出的抖動二值化信號的相位的相位修正電路。
另外,111是比較相位修正電路110的輸出和后述的1/186分周期114的輸出信號的相位的相位比較器,112是為了控制作為后級的模擬電路的186倍增VCO(電壓控制振蕩器)113而對相位比較器111的輸出進行數(shù)字/模擬變換的供給泵,114是用于復原186倍增了的輸出1T周期記錄時鐘WTCK117的1/186分周期,115是進行基準時鐘的分頻、PLL鎖定非鎖定的檢測、頻率偏離的檢測或相位反轉的檢測等處理的計算電路。
進而,102是用于DVD-R/RW的記錄時的凸緣預制凹坑二值化信號,103是用于+RW/+R記錄時的ADIP(address in pre-groove)二值化信號,107是將ADIP二值化信號103變換為凸緣預制凹坑二值化信號的ADIP→LPP變換電路,109是選擇輸出LPP二值化信號102、由ADIP→LPP變換電路107進行了變換的變換LPP二值化信號的任意一個的選擇器,116是對從選擇器109輸出的LPP二值化信號進行解碼而作為地址數(shù)據(jù)120輸出的LPP解碼器。該地址數(shù)據(jù)120包含偶數(shù)同步數(shù)據(jù)、奇數(shù)同步數(shù)據(jù)、0數(shù)據(jù)和1數(shù)據(jù)。
接著,說明動作。由于作為PLL電路的基本動作與現(xiàn)有技術一樣,所以在此以本申請的特征動作為中心進行說明。在DVD-R/RW記錄時根據(jù)輸入抖動101輸入186T周期的抖動二值化信號,在++RW/+R記錄時,根據(jù)輸入抖動101輸32T周期的抖動二值化信號。在凸緣預制凹坑格式規(guī)格的DVD-R/RW記錄時,由選擇器108選擇抖動周期平均化電路105的輸出,在抖動位置調制格式規(guī)格的++RW/++R記錄時,由上述選擇器108選擇將32T周期的抖動二值化信號變換為186T周期的抖動二值化信號的電路106的輸出并輸出,由此共有后級的PLL電路(111~116)。
在本實施例中,只通過DVD-R/RW用的VCO、分周期的1個系統(tǒng),就能夠對應不同的格式。在此,在將上述32T周期的抖動二值化信號變換為186T周期的抖動二值化信號的電路106中,如圖2所示,從32T周期的抖動二值化信號201變換到186T周期的抖動二值化信號202。
圖8(a)是表示上述32T→186T變換電路106的詳細結構的框圖。另外,圖8(b)是上述圖8(a)所示的電路的各部位的時鐘波形圖。
如圖8(b)的最上段所示,36T的時鐘經(jīng)由計數(shù)器1060、比較器1061,如第2段所示,成為32T變換到186T時的32T抖動的個數(shù)(整數(shù)部分)的定時波形并輸出。在此,由于在32T的5.8125倍時成為186T,所以在從32T的第[5.8125×n]個到第([5.8125×n]+1)個([]是表示舍棄小數(shù)值的高斯符號,n是正整數(shù))的周期之間產(chǎn)生186T的上升沿定時。
另外,圖8(b)的第3段是32T抖動信號經(jīng)過了周期測量器1062、分數(shù)成分定時器1063后的輸出波形,在最上段的32T抖動信號的整數(shù)部分[5.8125×n]個到([5.8125×n]+1)個之間時,成為32T抖動信號的周期的(5.8125×n-[5.8125×n])倍的長度延遲了的定時。
所以,圖8(b)的最下段是在取得比較器1061和分數(shù)成分定時器1063的邏輯和(AND電路1064)后,從波形生成器1065輸出的186T信號。
另外,在圖1中,在DVD-R/RW記錄時輸入凸緣預制凹坑二值化信號102,在+RW/+R記錄時輸入ADIP二值化信號103。通過在DVD-R/RW記錄時由選擇器109選擇凸緣預制凹坑二值化信號102,在+RW/+R記錄時由選擇器109選擇將ADIP二值化信號變換為凸緣預制凹坑二值化信號后的變換凸緣預制凹坑二值化信號,由此能夠通過凸緣預制凹坑解碼器116而共有后級的電路。其中,在DVD-R/RW記錄時和+RW/+R記錄時,地址數(shù)據(jù)120的糾錯等處理是不同的。在此,在將上述ADIP二值化信號變換為凸緣預制凹坑二值化信號的ADIP→LPP變換電路107中,進行從圖3中的從ADIP同步信號302到凸緣預制凹坑同步偶數(shù)位置信號303的變換、圖3中的從ADIP0信號304到凸緣預制凹坑0信號305的變換、圖3中的從ADIP1信號306到凸緣預制凹坑0信號307的變換。
另外,在DVD-R/RW或+RW/+R記錄時,分別如上述那樣,通過由選擇器108和109進行輸出信號的切換,能夠共有相位修正電路110。
通過了上述時域濾波器104、抖動周期平均化電路106的抖動二值化信號101與凸緣預制凹坑信號102相比產(chǎn)生了傳播延遲,在上述相位修正電路110中,進行圖4中的186T周期的抖動二值化信號401和凸緣預制凹坑二值化信號402的相位調整。另外,進行相位調整使得時間t403和時間t404相等。
另外,說明在將上述那樣的記錄時鐘生成裝置安裝到DVD記錄裝置時的相位修正電路110的輸出波形。在圖5中,凸緣預制凹坑二值化信號502在DVD-R/RW記錄時是凸緣預制凹坑二值化信號,在+RW/+R記錄時是將ADIP二值化信號變換為凸緣預制凹坑二值化信號后的信號。根據(jù)凸緣預制凹坑二值化信號502的位置,調整記錄數(shù)據(jù)501的位置,來進行凸緣預制凹坑二值化信號502的位置調整。
這樣,根據(jù)本實施例1的DVD-R/RW和+RW/+R記錄裝置的記錄時鐘生成裝置,設置將+RW/+R規(guī)格的32T周期的抖動二值化信號變換為DVD-R/RW規(guī)格的186T周期的抖動二值化信號的電路106,在32T周期的抖動二值化信號的情況下,在變換為186T周期的抖動二值化信號后,輸入到后級的186倍增抖動PLL電路,因此,根據(jù)PLL電路中的結構,不需要與32倍增抖動PLL電路相當?shù)慕Y構,削減了電路占有面積很大的VCO,由此通過共有DVD-R/RW規(guī)格的186倍增抖動PLL電路,而能夠提供可以處理與DVD-R/RW和+RW/+R的2個規(guī)格對應的介質的記錄裝置。
另外,設置ADIP→LPP變換電路107、選擇器109,在+RW/+R記錄時將變換后的凸緣預制凹坑二值化信號輸入到后級的電路,在DVD-R/RW記錄時由LPP解碼電路116將凸緣預制凹坑二值化信號輸入到后級的電路,由此能夠從LPP解碼電路開始共有后級的電路,另外由于將ADIP二值化信號的數(shù)據(jù)原樣地變換為凸緣預制凹坑二值化信號,所以變換電路不復雜,能夠得到削減電路面積和降低制作成本的效果。
進而,通過構成為將ADIP→LPP變換電路107的輸出輸入到相位修正電路110,能夠共有記錄數(shù)據(jù)和凸緣預制凹坑二值化信號的位置調整電路,能夠得到減小電路規(guī)模的效果。
另外,在上述實施例中,說明了以下的結構通過將+RW/+R規(guī)格的32T周期的抖動二值化信號變換為DVD-R/RW規(guī)格的186T周期的抖動二值化信號,而共有DVD-R/RW規(guī)格用的PLL電路,不需要+RW/+R規(guī)格用的32倍增抖動PLL電路,但如圖7所示,設置將DVD-R/RW規(guī)格的186T周期的抖動二值化信號變換為DVD+RW/+R規(guī)格的32T周期的抖動二值化信號的186T→32T變換電路701,作為后級的PLL電路,設置1/32分頻電路702、VCO(32倍增)703,進而代替ADIP→LPP變換電路107而設置LPP→ADIP變換電路704,代替LPP解碼器116而設置ADIP解碼器705,而構成為共有DVD+R/+RW規(guī)格用的PLL電路,不需要DVD-R/RW規(guī)格用的186倍增抖動PLL電路,也能夠得到同樣的效果。
在該情況下,相位修正電路110對與ADIP信號對應的由于變換了周期而產(chǎn)生的記錄數(shù)據(jù)的定時偏離進行修正,進行相位補償。另外,作為由ADIP解碼器705輸出的地址數(shù)據(jù)120包含同步數(shù)據(jù)、0數(shù)據(jù)和1數(shù)據(jù)。
本發(fā)明的記錄時鐘生成裝置在具有DVD-R/RW和+RW/+R記錄裝置的PC用途的DVD-R/RW和+RW/+R記錄驅動用系統(tǒng)LSI等中有用。另外,也可以應用于民用的DVD-R/RW和+RW/+R記錄器用系統(tǒng)LSI等用途中。
權利要求
1.一種記錄時鐘生成裝置,是生成在使用同一記錄裝置對記錄時的頻率規(guī)格不同的介質進行記錄時的記錄時鐘的裝置,其特征在于包括將輸入的+RW/+R規(guī)格的32T周期的抖動二值化信號,變換為DVD-R/RW規(guī)格的186T周期的抖動二值化信號的頻率變換電路;切換輸出作為上述頻率變換電路的輸出的變換186T周期的抖動二值化信號、輸入的186T周期的抖動二值化信號的任意一個的輸出的選擇器;接收上述選擇器的輸出,對抖動二值化信號進行186倍增的PLL電路。
2.一種記錄時鐘生成裝置,是生成在使用同一記錄裝置對記錄時的頻率規(guī)格不同的介質進行記錄時的記錄時鐘的裝置,其特征在于包括將輸入的DVD-R/RW規(guī)格的186T周期的抖動二值化信號,變換為+RW/+R規(guī)格的32T周期的抖動二值化信號的頻率變換電路;切換輸出作為上述頻率變換電路的輸出的變換32T周期的抖動二值化信號、輸入的32T周期的抖動二值化信號的任意一個的輸出的選擇器;接收上述選擇器的輸出,對抖動二值化信號進行32倍增的PLL電路。
3.根據(jù)權利要求1所述的記錄時鐘生成裝置,其特征在于還包括具備以下部分的物理地址數(shù)據(jù)解碼裝置將+RW/+R規(guī)格的ADIP二值化信號,變換為DVD-R/RW規(guī)格的凸緣預制凹坑二值化信號的電路;從上述凸緣預制凹坑二值化信號中檢測出偶數(shù)同步數(shù)據(jù)、奇數(shù)同步數(shù)據(jù)、0數(shù)據(jù)和1數(shù)據(jù)的電路。
4.根據(jù)權利要求2所述的記錄時鐘生成裝置,其特征在于還包括具備以下部分的物理地址數(shù)據(jù)解碼裝置將DVD-R/RW規(guī)格的凸緣預制凹坑二值化信號,變換為+RW/+R規(guī)格的ADIP二值化信號的電路;從上述ADIP二值化信號中檢測出同步數(shù)據(jù)、0數(shù)據(jù)和1數(shù)據(jù)的電路。
5.根據(jù)權利要求1所述的記錄時鐘生成裝置,其特征在于還包括將+RW/+R規(guī)格的ADIP二值化信號變換為DVD-R/RW規(guī)格的凸緣預制凹坑二值化信號的電路;進行DVD-R/RW規(guī)格的186T周期的抖動二值化信號、凸緣預制凹坑二值化信號的相位調整的相位調整電路。
6.根據(jù)權利要求2所述的記錄時鐘生成裝置,其特征在于還包括將DVD-R/RW規(guī)格的凸緣預制凹坑二值化信號變換為+RW/+R規(guī)格的ADIP二值化信號的電路;進行+RW/+R規(guī)格的32T周期的抖動二值化信號、上述ADIP二值化信號的相位調整的相位調整電路。
7.一種記錄時鐘生成裝置,是生成在使用同一記錄裝置對記錄時的頻率規(guī)格不同的介質進行記錄時的記錄時鐘的裝置,其特征在于包括將輸入的第一規(guī)格的第一周期的抖動二值化信號,變換為第二規(guī)格的第二周期的抖動二值化信號的頻率變換電路;切換地輸出作為上述頻率變換電路的輸出的第二周期的抖動二值化信號、輸入的第二周期的抖動二值化信號的任意一個的輸出的選擇器;接收上述選擇器的輸出,對抖動二值化信號進行倍增使得從抖動周期變?yōu)橛涗洉r鐘的周期的PLL電路。
全文摘要
本發(fā)明提供一種內置了與DVD-R/RW和+RW/+R規(guī)格的兩個格式對應的小面積型電路的光盤記錄裝置。通過設置將+RW/+R規(guī)格的32T周期的抖動二值化信號變換為DVD-R/RW規(guī)格的186T周期的抖動二值化信號的電路(106),而由選擇器(108)在+RW/+R記錄時選擇變換后的186T周期的抖動二值化信號,另外在DVD-R/RW記錄時選擇186T周期的抖動二值化信號,共有后級的PLL電路,來減小電路規(guī)模。
文檔編號H03L7/16GK1836285SQ200480023499
公開日2006年9月20日 申請日期2004年9月29日 優(yōu)先權日2003年9月29日
發(fā)明者田中清貴, 出口博紀 申請人:松下電器產(chǎn)業(yè)株式會社