專利名稱:具有雙輸入緩沖器切換功能的輸入緩沖系統(tǒng)及其方法
技術(shù)領(lǐng)域:
本發(fā)明是有關(guān)于一種輸入緩沖系統(tǒng)及切換雙輸入緩沖器的方法,尤指一種具有雙輸入緩沖器切換功能的輸入緩沖系統(tǒng)及切換雙輸入緩沖器的方法。
背景技術(shù):
請參照圖1,圖1是為背景技術(shù)說明輸入緩沖器100的示意圖。輸入緩沖器100 包括一或非門102及一反相器104?;蚍情T102具有一第一輸入端,用以接收一輸入信號(hào) XCKE,一第二輸入端,用以接收一啟動(dòng)信號(hào)ENB,及一輸出端。反相器104具有一輸入端,耦接于或非門102的輸出端,及一輸出端,用以輸出一信號(hào)CKEI。當(dāng)啟動(dòng)信號(hào)ENB是為邏輯高電位時(shí),反相器104的輸出端輸出的信號(hào)CKEI和輸入信號(hào)XCKE同相,亦即輸入信號(hào)XCKE 是為邏輯高電位時(shí),而信號(hào)CKEI亦為邏輯高電位;反的亦然。另外,輸入緩沖器100僅在輸出的信號(hào)CKEI由邏輯高電位轉(zhuǎn)變?yōu)檫壿嫷碗娢?,或由邏輯低電位轉(zhuǎn)變?yōu)檫壿嫺唠娢粫r(shí),才會(huì)消耗電能。然而,輸入緩沖器100的信號(hào)CKEI由邏輯高電位轉(zhuǎn)變?yōu)檫壿嫷碗娢?,或由邏輯低電位轉(zhuǎn)變?yōu)檫壿嫺唠娢凰璧臅r(shí)間并不相同。因此,如果信號(hào)CKEI應(yīng)用于同步動(dòng)態(tài)隨機(jī)存儲(chǔ)器(SDRAM)的自更新(self refresh)功能時(shí),當(dāng)同步動(dòng)態(tài)隨機(jī)存儲(chǔ)器進(jìn)入自更新時(shí),設(shè)定時(shí)間(set up time)可能會(huì)有問題。
發(fā)明內(nèi)容
本發(fā)明的一實(shí)施例提供一種具有雙輸入緩沖器切換功能的輸入緩沖系統(tǒng)。該輸入緩沖系統(tǒng)包括一第一輸入緩沖器、一第二輸入緩沖器及一多工器(multiplexer)。該第一輸入緩沖器是用以于一輸入信號(hào)的邏輯高電位輸出一第一信號(hào),且于該輸入信號(hào)的邏輯低電位時(shí)關(guān)閉;該第二輸入緩沖器是用以于該輸入信號(hào)的邏輯低電位輸出一第二信號(hào),且于該輸入信號(hào)的邏輯高電位時(shí)關(guān)閉;及該多工器是耦接于該第一輸入緩沖器及該第二輸入緩沖器,用以根據(jù)一自更新信號(hào),輸出該第一信號(hào)或該第二信號(hào)。該第一輸入緩沖器是一比較器。該第二輸入緩沖器是一與非門。進(jìn)一步包括一第一反相器,耦接于該第一輸入緩沖器與該多工器的間。進(jìn)一步包括一第二反相器,耦接于該第二輸入緩沖器與該多工器的間。本發(fā)明的另一實(shí)施例提供一種切換雙輸入緩沖器的方法。該方法包括對一第一輸入緩沖器和一第二輸入緩沖器輸入一邏輯高電位,以使該第一輸入緩沖器輸出一第一信號(hào);對該第一輸入緩沖器及該第二輸入緩沖器輸入一邏輯低電位,以關(guān)閉該第一輸入緩沖器,且使該第二輸入緩沖器輸出一第二信號(hào);及一多工器根據(jù)一自更新信號(hào),于對該第一輸入緩沖器及該第二輸入緩沖器輸入該邏輯高電位時(shí),輸出該第一信號(hào),且于對該第一輸入緩沖器及該第二輸入緩沖器輸入該邏輯低電位時(shí),輸出該第二信號(hào)。該第一輸入緩沖器通過一第一反相器產(chǎn)生該第一信號(hào)。該第二輸入緩沖器通過一第二反相器產(chǎn)生該第二信號(hào)。本發(fā)明提供一種具有雙輸入緩沖器切換功能的輸入緩沖系統(tǒng)及切換雙輸入緩沖器的方法。該輸入緩沖系統(tǒng)及切換雙輸入緩沖器的方法是利用一第一輸入緩沖器于一輸入信號(hào)為邏輯高電位時(shí),輸出具有該邏輯高電位的一第一信號(hào),一第二輸入緩沖器于該輸入信號(hào)為邏輯低電位時(shí),輸出具有該邏輯低電位的一第二信號(hào)。然后,一多工器于該輸入信號(hào)為邏輯高電位時(shí),輸出該第一信號(hào),于該輸入信號(hào)為邏輯低電位時(shí),輸出該第二信號(hào)。因此, 本發(fā)明所提供的輸入緩沖系統(tǒng),其輸出的信號(hào)由該邏輯高電位轉(zhuǎn)變?yōu)樵撨壿嫷碗娢唬蛴稍撨壿嫷碗娢晦D(zhuǎn)變?yōu)樵撨壿嫺唠娢凰璧臅r(shí)間相同。如此,本發(fā)明所提供的輸入緩沖系統(tǒng)應(yīng)用于同步動(dòng)態(tài)隨機(jī)存儲(chǔ)器(SDRAM)的自更新功能時(shí),當(dāng)同步動(dòng)態(tài)隨機(jī)存儲(chǔ)器進(jìn)入自更新時(shí),同步動(dòng)態(tài)隨機(jī)存儲(chǔ)器的設(shè)定時(shí)間(setup time)不會(huì)出差錯(cuò)。
圖1是為背景技術(shù)說明輸入緩沖器的示意圖。圖2是為本發(fā)明的一實(shí)施例說明具有雙輸入緩沖器切換功能的輸入緩沖系統(tǒng)的示意圖。圖3是為本發(fā)明的另一實(shí)施例說明具有雙輸入緩沖器切換功能的輸入緩沖系統(tǒng)的示意圖。圖4是為本發(fā)明的另一實(shí)施例說明具有雙輸入緩沖器切換功能的輸入緩沖系統(tǒng)的示意圖。圖5是為本發(fā)明的另一實(shí)施例說明具有雙輸入緩沖器切換功能的輸入緩沖系統(tǒng)的示意圖。圖6是本發(fā)明的另一圖7是本發(fā)明的另一圖8是本發(fā)明的另一圖9是本發(fā)明的另一主要元件符號(hào)說明100輸入緩沖器104反相器202第一輸入緩沖206 多工器408第二反相器ENB啟動(dòng)信號(hào)VREF參考電壓Sl 第一信號(hào)
實(shí)施例說明一種切換雙輸入緩沖器的方法的流程圖< 實(shí)施例說明一種切換雙輸入緩沖器的方法的流程圖< 實(shí)施例說明一種切換雙輸入緩沖器的方法的流程圖< 實(shí)施例說明一種切換雙輸入緩沖器的方法的流程圖<
102或非門
200、300、500 輸入緩沖系統(tǒng)
204第二輸入緩沖器 308第一反相器 CKEI信號(hào) XCKE輸入信號(hào) SR 自更新信號(hào) S2 第二信號(hào)
602 至 608、702 至 708、802 至 808、902 至 908
驟步
具體實(shí)施例方式
請參照圖2,圖2是為本發(fā)明的一實(shí)施例說明具有雙輸入緩沖器切換功能的輸入緩沖系統(tǒng)200的示意圖。輸入緩沖系統(tǒng)200包括一第一輸入緩沖器202、一第二輸入緩沖器 204及一多工器206。第一輸入緩沖器202具有一第一輸入端,用以接收一輸入信號(hào)XCKE, 一第二輸入端,用以接收一參考電壓VREF,一第三輸入端,用以接收一自更新信號(hào)(self refresh signal) SR,及一輸出端,用以輸出一第一信號(hào)Si,其中第一輸入緩沖器202是為一比較器,但本發(fā)明并不受限于第一輸入緩沖器202是為一比較器。當(dāng)輸入信號(hào)XCKE是為邏輯高電位(此時(shí)自更新信號(hào)SR是為邏輯低電位)時(shí),第一輸入緩沖器202將輸入信號(hào) XCKE與參考電壓VREF比較后,輸出第一信號(hào)Si。另外,當(dāng)自更新信號(hào)SR是為邏輯高電位 (亦即輸入信號(hào)XCKE為邏輯低電位)時(shí),第一輸入緩沖器202關(guān)閉。但本發(fā)明并不受限于輸入信號(hào)XCKE和自更新信號(hào)SR互為反相信號(hào),輸入信號(hào)XCKE和自更新信號(hào)SR亦可為同相信號(hào)。此時(shí),必須當(dāng)自更新信號(hào)SR是為邏輯低電位(亦即輸入信號(hào)XCKE為邏輯低電位) 時(shí),第一輸入緩沖器202才關(guān)閉。第二輸入緩沖器204具有一第一輸入端,用以接收輸入信號(hào)XCKE,一第二輸入端, 用以接收自更新信號(hào)SR,及一輸出端,用以輸出一第二信號(hào)S2,其中第二輸入緩沖器204是為一與非門,但本發(fā)明并不受限于第二輸入緩沖器204是為一與非門。當(dāng)輸入信號(hào)XCKE是為邏輯低電位(此時(shí)自更新信號(hào)SR是為邏輯高電位)時(shí),第一輸入緩沖器202關(guān)閉,且第二輸入緩沖器204根據(jù)輸入信號(hào)XCKE與自更新信號(hào)SR,輸出第二信號(hào)S2。多工器206是耦接于第一輸入緩沖器202及第二輸入緩沖器206。多工器206具有一第一輸入端,用以接收第一信號(hào)Si,一第二輸入端,用以接收第二信號(hào)S2,一第三輸入端,用以接收自更新信號(hào)SR,及一輸出端,用以輸出第一信號(hào)Sl或第二信號(hào)S2。當(dāng)自更新信號(hào)SR是為邏輯高電位時(shí),多工器206根據(jù)自更新信號(hào)SR,輸出第二信號(hào)S2,及當(dāng)自更新信號(hào)SR是為邏輯低電位時(shí),多工器206根據(jù)自更新信號(hào)SR,輸出第一信號(hào)Sl。因此,當(dāng)自更新信號(hào)SR為邏輯低電位且輸入信號(hào)XCKE為邏輯高電位時(shí),多工器206根據(jù)邏輯低電位的自更新信號(hào)SR,輸出具有邏輯高電位的第一信號(hào)Si。當(dāng)自更新信號(hào)SR為邏輯高電位且輸入信號(hào)XCKE為邏輯低電位(此時(shí)第一輸入緩沖器202關(guān)閉)時(shí),多工器206根據(jù)邏輯高電位的自更新信號(hào)SR,輸出具有邏輯低電位的第二信號(hào)S2。但本發(fā)明并不受限于上述多工器206的運(yùn)作方式。亦即只要當(dāng)輸入信號(hào)XCKE為邏輯高電位時(shí),多工器206輸出具有邏輯高電位的第一信號(hào)Si,以及當(dāng)輸入信號(hào)XCKE為邏輯低電位時(shí),多工器206輸出具有邏輯低電位的第二信號(hào)S2即可。請參照圖3,圖3是為本發(fā)明的另一實(shí)施例說明具有雙輸入緩沖器切換功能的輸入緩沖系統(tǒng)300的示意圖。輸入緩沖系統(tǒng)300和輸入緩沖系統(tǒng)200的差別在于輸入緩沖系統(tǒng)300具有一第一反相器308,耦接于第一輸入緩沖器202與多工器206的間。因此,當(dāng)輸入信號(hào)XCKE為邏輯高電位時(shí),第一輸入緩沖器202通過第一反相器308產(chǎn)生第一信號(hào)Si, 其中第一信號(hào)Sl亦為邏輯高電位。另外,輸入緩沖系統(tǒng)300的其余操作原理皆和輸入緩沖系統(tǒng)200相同,在此不再贅述。請參照圖4,圖4是為本發(fā)明的另一實(shí)施例說明具有雙輸入緩沖器切換功能的輸入緩沖系統(tǒng)400的示意圖。輸入緩沖系統(tǒng)400和輸入緩沖系統(tǒng)200的差別在于輸入緩沖系統(tǒng)400具有一第二反相器408,耦接于第二輸入緩沖器204與多工器206的間。因此,當(dāng)輸入信號(hào)XCKE為邏輯低電位時(shí),第二輸入緩沖器204通過第二反相器408產(chǎn)生第二信號(hào)S2, 其中第二信號(hào)S2亦為邏輯低電位。另外,輸入緩沖系統(tǒng)400的其余操作原理皆和輸入緩沖系統(tǒng)200相同,在此不再贅述。請參照圖5,圖5是為本發(fā)明的另一實(shí)施例說明具有雙輸入緩沖器切換功能的輸入緩沖系統(tǒng)500的示意圖。輸入緩沖系統(tǒng)500和輸入緩沖系統(tǒng)300的差別在于輸入緩沖系統(tǒng)500具有第二反相器408,耦接于第二輸入緩沖器204與多工器206的間。因此,當(dāng)輸入信號(hào)XCKE為邏輯低電位時(shí),第二輸入緩沖器204通過第二反相器408產(chǎn)生第二信號(hào)S2,其中第二信號(hào)S2亦為邏輯低電位。另外,輸入緩沖系統(tǒng)500的其余操作原理皆和輸入緩沖系統(tǒng)300相同,在此不再贅述。請參照圖6,圖6是本發(fā)明的另一實(shí)施例說明一種切換雙輸入緩沖器的方法的流程圖。圖6的方法是藉由圖2所示的輸入緩沖系統(tǒng)200說明,其步驟是詳述如下步驟602 當(dāng)輸入信號(hào)XCKE是為邏輯高電位時(shí),第一輸入緩沖器202輸出第一信號(hào)Si,進(jìn)行步驟606 ;步驟604 當(dāng)輸入信號(hào)XCKE是為邏輯低電位時(shí),第一輸入緩沖器202關(guān)閉,以及第二輸入緩沖器204輸出第二信號(hào)S2,進(jìn)行步驟606 ;步驟606 多工器206根據(jù)自更新信號(hào)SR,輸出第一信號(hào)Sl或第二信號(hào)S2 ;步驟608:結(jié)束。在步驟606中,多工器206可根據(jù)自更新信號(hào)SR,輸出第一信號(hào)Sl或第二信號(hào)S2。 亦即多工器206只要當(dāng)輸入信號(hào)XCKE為邏輯高電位時(shí),輸出具有邏輯高電位的第一信號(hào) Si,以及當(dāng)輸入信號(hào)XCKE為邏輯低電位時(shí),輸出具有邏輯低電位的第二信號(hào)S2即可。請參照圖7,圖7是本發(fā)明的另一實(shí)施例說明一種切換雙輸入緩沖器的方法的流程圖。圖7的方法是藉由圖3所示的輸入緩沖系統(tǒng)300說明,其步驟是詳述如下步驟702 當(dāng)輸入信號(hào)XCKE是為邏輯高電位時(shí),第一輸入緩沖器202通過第一反相器308,產(chǎn)生第一信號(hào)Si,進(jìn)行步驟706 ;步驟704 當(dāng)輸入信號(hào)XCKE是為邏輯低電位時(shí),第一輸入緩沖器202關(guān)閉,以及第二輸入緩沖器204輸出第二信號(hào)S2,進(jìn)行步驟706 ;步驟706 多工器206根據(jù)自更新信號(hào)SR,輸出第一信號(hào)Sl或第二信號(hào)S2 ;步驟708:結(jié)束。圖7的實(shí)施例和圖6的實(shí)施例的差別在于在步驟702中,第一輸入緩沖器202是通過第一反相器308,產(chǎn)生第一信號(hào)Si。另外,圖7的實(shí)施例的其余操作原理皆和圖6的實(shí)施例相同,在此不再贅述。請參照圖8,圖8是本發(fā)明的另一實(shí)施例說明一種切換雙輸入緩沖器的方法的流程圖。圖8的方法是藉由圖4所示的輸入緩沖系統(tǒng)400說明,其步驟是詳述如下步驟802 當(dāng)輸入信號(hào)XCKE是為邏輯高電位時(shí),第一輸入緩沖器202輸出第一信號(hào)Si,進(jìn)行步驟806 ;步驟804 當(dāng)輸入信號(hào)XCKE是為邏輯低電位時(shí),第一輸入緩沖器202關(guān)閉,以及第二輸入緩沖器204通過第二反相器408,產(chǎn)生第二信號(hào)S2,進(jìn)行步驟806 ;步驟806 多工器206根據(jù)自更新信號(hào)SR,輸出第一信號(hào)Sl或第二信號(hào)S2 ;步驟808:結(jié)束。圖8的實(shí)施例和圖6的實(shí)施例的差別在于在步驟804中,第二輸入緩沖器204是通過第二反相器408,產(chǎn)生第二信號(hào)S2。另外,圖8的實(shí)施例的其余操作原理皆和圖6的實(shí)施例相同,在此不再贅述。請參照圖9,圖9是本發(fā)明的另一實(shí)施例說明一種切換雙輸入緩沖器的方法的流程圖。圖9的方法是藉由圖5所示的輸入緩沖系統(tǒng)500說明,其步驟是詳述如下步驟902 當(dāng)輸入信號(hào)XCKE是為邏輯高電位時(shí),第一輸入緩沖器202通過第一反相器308,產(chǎn)生第一信號(hào)Sl,進(jìn)行步驟906 ;步驟904 當(dāng)輸入信號(hào)XCKE是為邏輯低電位時(shí),第一輸入緩沖器202關(guān)閉,以及第二輸入緩沖器204通過第二反相器408,產(chǎn)生第二信號(hào)S2,進(jìn)行步驟906 ;步驟906 多工器206根據(jù)自更新信號(hào)SR,輸出第一信號(hào)Sl或第二信號(hào)S2 ;步驟908:結(jié)束。圖9的實(shí)施例和圖8的實(shí)施例的差別在于在步驟902中,第一輸入緩沖器202是通過第一反相器308,產(chǎn)生第一信號(hào)Si。另外,圖9的實(shí)施例的其余操作原理皆和圖9的實(shí)施例相同,在此不再贅述。綜上所述,本發(fā)明所提供的具有雙輸入緩沖器切換功能的輸入緩沖系統(tǒng)及切換雙輸入緩沖器的方法,是利用第一輸入緩沖器于輸入信號(hào)為邏輯高電位時(shí),輸出具有邏輯高電位的第一信號(hào),第二輸入緩沖器于輸入信號(hào)為邏輯低電位時(shí),輸出具有邏輯低電位的第二信號(hào)。然后,多工器于輸入信號(hào)為邏輯高電位時(shí),輸出第一信號(hào),于輸入信號(hào)為邏輯低電位時(shí),輸出第二信號(hào)。因此,本發(fā)明所提供的輸入緩沖系統(tǒng),其輸出的信號(hào)由邏輯高電位轉(zhuǎn)變?yōu)檫壿嫷碗娢?,或由邏輯低電位轉(zhuǎn)變?yōu)檫壿嫺唠娢凰璧臅r(shí)間相同。如此,當(dāng)本發(fā)明所提供的輸入緩沖系統(tǒng)應(yīng)用于同步動(dòng)態(tài)隨機(jī)存儲(chǔ)器(SDRAM)的自更新(self refresh)功能時(shí), 同步動(dòng)態(tài)隨機(jī)存儲(chǔ)器進(jìn)入自更新后,其設(shè)定時(shí)間(setup time)不會(huì)有問題。以上所述僅為本發(fā)明的較佳實(shí)施例,凡依本發(fā)明申請專利范圍所做的均等變化與修飾,皆應(yīng)屬本發(fā)明的涵蓋范圍。
權(quán)利要求
1.一種具有雙輸入緩沖器切換功能的輸入緩沖系統(tǒng),包括一第一輸入緩沖器,用以于一輸入信號(hào)的邏輯高電位輸出一第一信號(hào),且于該輸入信號(hào)的邏輯低電位時(shí)關(guān)閉;一第二輸入緩沖器,用以于該輸入信號(hào)的邏輯低電位輸出一第二信號(hào),且于該輸入信號(hào)的邏輯高電位時(shí)關(guān)閉;及一多工器,耦接于該第一輸入緩沖器及該第二輸入緩沖器,用以根據(jù)一自更新信號(hào),輸出該第一信號(hào)或該第二信號(hào)。
2.如權(quán)利要求1所述的輸入緩沖系統(tǒng),其特征在于該第一輸入緩沖器是一比較器。
3.如權(quán)利要求1所述的輸入緩沖系統(tǒng),其特征在于該第二輸入緩沖器是一與非門。
4.如權(quán)利要求1所述的輸入緩沖系統(tǒng),其特征在于進(jìn)一步包括 一第一反相器,耦接于該第一輸入緩沖器與該多工器的間。
5.如權(quán)利要求1所述的輸入緩沖系統(tǒng),其特征在于進(jìn)一步包括 一第二反相器,耦接于該第二輸入緩沖器與該多工器的間。
6.一種切換雙輸入緩沖器的方法,包括對一第一輸入緩沖器和一第二輸入緩沖器輸入一邏輯高電位,以使該第一輸入緩沖器輸出一第一信號(hào);對該第一輸入緩沖器及該第二輸入緩沖器輸入一邏輯低電位,以關(guān)閉該第一輸入緩沖器,且使該第二輸入緩沖器輸出一第二信號(hào);及一多工器根據(jù)一自更新信號(hào),于對該第一輸入緩沖器及該第二輸入緩沖器輸入該邏輯高電位時(shí),輸出該第一信號(hào),且于對該第一輸入緩沖器及該第二輸入緩沖器輸入該邏輯低電位時(shí),輸出該第二信號(hào)。
7.如權(quán)利要求6所述的方法,其特征在于該第一輸入緩沖器通過一第一反相器產(chǎn)生該第一信號(hào)。
8.如權(quán)利要求6或7所述的方法,其特征在于該第二輸入緩沖器通過一第二反相器產(chǎn)生該第二信號(hào)。
全文摘要
具有雙輸入緩沖器切換功能的輸入緩沖系統(tǒng)包括一第一輸入緩沖器、一第二輸入緩沖器及一多工器。該第一輸入緩沖器是用以于一輸入信號(hào)的邏輯高電位時(shí),輸出一第一信號(hào),且于該輸入信號(hào)的邏輯低電位時(shí)關(guān)閉;該第二輸入緩沖器是用以于該輸入信號(hào)的邏輯低電位輸出一第二信號(hào);及該多工器是耦接于該第一輸入緩沖器及該第二輸入緩沖器,用以根據(jù)一自更新信號(hào),輸出該第一信號(hào)或該第二信號(hào)。
文檔編號(hào)H03K19/0185GK102176671SQ20111004412
公開日2011年9月7日 申請日期2011年2月17日 優(yōu)先權(quán)日2011年1月3日
發(fā)明者夏濬, 洪森富, 陳家明 申請人:鈺創(chuàng)科技股份有限公司