專利名稱:一種數(shù)據(jù)接口的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及電子電路領(lǐng)域,尤其涉及一種數(shù)據(jù)接口。
背景技術(shù):
隨著網(wǎng)絡(luò)功能的日漸強(qiáng)大和數(shù)字電視的推廣應(yīng)用,現(xiàn)有電視已經(jīng)很難滿足 需要,為了提升電視性能,可以考慮對(duì)電視進(jìn)行軟件升級(jí)。目前一般的電視機(jī)
升級(jí)電路是專門在電視機(jī)上設(shè)有串口升級(jí)接口 ,并內(nèi)部:&有相應(yīng)的串口升級(jí)沖莫 塊,串口升級(jí)才莫塊和電視機(jī)的主芯片連接,由主芯片對(duì)串口升級(jí)模塊進(jìn)行控制。
在實(shí)現(xiàn)上述串口升級(jí)的過程中,發(fā)明人發(fā)現(xiàn)現(xiàn)有技術(shù)中至少存在如下問題 現(xiàn)有升級(jí)接口在電視機(jī)上增加了新的數(shù)據(jù)接口,而且接口功能單一,既增加了 成本而且不利于電視機(jī)的結(jié)構(gòu)優(yōu)化。
實(shí)用新型內(nèi)容
本實(shí)用新型的實(shí)施例提供一種數(shù)據(jù)接口 ,能夠降低成本且結(jié)構(gòu)簡(jiǎn)單。
為達(dá)到上述目的,本實(shí)用新型的實(shí)施例采用如下技術(shù)方案
一種數(shù)據(jù)接口,包括串行接口和通道選擇模塊,其中,
所述串行接口包括兩個(gè)輸入輸出接口 ,其中 一個(gè)輸入輸出接口與外接電路 連接,另一個(gè)輸入輸出接口與通道選擇模塊連接;
所述通道選擇^^莫塊分別與主芯片和串口數(shù)據(jù)寄存器連《^妄,用于在主芯片和 串口數(shù)據(jù)寄存器中選擇一路與串行接口連接。所述通道選擇模塊包括選擇信號(hào)接收子模塊和路徑選擇子模塊,其中,
選擇信號(hào)接收子模塊 一端與串行接口連接, 一端與路徑選擇子模塊連接, 用于根據(jù)來自串行接口的選擇信號(hào)向路徑選擇子模塊發(fā)送控制命令;
路徑選擇子模塊 一端與選擇信號(hào)接收子模塊連接, 一端與串行接口連接, 一端分別與主芯片和串口數(shù)據(jù)寄存器連接,用于根據(jù)控制命令在主芯片和串口 數(shù)據(jù)寄存器中選擇一路與串行接口連接。
所述串行接口為VGA接口,所述串口數(shù)據(jù)寄存器為VGA EDID芯片。
所述路徑選擇子模塊為內(nèi)置偏置電阻的三極管,其中,三極管集電極與VGA EDID芯片連接,三極管發(fā)射極分別與主芯片和通過偏置電阻的高電平連接,三 極管基極接另 一控制三極管的集電極,所述控制三極管的集電極還通過偏置電 阻接高電平,所述控制三極管的發(fā)射極接地,所述控制三極管的基極接選擇信 號(hào)接收子模塊。
所述偏置電阻為IO千歐姆。
所述高電平為3伏特。
所述選擇信號(hào)接收子模塊通過定義VGA管腳實(shí)現(xiàn)。
所述路徑選擇子模塊與串行接口之間串接有電阻。
所述路徑選擇子模塊與串行接口之間串接的電阻為100歐姆。
所述路徑選擇子模塊與串行接口之間設(shè)置有接地的壓敏電阻。
本實(shí)用新型實(shí)施例提供的數(shù)據(jù)接口,充分利用現(xiàn)有接口,不用增加額外的 升級(jí)口,降低了生產(chǎn)成本且結(jié)構(gòu)簡(jiǎn)單。
圖1為本實(shí)用新型實(shí)施例一結(jié)構(gòu)示意圖; 圖2為本實(shí)用新型實(shí)施例二結(jié)構(gòu)示意圖。
具體實(shí)施方式
以下結(jié)合附圖對(duì)本實(shí)用新型實(shí)施例進(jìn)行詳細(xì)描述。
本實(shí)用新型實(shí)施例一如圖l所示,包括串行接口 l和通道選擇模塊2,其
中,
所述串行接口 1包括兩個(gè)輸入輸出接口,其中一個(gè)輸入輸出接口與外接電 路連接,另 一個(gè)輸入輸出接口與通道選擇模塊2連接。
所述通道選擇才莫塊2分別與主芯片和串口數(shù)據(jù)寄存器連接,用于在主芯片 和串口數(shù)據(jù)寄存器中選擇一路與串行接口連接。
進(jìn)一步的,所述通道選擇模塊2包括選擇信號(hào)接收子模塊21和路徑選擇 子模塊22,其中,
選擇信號(hào)接收子模塊21: —端與串行接口連接, 一端與路徑選擇子模塊連 接,用于根據(jù)來自串行接口的選擇信號(hào)向路徑選擇子模塊發(fā)送控制命令。
路徑選擇子模塊22: —端與選擇信號(hào)接收子模塊連接, 一端與串行接口連 接, 一端分別與主芯片和串口數(shù)據(jù)寄存器連接,用于才艮據(jù)控制命令在主芯片和 串口數(shù)據(jù)寄存器中選擇一路與串行接口連接。
本實(shí)施例提供的數(shù)據(jù)接口,充分利用現(xiàn)有串行接口,不用增加額外的專用 于升級(jí)的接口,降低了生產(chǎn)成本且結(jié)構(gòu)筒單。本實(shí)用新型實(shí)施例二如圖2所示。
本實(shí)施例中,所述串行接口為VGA接口,所述串口數(shù)據(jù)寄存器為VGA EDID
所述路徑選擇子模塊為三極管U32和U33,分別對(duì)應(yīng)數(shù)據(jù)線VGASLC和 VGASDA。其中,兩個(gè)三極管集電極都與VGA EDID芯片連接,兩個(gè)三極管發(fā)射極 分別與主芯片和通過偏置電阻R196和R184的高電平連接,兩個(gè)三極管基極接 另一控制三極管U34的集電極,所述控制三極管的集電極還通過偏置電阻R203 接高電平,所述控制三極管的發(fā)射極接地,所述控制三極管的基極接選擇信號(hào) 接收子模塊。
所述偏置電阻為IO千歐姆。所述高電平為3伏特。所述選擇信號(hào)接收子模 塊通過定義VGA管腳實(shí)現(xiàn)。本實(shí)施例中在VGA的管腳上實(shí)現(xiàn)一個(gè)AAA的控制信 號(hào)。當(dāng)不需要升級(jí)時(shí),AAA為高電平,開關(guān)關(guān)閉。VGA^I妻口和VGA EDID正常連 接。當(dāng)需要給TV進(jìn)行軟件升級(jí)時(shí),從VGA口接上升級(jí)板,升級(jí)板將AAA信號(hào)拉 低,開關(guān)打開,此時(shí)兩根數(shù)據(jù)線為串口升級(jí)線,可以對(duì)整機(jī)進(jìn)行軟件升級(jí)。
所述路徑選擇子模塊與U32之間串接有電阻R189,與U33之間串接有電阻 R191。 R189和R191的電阻都為100歐姆。所述路徑選擇子才莫塊與U32和U33之 間分別設(shè)置有接地的壓敏電阻D36和D35,用來限定三極管集電極電位。
本實(shí)施例數(shù)據(jù)接口升級(jí)過程如下
平時(shí)不需要升級(jí)時(shí),AAA為高電平,使得U34基極為高電平,U34發(fā)射極導(dǎo) 通,導(dǎo)致U34集電極為低電平,使得U32和U33基極為低電平,U32和U33截止, VGA接口與主芯片斷開。當(dāng)需要給TV進(jìn)行軟件升級(jí)時(shí),從VGA口接上升級(jí)板,升級(jí)板將AAA信號(hào)拉 低,使得U34基極為低電平,U34發(fā)射極截止,導(dǎo)致U34集電極為高電平,使得 U32和U33基極為高電平,U32和U33導(dǎo)通,VGA接口與主芯片導(dǎo)通。
本實(shí)用新型主要通過利用電視機(jī)已有的VGA接口進(jìn)行串口數(shù)據(jù)升級(jí)。VGA接 口在正常情況下和VGAEDID是4秦通的,讓VGA ^妾口和電^見機(jī)主芯片之間用一個(gè) 開關(guān)進(jìn)行控制關(guān)斷。當(dāng)需要進(jìn)行串行數(shù)據(jù)升級(jí)時(shí),VGA接口連接串行數(shù)據(jù),此時(shí) 聯(lián)通開關(guān),VGA接口和電視機(jī)主芯片接通,由主芯片進(jìn)行控制相應(yīng)的數(shù)據(jù)升級(jí)過 程。本實(shí)用新型充分利用現(xiàn)有串行接口,不用增加額外的專用于升級(jí)的接口, 降低了生產(chǎn)成本且結(jié)構(gòu)簡(jiǎn)單,有利于電視機(jī)的結(jié)構(gòu)優(yōu)化。
以上所述,僅為本實(shí)用新型的具體實(shí)施方式
,但本實(shí)用新型的保護(hù)范圍并 不局限于此,任何熟悉本技術(shù)領(lǐng)域的技術(shù)人員在本發(fā)明揭露的技術(shù)范圍內(nèi),可 輕易想到變化或替換,都應(yīng)涵蓋在本實(shí)用新型的保護(hù)范圍之內(nèi)。因此,本實(shí)用 新型的保護(hù)范圍應(yīng)以權(quán)利要求的保護(hù)范圍為準(zhǔn)。
權(quán)利要求1、一種數(shù)據(jù)接口,其特征在于,包括串行接口和通道選擇模塊,其中,所述串行接口包括兩個(gè)輸入輸出接口,其中一個(gè)輸入輸出接口與外接電路連接,另一個(gè)輸入輸出接口與通道選擇模塊連接;所述通道選擇模塊分別與主芯片和串口數(shù)據(jù)寄存器連接,用于在主芯片和串口數(shù)據(jù)寄存器中選擇一路與串行接口連接。
2、 根據(jù)權(quán)利要求1所述的數(shù)據(jù)接口 ,其特征在于,所述通道選擇模塊包括 選捧信號(hào)接收子模塊和路徑選擇子模塊,其中,選捧信號(hào)接收子模塊 一端與串行接口連接, 一端與路徑選擇子模塊連接, 用于根據(jù)來自串行接口的選擇信號(hào)向路徑選擇子模塊發(fā)送控制命令;路徑選擇子模塊 一端與選擇信號(hào)接收子模塊連接, 一端與串行接口連接, 一端分別與主芯片和串口數(shù)據(jù)寄存器連接,用于根據(jù)控制命令在主芯片和串口 數(shù)據(jù)寄存器中選擇一路與串行接口連接。
3、 根據(jù)權(quán)利要求2所述的數(shù)據(jù)接口,其特征在于,所述串行接口為VGA接 口,所述串口數(shù)據(jù)寄存器為VGA EDID芯片。
4、 根據(jù)權(quán)利要求3所述的數(shù)據(jù)接口,其特征在于,所述路徑選擇子模塊為 內(nèi)置偏置電阻的三極管,其中,三極管集電極與VGA EDID芯片連接,三極管發(fā) 射極分別與主芯片和通過偏置電阻的高電平連接,三極管基極接另一控制三極 管的集電極,所述控制三極管的集電極還通過偏置電阻接高電平,所述控制三 極管的發(fā)射極接地,所述控制三極管的基極接選擇信號(hào)接收子模塊。
5、 根據(jù)權(quán)利要求4所述的數(shù)據(jù)接口,其特征在于,所述偏置電阻為10千 歐姆。
6、 根據(jù)權(quán)利要求5所述的數(shù)據(jù)接口,其特征在于,所述高電平為3伏特。
7、 根據(jù)權(quán)利要求6所述的數(shù)據(jù)接口,其特征在于,所述選擇信號(hào)接收子模 塊通過定義VGA管腳實(shí)現(xiàn)。
8、 根據(jù)權(quán)利要求7所述的數(shù)據(jù)接口,其特征在于,所述路徑選擇子模塊與 串行接口之間串接有電阻。
9、 根據(jù)權(quán)利要求8所述的數(shù)據(jù)接口,其特征在于,所述路徑選擇子模塊與 串行接口之間串接的電阻為100歐姆。
10、 根據(jù)權(quán)利要求9所述的數(shù)據(jù)接口,其特征在于,所述路徑選擇子模塊 與串行接口之間設(shè)置有接地的壓敏電阻。
專利摘要本實(shí)用新型公開了一種數(shù)據(jù)接口,涉及電子電路領(lǐng)域,為解決現(xiàn)有升級(jí)接口功能單一,既增加了成本而且不利于電視機(jī)的結(jié)構(gòu)優(yōu)化的問題而發(fā)明。本實(shí)用新型實(shí)施例提供的裝置,包括串行接口和通道選擇模塊,其中,所述串行接口包括兩個(gè)輸入輸出接口,其中一個(gè)輸入輸出接口與外接電路連接,另一個(gè)輸入輸出接口與通道選擇模塊連接;所述通道選擇模塊分別與主芯片和串口數(shù)據(jù)寄存器連接,用于在主芯片和串口數(shù)據(jù)寄存器中選擇一路與串行接口連接。本實(shí)用新型適用于各種接口的電子設(shè)備。
文檔編號(hào)H04N5/44GK201298881SQ20082018991
公開日2009年8月26日 申請(qǐng)日期2008年12月10日 優(yōu)先權(quán)日2008年12月10日
發(fā)明者支運(yùn)安 申請(qǐng)人:青島海信電器股份有限公司