半導(dǎo)體器件及其制造方法
【專利摘要】本發(fā)明公開(kāi)了一種半導(dǎo)體器件及其制造方法。一示例方法可以包括:在襯底上形成第一掩蔽層,并以第一掩蔽層為掩模形成源區(qū)和漏區(qū)之一;在襯底上形成第二掩蔽層,并以第二掩蔽層為掩模形成源區(qū)和漏區(qū)中另一個(gè);去除第二掩蔽層的一部分,所述一部分靠近所述源區(qū)和漏區(qū)中另一個(gè);以及形成第一柵介質(zhì)層、浮柵層、第二柵介質(zhì)層,并在第二掩蔽層的剩余部分的側(cè)壁上以側(cè)墻的形式形成柵導(dǎo)體。
【專利說(shuō)明】半導(dǎo)體器件及其制造方法
【技術(shù)領(lǐng)域】
[0001]本公開(kāi)涉及半導(dǎo)體領(lǐng)域,更具體地,涉及一種半導(dǎo)體器件及其制造方法。
【背景技術(shù)】
[0002]隨著半導(dǎo)體器件的尺寸越來(lái)越小,短溝道效應(yīng)愈加明顯。為此,提出了使用包括高K柵介質(zhì)和金屬柵導(dǎo)體的柵堆疊。為避免柵堆疊的性能退化,包括這種柵堆疊的半導(dǎo)體器件通常利用替代柵工藝來(lái)制造。替代柵工藝涉及在柵側(cè)墻之間限定的孔隙中形成高K柵介質(zhì)和金屬柵導(dǎo)體。然而,由于器件尺寸的縮小,要在如此小的孔隙中形成高K柵介質(zhì)和金屬導(dǎo)體越來(lái)越困難。
【發(fā)明內(nèi)容】
[0003]本公開(kāi)的目的至少部分地在于提供一種半導(dǎo)體器件及其制造方法。
[0004]根據(jù)本公開(kāi)的一個(gè)方面,提供了一種制造半導(dǎo)體器件的方法,包括:在襯底上形成第一掩蔽層,并以第一掩蔽層為掩模形成源區(qū)和漏區(qū)之一;在襯底上形成第二掩蔽層,并以第二掩蔽層為掩模形成源區(qū)和漏區(qū)中另一個(gè);去除第二掩蔽層的一部分,所述一部分靠近所述源區(qū)和漏區(qū)中另一個(gè);以及形成第一柵介質(zhì)層、浮柵層、第二柵介質(zhì)層,并在第二掩蔽層的剩余部分的側(cè)壁上以側(cè)墻的形式形成柵導(dǎo)體。
[0005]根據(jù)本公開(kāi)的另一方面,提供了一種制造半導(dǎo)體器件,包括:襯底;以及在襯底上形成的源區(qū)和漏區(qū)以及柵堆疊,其中,所述柵堆疊包括:第一柵介質(zhì);浮柵層;第二柵介質(zhì);和柵導(dǎo)體,所述柵導(dǎo)體以側(cè)墻形式形成于位于柵堆疊一側(cè)的電介質(zhì)層或者柵側(cè)墻的側(cè)壁上。
【專利附圖】
【附圖說(shuō)明】
[0006]通過(guò)以下參照附圖對(duì)本公開(kāi)實(shí)施例的描述,本公開(kāi)的上述以及其他目的、特征和優(yōu)點(diǎn)將更為清楚,在附圖中:
[0007]圖1-9是示出了根據(jù)本公開(kāi)實(shí)施例的制造半導(dǎo)體器件流程的示意圖;
[0008]圖10是示出了根據(jù)本公開(kāi)另一實(shí)施例的半導(dǎo)體器件的示意圖;
[0009]圖11-17是示出了根據(jù)本公開(kāi)另一實(shí)施例的制造半導(dǎo)體器件流程的示意圖;
[0010]圖18-20是示出了根據(jù)本公開(kāi)另一實(shí)施例的制造半導(dǎo)體器件流程的示意圖;
[0011]圖21是示出了根據(jù)本公開(kāi)另一實(shí)施例的半導(dǎo)體器件的示意圖;以及
[0012]圖22-26是示出了根據(jù)本公開(kāi)另一實(shí)施例的制造半導(dǎo)體器件的部分流程的示意圖。
【具體實(shí)施方式】
[0013]以下,將參照附圖來(lái)描述本公開(kāi)的實(shí)施例。但是應(yīng)該理解,這些描述只是示例性的,而并非要限制本公開(kāi)的范圍。此外,在以下說(shuō)明中,省略了對(duì)公知結(jié)構(gòu)和技術(shù)的描述,以避免不必要地混淆本公開(kāi)的概念。
[0014]在附圖中示出了根據(jù)本公開(kāi)實(shí)施例的各種結(jié)構(gòu)示意圖。這些圖并非是按比例繪制的,其中為了清楚表達(dá)的目的,放大了某些細(xì)節(jié),并且可能省略了某些細(xì)節(jié)。圖中所示出的各種區(qū)域、層的形狀以及它們之間的相對(duì)大小、位置關(guān)系僅是示例性的,實(shí)際中可能由于制造公差或技術(shù)限制而有所偏差,并且本領(lǐng)域技術(shù)人員根據(jù)實(shí)際所需可以另外設(shè)計(jì)具有不同形狀、大小、相對(duì)位置的區(qū)域/層。
[0015]在本公開(kāi)的上下文中,當(dāng)將一層/元件稱作位于另一層/元件“上”時(shí),該層/元件可以直接位于該另一層/元件上,或者它們之間可以存在居中層/元件。另外,如果在一種朝向中一層/元件位于另一層/元件“上”,那么當(dāng)調(diào)轉(zhuǎn)朝向時(shí),該層/元件可以位于該另一層/元件“下”。
[0016]在常規(guī)工藝中,在利用“偽”柵堆疊以及該偽柵堆疊兩側(cè)的側(cè)墻在襯底中制造出源區(qū)和漏區(qū)之后,保留兩側(cè)的側(cè)墻而在側(cè)墻之間限定出孔隙,通過(guò)填充孔隙來(lái)形成真正的柵堆疊。與此不同,在本公開(kāi)中,提出了一種“替代側(cè)墻”工藝。在形成源區(qū)和漏區(qū)之后,保留位于源區(qū)和漏區(qū)之一一側(cè)存在的材料層,并在該保留的材料層的側(cè)壁上以側(cè)墻的形式形成柵堆疊(特別是,柵導(dǎo)體)。從而可以在較大的空間(具體地,大致為柵區(qū)+源區(qū)和漏區(qū)中另一個(gè)的區(qū)域)上來(lái)形成柵堆疊,相比于僅在側(cè)墻之間的小孔隙中形成柵堆疊的常規(guī)工藝,可以使得工藝更加容易進(jìn)行。
[0017]根據(jù)本發(fā)明的實(shí)施例,可以利用掩蔽層來(lái)在襯底上的有源區(qū)中形成源區(qū)和漏區(qū)。具體地,例如可以利用第一掩蔽層來(lái)掩蔽有源區(qū),露出有源區(qū)的一部分,可以對(duì)該部分進(jìn)行處理以形成源區(qū)和漏區(qū)之一。另外,可以利用第二掩蔽層來(lái)掩蔽有源區(qū),露出有源區(qū)的另一部分,可以對(duì)該另一部分進(jìn)行處理以形成源區(qū)和漏區(qū)中另一個(gè)。
[0018]第一和第二掩蔽層可以按各種方式來(lái)形成,只要它們能夠掩蔽有源區(qū)并露出有源區(qū)的相應(yīng)部分,從而在源/漏形成工藝中充當(dāng)掩模。另外,第二掩蔽層可以包括第一掩蔽層的一部分。
[0019]在如上所述形成源區(qū)和漏區(qū)之后,可以對(duì)第二掩蔽層進(jìn)行構(gòu)圖,以去除第二掩蔽層的一部分,從而進(jìn)一步露出有源區(qū)的又一部分??梢栽诼冻龅脑撚忠徊糠稚蟻?lái)形成柵堆疊。例如,柵堆疊可以通過(guò)側(cè)墻工藝來(lái)形成。為了便于第二掩蔽層的構(gòu)圖,第二掩蔽層優(yōu)選地包括由不同材料構(gòu)成的若干部分,這些部分中的至少一些相對(duì)于彼此可以具有刻蝕選擇性,從而可以選擇性去除其中的一些部分。
[0020]本公開(kāi)可以各種形式呈現(xiàn),以下將描述其中一些示例。
[0021]首先,參照?qǐng)D1-9,描述根據(jù)本公開(kāi)一實(shí)施例的制造半導(dǎo)體器件的流程。
[0022]如圖1所示,提供襯底100。該襯底100可以是各種形式的襯底,例如但不限于體半導(dǎo)體材料襯底如體Si襯底、絕緣體上半導(dǎo)體(SOI)襯底、SiGe襯底等。在以下的描述中,為方便說(shuō)明,以體Si襯底為例進(jìn)行描述。在襯底100上,可以形成有淺溝槽隔離(STI)102,用以隔離單獨(dú)器件的有源區(qū)。STI 102例如可以包括氧化物(例如,氧化硅)。這里需要指出的是,在以下描述的示例中,為方便說(shuō)明,僅描述了形成單個(gè)器件的情況。但是本公開(kāi)不局限于此,而是可以應(yīng)用于形成兩個(gè)或更多器件的情況。
[0023]接下來(lái),如圖2所示,可選地在襯底100的表面上例如通過(guò)沉積形成一薄氧化物層(例如,氧化硅)104。該氧化物層104例如具有5-10nm的厚度,可以在隨后用來(lái)形成界面層(IL)。在襯底100上(在形成氧化物層104的情況下,在氧化物層104的表面上)例如通過(guò)沉積形成厚度約為100-200nm的第一子掩蔽層106。例如,第一子掩蔽層106可以包括氮化物(例如,氮化硅),且可以通過(guò)例如反應(yīng)離子刻蝕(RIE)被構(gòu)圖為覆蓋有源區(qū)的一部分(該部分大致對(duì)應(yīng)于隨后形成的源區(qū)或漏區(qū))。
[0024]在形成氧化物層104的情況下,如圖3所示,可以相對(duì)于第一子掩蔽層106(例如,氮化物)和襯底100 (例如,體Si),選擇性刻蝕氧化物層104,以形成例如厚度約為0.5-lnm的IL 108。這里,為了圖示方便,并沒(méi)有示出IL 108的厚度與氧化物層104的厚度之間的差異。
[0025]另外,如圖3所不,在第一子掩蔽層106的側(cè)壁上形成第一側(cè)墻112。例如,該第一側(cè)墻112被形成為具有約15nm-60nm的寬度,以覆蓋有源區(qū)的一部分(該部分大致對(duì)應(yīng)于隨后形成的柵區(qū))。第一側(cè)墻112例如可以包括多晶硅或非晶硅。存在多種手段來(lái)形成側(cè)墻,在此不對(duì)側(cè)墻的形成進(jìn)行詳細(xì)描述。
[0026]這樣,第一子掩蔽層106和第一側(cè)墻112 (構(gòu)成上述的“第一掩蔽層”)露出了有源區(qū)的一部分。此時(shí),可以進(jìn)行源/漏形成工藝,來(lái)在該露出的有源區(qū)部分中形成源區(qū)和漏區(qū)之一。例如,這可以如下進(jìn)行。
[0027]具體地,如圖3 (其中的豎直箭頭)所示,可以進(jìn)行延伸區(qū)(extension)注入,以形成延伸區(qū)116。例如,對(duì)于P型器件,可以通過(guò)注入P型雜質(zhì)如In、BF2或B ;對(duì)于η型器件,可以通過(guò)注入η型雜質(zhì)如As或P,來(lái)形成延伸區(qū)。這里需要指出的是,圖3中的虛線框116僅僅是為了圖示方便而示出為規(guī)則的矩形形狀。實(shí)際上,延伸區(qū)116的形狀由注入工藝決定,并且可能沒(méi)有明確的邊界。另外,為了優(yōu)化性能,可以在延伸區(qū)注入之前,進(jìn)行暈圈(halo)注入,如圖3中的傾斜箭頭所示。例如,對(duì)于P型器件,可以通過(guò)注入η型雜質(zhì)如As或P ;對(duì)于η型器件,可以通過(guò)注入P型雜質(zhì)如IruBF2或B,來(lái)形成暈圈(未示出)。
[0028]然后,如圖4中的箭頭所示,可以進(jìn)行源/漏注入,形成源/漏注入?yún)^(qū)118。對(duì)于P型器件,可以通過(guò)注入P型雜質(zhì)如IruBF2或B ;對(duì)于η型器件,可以通過(guò)注入η型雜質(zhì)如As或P,來(lái)形成源/漏注入?yún)^(qū)。這里需要指出的是,圖4中的虛線框118僅僅是為了圖示方便而示出為規(guī)則的矩形形狀。實(shí)際上,源/漏注入?yún)^(qū)118的形狀由注入工藝決定,并且可能沒(méi)有明確的邊界。
[0029]接下來(lái),如圖5所示,在襯底100上形成第二子掩蔽層120,以至少覆蓋上述形成的源區(qū)和漏區(qū)之一。第二子掩蔽層120例如可以包括氧化物(如氧化硅)。然后可以進(jìn)行平坦化處理例如化學(xué)機(jī)械拋光(CMP),以露出第一掩蔽層(第一子掩蔽層106、第一側(cè)墻112),以便隨后進(jìn)行處理。
[0030]隨后,如圖6所示,可以通過(guò)相對(duì)于第一側(cè)墻112 (例如,多晶硅或非晶硅)以及第二子掩蔽層120、氧化物層104 (例如,氧化硅),選擇性刻蝕第一子掩蔽層106 (例如,氮化硅),以去除第一掩蔽層106。這種選擇性刻蝕例如可以通過(guò)熱磷酸來(lái)進(jìn)行。
[0031]此時(shí),如圖6所示,第二子掩蔽層120和第一側(cè)墻112(構(gòu)成上述的“第二掩蔽層”)露出了有源區(qū)的一部分。此時(shí),可以進(jìn)行源/漏形成工藝,來(lái)在該露出的有源區(qū)部分中形成源區(qū)和漏區(qū)中另一個(gè)。例如,這可以如下進(jìn)行。
[0032]具體地,如圖6所示,可以進(jìn)行延伸區(qū)(extension)注入,以形成延伸區(qū)124。例如,對(duì)于P型器件,可以通過(guò)注入P型雜質(zhì)如IruBF2或B ;對(duì)于η型器件,可以通過(guò)注入η型雜質(zhì)如As或P,來(lái)形成延伸區(qū)。這里需要指出的是,圖6中的虛線框124僅僅是為了圖示方便而示出為規(guī)則的矩形形狀。實(shí)際上,延伸區(qū)124的形狀由注入工藝決定,并且可能沒(méi)有明確的邊界。另外,為了優(yōu)化性能,可以在延伸區(qū)注入之前,進(jìn)行暈圈(halo)注入。例如,對(duì)于P型器件,可以通過(guò)注入η型雜質(zhì)如As或P ;對(duì)于η型器件,可以通過(guò)注入P型雜質(zhì)如In、BF2或B,來(lái)形成暈圈(未示出)。然后,可以進(jìn)行源/漏注入,形成源/漏注入?yún)^(qū)126。對(duì)于P型器件,可以通過(guò)注入P型雜質(zhì)如IruBF2或B ;對(duì)于η型器件,可以通過(guò)注入η型雜質(zhì)如As或P,來(lái)形成源/漏注入?yún)^(qū)。這里需要指出的是,圖6中的虛線框126僅僅是為了圖示方便而示出為規(guī)則的矩形形狀。實(shí)際上,源/漏注入?yún)^(qū)126的形狀由注入工藝決定,并且可能沒(méi)有明確的邊界。
[0033]接下來(lái),如圖7所示,可以進(jìn)行退火處理例如尖峰退火、激光退火、快速退火等,以激活注入的雜質(zhì),形成最終的源/漏區(qū)128。然后,可以通過(guò)選擇性刻蝕,去除第一側(cè)墻112。例如,第一側(cè)墻112 (例如,多晶硅或非晶硅)可以通過(guò)TMAH溶液來(lái)選擇性去除。這樣,就在第二子掩蔽層120的一側(cè)留下了較大的空間(大致對(duì)應(yīng)于柵區(qū)+源區(qū)和漏區(qū)中另一個(gè)的區(qū)域),從而可以容易地進(jìn)行柵堆疊的形成。
[0034]然后,如圖8所示,形成柵堆疊。具體地,例如可以通過(guò)沉積形成第一柵介質(zhì)層142。例如,第一柵介質(zhì)層142可以包括高K柵介質(zhì)材料如HfO2,厚度可以為約2-4nm??蛇x地,在形成第一柵介質(zhì)層142之前,可以重構(gòu)IL。例如,如以上參考附圖3所述,可以通過(guò)對(duì)氧化物層104進(jìn)行選擇性刻蝕,來(lái)形成IL(未示出)。在第一柵介質(zhì)層142上,例如可以通過(guò)沉積依次形成浮柵層144和第二柵介質(zhì)層130。在第二柵介質(zhì)層130上,可以形成柵導(dǎo)體層134。例如,浮柵層144和柵導(dǎo)體層134可以包括金屬柵導(dǎo)體材料如T1、Co、N1、Al、W及其合金等;第二柵介質(zhì)層130可以包括高K柵介質(zhì)材料如HfO2,厚度可以為約2-4nm。
[0035]優(yōu)選地,在第二柵介質(zhì)層130和柵導(dǎo)體134之間還可以形成功函數(shù)調(diào)節(jié)層132。功函數(shù)調(diào)節(jié)層 132 例如可以包括 TaC、TiN、TaTbN, TaErN, TaYbN, TaSiN、HfSiN、MoSiN、RuTa,NiTa, MoN、TiSiN、TiCN、TaAlC、TiAIN、TaN、PtS1、Ni3S1、Pt、Ru、Ir、Mo、HfRu、RuOx 及其組合,厚度可以約為2-10nm。
[0036]對(duì)于柵導(dǎo)體層134,可以進(jìn)行構(gòu)圖,以形成側(cè)墻形式的柵導(dǎo)體。例如,可以通過(guò)控制側(cè)墻形成工藝中的參數(shù)如沉積厚度、RIE參數(shù)等,使得所形成的側(cè)墻形式的柵導(dǎo)體134基本上位于下方已經(jīng)形成的源區(qū)和漏區(qū)之間。
[0037]在形成柵導(dǎo)體之后,可以以柵導(dǎo)體為掩模,依次對(duì)(可選的)功函數(shù)調(diào)節(jié)層132、第二柵介質(zhì)層130、浮柵層144進(jìn)行構(gòu)圖,例如RIE。可選地,還可以進(jìn)一步對(duì)第一柵介質(zhì)層142進(jìn)行構(gòu)圖,例如RIE。
[0038]在此,優(yōu)選地如圖9所示,在對(duì)柵導(dǎo)體層134的構(gòu)圖之前,還在柵導(dǎo)體層134上形成構(gòu)圖的掩模層146 (例如,光刻膠),以覆蓋柵導(dǎo)體層134的一部分。在圖9所示的示例中,掩模層146覆蓋的柵導(dǎo)體層134的部分橫向延伸以至少能夠覆蓋(可選的)功函數(shù)調(diào)節(jié)層132、第二柵介質(zhì)層130、浮柵層144位于第二掩蔽子層120側(cè)壁上的部分。
[0039]然后,可以按側(cè)墻形成工藝來(lái)對(duì)柵導(dǎo)體層134進(jìn)行構(gòu)圖。這樣,得到的柵導(dǎo)體134除了以側(cè)墻形式形成于第二子掩蔽層120側(cè)壁上的部分之外,還包括由于掩模層146所覆蓋的部分而得到的橫向延伸部分。
[0040]隨后,可以以如此得到的柵導(dǎo)體為掩模,依次對(duì)(可選的)功函數(shù)調(diào)節(jié)層132、第二柵介質(zhì)層130、浮柵層144進(jìn)行構(gòu)圖,例如RIE。這樣,橫向延伸部分至少在橫向上覆蓋構(gòu)圖后的浮柵層144,從而可以更加可靠地避免浮柵層144與隨后可能在柵堆疊上方形成的接觸部發(fā)生電接觸。之后,可以去除掩模層146。
[0041 ] 可以通過(guò)沉積形成層間電介質(zhì)層,并進(jìn)行平坦化處理如CMP。層間電介質(zhì)層可以包括氧化物(例如,氧化硅)、氮化物或其組合。然后,可以形成接觸部等外圍部件,在此不再贅述。
[0042]這樣,就得到了根據(jù)本公開(kāi)的示例半導(dǎo)體器件。如圖9所示,該半導(dǎo)體器件可以包括在襯底上形成的源區(qū)和漏區(qū)(128)以及柵堆疊(142,140,130,132,134)。柵堆疊,尤其是其中的柵導(dǎo)體134,以側(cè)墻的形式形成于柵堆疊一側(cè)(圖9中的左側(cè))的掩蔽層(或者說(shuō),電介質(zhì)層)120的側(cè)壁上。
[0043]由于柵堆疊中包括浮柵層144,因此該半導(dǎo)體器件可以用作一種閃存器件。優(yōu)選地,如上所述,柵導(dǎo)體134包括橫向延伸部分,橫向延伸部分至少在橫向上覆蓋浮柵層144。
[0044]圖10是示出了根據(jù)本公開(kāi)另一實(shí)施例的半導(dǎo)體器件的示意圖。圖10所示的半導(dǎo)體器件與圖9所示的半導(dǎo)體器件的不同之處在于:柵堆疊,尤其是其中的柵導(dǎo)體134,以側(cè)墻的形式形成于柵堆疊一側(cè)(圖10中的左側(cè))的第二側(cè)墻114的側(cè)壁上。同樣,在圖10所示的示例中,柵導(dǎo)體還包括橫向延伸部分。
[0045]圖10所示的器件可以按以上結(jié)合圖1-9所述的工藝來(lái)制造。其中,第二側(cè)墻114例如可以是在去除第一側(cè)墻112 (參見(jiàn)以上結(jié)合圖7的描述)之后,在第二子掩蔽層120的側(cè)壁上另外形成的。例如,該第二側(cè)墻114可以包括氮化物(例如,氮化硅),其厚度可以為5-20nm?;蛘?,第二側(cè)墻114例如可以是在去除第一側(cè)墻112 (參見(jiàn)以上結(jié)合圖7的描述)的過(guò)程中,通過(guò)保留第一側(cè)墻112的一部分而形成的?;蛘?,第二側(cè)墻114例如可以是形成在第一側(cè)墻112的側(cè)壁上(參見(jiàn)圖4),然后在該第二側(cè)墻114的側(cè)壁上再形成第二子掩蔽層120 (參見(jiàn)圖5)。
[0046]接下來(lái),參照?qǐng)D11-17,描述根據(jù)本公開(kāi)另一實(shí)施例的制造半導(dǎo)體器件的流程。圖11-17與圖1-9中相似的附圖標(biāo)記表示相似的部件。在以下描述中,主要說(shuō)明該實(shí)施例與上述實(shí)施例之間的不同。
[0047]如圖11所示,提供襯底1000,該襯底1000上可以形成有STI1002。在襯底1000的表面上,可選地可以形成薄氧化物層1004。關(guān)于襯底1000和氧化物層1004的詳情,可以參見(jiàn)以上結(jié)合圖1-2對(duì)于襯底100和氧化物層104的描述。
[0048]在襯底1000上(在形成氧化物層1004的情況下,在氧化物層1004的表面上)例如通過(guò)沉積形成厚度約為100-200nm的第一子掩蔽層1006。例如,第一子掩蔽層1006可以包括氮化物(例如,氮化硅),且可以通過(guò)例如RIE被構(gòu)圖為覆蓋有源區(qū)的一部分(該部分大致對(duì)應(yīng)于隨后形成的源區(qū)或漏區(qū))。
[0049]根據(jù)本公開(kāi)的一個(gè)實(shí)施例,為更好地控制短溝道效應(yīng)以及抑制帶間泄露,如圖11所示,可以第一子掩蔽層1006為掩模,通過(guò)離子注入(圖中箭頭所示),形成超陡后退阱(SSRff) 1010。例如,對(duì)于P型器件,可以通過(guò)注入η型雜質(zhì)如As、P或Sb ;對(duì)于η型器件,可以通過(guò)注入P型雜質(zhì)如IruBF2或B,來(lái)形成SSRW。這里需要指出的是,圖11中的虛線框1010僅僅是為了圖示方便而示出為規(guī)則的矩形形狀。實(shí)際上,SSRff 1010的形狀由注入工藝決定,并且可能沒(méi)有明確的邊界。[0050]隨后,如圖12所不,在第一子掩蔽層1006的側(cè)壁上形成第一子側(cè)墻1012。例如,該第一子側(cè)墻1012被形成為具有約5-50nm的寬度,以覆蓋有源區(qū)的一部分(該部分大致對(duì)應(yīng)于隨后形成的柵區(qū))。第一子側(cè)墻1012例如可以包括多晶硅或非晶硅。在第一子側(cè)墻1012的側(cè)壁上,可以形成第二子側(cè)墻1014。例如,第二子側(cè)墻1014可以包括氧化物(例如,氧化硅),其尺寸可以與半導(dǎo)體器件的柵側(cè)墻相對(duì)應(yīng)(例如,寬度為約5-20nm)。存在多種手段來(lái)形成側(cè)墻,在此不對(duì)側(cè)墻的形成進(jìn)行詳細(xì)描述。
[0051]這樣,第一子側(cè)墻1012和第二子側(cè)墻1014(構(gòu)成“第一側(cè)墻”)以及第一子掩蔽層1006(構(gòu)成“第一掩蔽層”)露出了有源區(qū)的一部分。此時(shí),可以進(jìn)行源/漏形成工藝,來(lái)在該露出的有源區(qū)部分中形成源區(qū)和漏區(qū)之一。例如,可以利用以上結(jié)合圖3和4所述的工藝,形成暈圈(未示出)、延伸區(qū)1016和源/漏注入?yún)^(qū)1018。關(guān)于暈圈、延伸區(qū)1016和源/漏注入?yún)^(qū)1018的詳情,可以參見(jiàn)以上結(jié)合圖3和4的描述。
[0052]接下來(lái),如圖13所示,在襯底上形成第二子掩蔽層1020,以至少覆蓋上述形成的源區(qū)和漏區(qū)之一。第二子掩蔽層1020例如可以包括氧化物(例如,氧化硅)。然后可以進(jìn)行平坦化處理例如CMP,以露出第一子掩蔽層1006、第一側(cè)墻(包括第一子側(cè)墻1012和第二子側(cè)墻1014),以便隨后進(jìn)行處理(如以上結(jié)合圖5所述)。
[0053]然后,如圖14所示,可以通過(guò)選擇性刻蝕,去除第一子掩蔽層1006 (如以上結(jié)合圖6所述)。然后,可以在第一子側(cè)墻1012的側(cè)壁上形成第二側(cè)墻1022。例如,第二側(cè)墻1022可以包括氮化物(如,氮化硅),其尺寸可以與半導(dǎo)體器件的柵側(cè)墻相對(duì)應(yīng)(例如,寬度為約5_20nm)。
[0054]這樣,如圖14所示,第二子掩蔽層1020、第一側(cè)墻(包括第一子側(cè)墻1012和第二子側(cè)墻1014)和第二側(cè)墻1022(構(gòu)成“第二掩蔽層”)露出了有源區(qū)的一部分。此時(shí),可以進(jìn)行源/漏形成工藝,來(lái)在該露出的有源區(qū)部分中形成源區(qū)和漏區(qū)中另一個(gè)。例如,可以利用以上結(jié)合圖6所述的工藝,形成暈圈(未示出)、延伸區(qū)1024和源/漏注入?yún)^(qū)1026。關(guān)于暈圈、延伸區(qū)1024和源/漏注入?yún)^(qū)1026的詳情,可以參見(jiàn)以上結(jié)合圖6的描述。
[0055]接下來(lái),如圖15所示,可以進(jìn)行退火處理例如尖峰退火、激光退火、快速退火等,以激活注入的雜質(zhì),形成最終的源/漏區(qū)1028。
[0056]隨后,可以通過(guò)選擇性刻蝕,去除第二側(cè)墻1022和第一側(cè)墻的一部分(具體地,第一子側(cè)墻1012),使得留下第二子側(cè)墻1014。例如,第二側(cè)墻1022(例如,氮化硅)可以通過(guò)熱磷酸來(lái)選擇性去除,第一子側(cè)墻1012(例如,多晶硅或非晶硅)可以通過(guò)TMAH溶液來(lái)選擇性去除。這樣,就在第二子側(cè)墻1014的一側(cè)留下了較大的空間(大致對(duì)應(yīng)于柵區(qū)+所述源區(qū)和漏區(qū)中另一個(gè)的區(qū)域),從而可以容易地進(jìn)行柵堆疊的形成。
[0057]然后,如圖16所示,形成柵堆疊。例如,可以依次形成第一柵介質(zhì)層1042、浮柵層1044、第二柵介質(zhì)層1030、功函數(shù)調(diào)節(jié)層1032以及側(cè)墻形式的柵導(dǎo)體1034(如以上結(jié)合圖8和9所述)。優(yōu)選地,柵導(dǎo)體1034可以包括橫向延伸部分,以至少在橫向上覆蓋浮柵層1044。
[0058]此后,如圖17所示,可以通過(guò)沉積形成層間電介質(zhì)層1036,并進(jìn)行平坦化處理如CMP。層間電介質(zhì)層1036可以包括氧化物(例如,氧化硅)、氮化物或其組合。
[0059]然后,可以形成與源區(qū)和漏區(qū)相對(duì)應(yīng)的接觸部1040。接觸部1040例如可以包括金屬如W、Cu等。根據(jù)一實(shí)施例,為了增強(qiáng)接觸,還可以在源區(qū)和漏區(qū)中形成金屬硅化物層1038,從而接觸部1040通過(guò)金屬硅化物層1038與源區(qū)和漏區(qū)接觸。金屬硅化物層1038例如可以包括NiPtSi。存在多種手段來(lái)形成金屬硅化物層1038和接觸部1040,在此不再贅述。
[0060]這樣,就得到了根據(jù)本公開(kāi)的示例半導(dǎo)體器件。如圖17所示,該半導(dǎo)體器件可以包括在襯底上形成的源區(qū)和漏區(qū)(1028)以及柵堆疊(1042,1044,1030,1032,1034)。柵堆疊的一側(cè)(圖17中的左側(cè)),存在第二子側(cè)墻1014。柵堆疊,尤其是其中的柵導(dǎo)體1034,以側(cè)墻的形式形成于第二子側(cè)墻(或者說(shuō),柵側(cè)墻)1014的側(cè)壁上。優(yōu)選地,柵導(dǎo)體1034還可以包括橫向延伸部分,以至少在橫向上覆蓋浮柵層1044。該半導(dǎo)體器件可以包括非對(duì)稱的SSRW 1010,該SSRW1010大致在柵堆疊下方的半導(dǎo)體襯底中延伸,并延伸到柵堆疊一側(cè)的源/漏區(qū)。
[0061]以下,參照?qǐng)D18-20,描述根據(jù)本公開(kāi)另一實(shí)施例的制造半導(dǎo)體器件的流程。圖18-20與圖1-10中相似的附圖標(biāo)記表示相似的部件。在以下描述中,主要說(shuō)明該實(shí)施例與上述實(shí)施例之間的不同。
[0062]如圖18所示,提供襯底200,該襯底200上可以形成有STI 202。在襯底200的表面上,可選地可以形成薄氧化物層204。關(guān)于襯底200和氧化物層204的詳情,可以參見(jiàn)以上結(jié)合圖1-2對(duì)于襯底100和氧化物層104的描述。
[0063]在襯底200上(在形成氧化物層204的情況下,在氧化物層204的表面上)例如通過(guò)沉積形成厚度約為100-200nm的第一掩蔽層206。例如,第一掩蔽層206可以包括氮化物(例如,氮化硅),且可以通過(guò)例如RIE被構(gòu)圖為露出有源區(qū)的一部分(該部分大致對(duì)應(yīng)于隨后形成的源區(qū)或漏區(qū))。此時(shí),可以進(jìn)行源/漏形成工藝,來(lái)在該露出的有源區(qū)部分中形成源區(qū)和漏區(qū)之一。例如,可以利用以上結(jié)合圖3和4所述的工藝,形成暈圈(未示出)、延伸區(qū)216和源/漏注入?yún)^(qū)218。關(guān)于暈圈、延伸區(qū)216和源/漏注入?yún)^(qū)218的詳情,可以參見(jiàn)以上結(jié)合圖3和4的描述。
[0064]接下來(lái),如圖19所示,在襯底上形成第二子掩蔽層220,以至少覆蓋與上述形成的源區(qū)和漏區(qū)之一。第二子掩蔽層220例如可以包括氧化物(例如,氧化硅)。然后可以進(jìn)行平坦化處理例如CMP,以露出第一掩蔽層206,以便通過(guò)選擇性刻蝕,去除第一掩蔽層206。然后,在第二子掩蔽層220的側(cè)壁上形成第一側(cè)墻212。例如,該第一側(cè)墻212被形成為具有約15nm-60nm的寬度,以覆蓋有源區(qū)的一部分(該部分大致對(duì)應(yīng)于隨后形成的柵區(qū))。第一側(cè)墻212例如可以包括多晶硅或非晶硅。
[0065]這樣,第二子掩蔽層220和第一側(cè)墻212 (構(gòu)成“第二掩蔽層”)露出了有源區(qū)的一部分。此時(shí),可以進(jìn)行源/漏形成工藝,來(lái)在該露出的有源區(qū)部分中形成源區(qū)和漏區(qū)中另一個(gè)。例如,可以利用以上結(jié)合圖6所述的工藝,形成暈圈(未示出)、延伸區(qū)224和源/漏注入?yún)^(qū)226。關(guān)于暈圈、延伸區(qū)224和源/漏注入?yún)^(qū)226的詳情,可以參見(jiàn)以上結(jié)合圖6的描述。
[0066]接下來(lái),如圖20所示,可以進(jìn)行退火處理例如尖峰退火、激光退火、快速退火等,以激活注入的雜質(zhì),形成最終的源/漏區(qū)228。
[0067]隨后,可以通過(guò)選擇性刻蝕,去除第一側(cè)墻212。例如,第一側(cè)墻212 (例如,多晶硅或非晶硅)可以通過(guò)TMAH溶液來(lái)選擇性去除。這樣,就在第二子掩蔽層220的一側(cè)留下了較大的空間(大致對(duì)應(yīng)于柵區(qū)+所述源區(qū)和漏區(qū)中另一個(gè)的區(qū)域),從而可以容易地進(jìn)行柵堆疊的形成。例如,可以依次形成第一柵介質(zhì)層242、浮柵層244、第二柵介質(zhì)層230、功函數(shù)調(diào)節(jié)層232以及側(cè)墻形式的柵導(dǎo)體234 (如以上結(jié)合圖8和9所述)。優(yōu)選地,柵導(dǎo)體234可以包括橫向延伸部分,以至少在橫向上覆蓋浮柵層244。圖20所示的器件與圖9所示的器件在結(jié)構(gòu)上基本一致。
[0068]盡管在對(duì)圖18-20所示的實(shí)施例進(jìn)行描述時(shí)并未提及IL,但是可以如上述實(shí)施例一樣進(jìn)行形成IL的工藝。
[0069]圖21是示出了根據(jù)本公開(kāi)另一實(shí)施例的半導(dǎo)體器件的示意圖。圖21所示的半導(dǎo)體器件與圖20所示的半導(dǎo)體器件的不同之處在于:柵堆疊,尤其是其中的柵導(dǎo)體234,以側(cè)墻的形式形成于柵堆疊一側(cè)(圖21中的左側(cè))的第二側(cè)墻214的側(cè)壁上。
[0070]圖21所示的器件可以按以上結(jié)合圖18-20所述的工藝來(lái)制造。其中,第二側(cè)墻214例如可以是在去除第一側(cè)墻212 (參見(jiàn)以上結(jié)合圖20的描述)之后,在第二子掩蔽層220的側(cè)壁上另外形成的。例如,該第二側(cè)墻214可以包括氮化物(例如,氮化硅),其厚度可以為5-20nm。或者,第二側(cè)墻214例如可以是在去除第一掩蔽層206 (參見(jiàn)以上結(jié)合圖19的描述)的過(guò)程中,通過(guò)保留第一掩蔽層206的一部分而形成的?;蛘?,第二側(cè)墻214可以形成在第二子掩蔽層220的側(cè)壁上,然后在第二側(cè)墻214的側(cè)壁上形成第一側(cè)墻212 (參見(jiàn)圖19)。
[0071]以下,參照?qǐng)D22?26,描述根據(jù)本公開(kāi)另一實(shí)施例的制造半導(dǎo)體器件的流程。圖22-26與圖1-10中相似的附圖標(biāo)記表示相似的部件。在以下描述中,主要說(shuō)明該實(shí)施例與上述實(shí)施例之間的不同。
[0072]如圖22所示,提供襯底2000,該襯底2000上可以形成有STI2002。在襯底2000的表面上,可選地可以形成薄氧化物層2004。關(guān)于襯底2000和氧化物層2004的詳情,可以參見(jiàn)以上結(jié)合圖1-2對(duì)于襯底100和氧化物層104的描述。
[0073]在襯底2000上(在形成氧化物層2004的情況下,在氧化物層2004的表面上)例如通過(guò)沉積形成厚度約為100-200nm的第一子掩蔽層2006。例如,第一子掩蔽層2006可以包括氮化物(例如,氮化硅)。在第一子掩蔽層2006的側(cè)壁上,可以形成第一子側(cè)墻2014。例如,第一子側(cè)墻2014可以包括氧化物(例如,氧化硅),其尺寸可以與半導(dǎo)體器件的柵側(cè)墻相對(duì)應(yīng)(例如,寬度為約5-20nm)。這樣,第一子掩蔽層2006和第一子側(cè)墻2014(構(gòu)成“第一掩蔽層”)露出有源區(qū)的一部分(大致對(duì)應(yīng)于隨后形成的源區(qū)或漏區(qū))。此時(shí),可以進(jìn)行源/漏形成工藝,來(lái)在該露出的有源區(qū)部分中形成源區(qū)和漏區(qū)之一。例如,可以利用以上結(jié)合圖3和4所述的工藝,形成暈圈(未示出)、延伸區(qū)2016和源/漏注入?yún)^(qū)2018。關(guān)于暈圈、延伸區(qū)2016和源/漏注入?yún)^(qū)2018的詳情,可以參見(jiàn)以上結(jié)合圖3和4的描述。
[0074]接下來(lái),如圖23所示,在襯底上形成第二子掩蔽層2020,以至少覆蓋與上述形成的源區(qū)和漏區(qū)之一。第二子掩蔽層2020例如可以包括氧化物(例如,氧化硅)。然后可以進(jìn)行平坦化處理例如CMP,以露出第一子掩蔽層2006、第一子側(cè)墻2014,之后通過(guò)選擇性刻蝕,去除第一子掩蔽層2006。
[0075]根據(jù)本公開(kāi)的一實(shí)施例,為更好地控制短溝道效應(yīng)以及抑制帶間泄露,如圖23所示,可以第二子掩蔽層2020和第一子側(cè)墻2014為掩模,通過(guò)離子注入,形成SSRW 2010。關(guān)于SSRW 2010的詳情,可以參見(jiàn)以上結(jié)合圖11的描述。
[0076]然后,如圖24所示,在第一子側(cè)墻2014的側(cè)壁上形成第二子側(cè)墻2012。第二子側(cè)墻2012被形成為具有約5-50nm的寬度,以覆蓋有源區(qū)的一部分(大致對(duì)應(yīng)于隨后形成的柵區(qū))。第二子側(cè)墻2012例如可以包括多晶硅或非晶硅。在第二子側(cè)墻2012的側(cè)壁上,可以形成第三子側(cè)墻2022。例如,第三子側(cè)墻2022可以包括氮化物(例如,氮化硅),其尺寸可以與半導(dǎo)體器件的柵側(cè)墻相對(duì)應(yīng)(例如,寬度為約5-20nm)。這樣,第二掩蔽層2020、第一子側(cè)墻214、第二子側(cè)墻2012和第三子側(cè)墻2022(構(gòu)成“第二掩蔽層”)露出了有源區(qū)的一部分。此時(shí),可以進(jìn)行源/漏形成工藝,來(lái)在該露出的有源區(qū)部分中形成源區(qū)和漏區(qū)中另一個(gè)。例如,可以利用以上結(jié)合圖6所述的工藝,形成暈圈(未示出)、延伸區(qū)2024和源/漏注入?yún)^(qū)2026。關(guān)于暈圈、延伸區(qū)2024和源/漏注入?yún)^(qū)2026的詳情,可以參見(jiàn)以上結(jié)合圖6的描述。
[0077]接下來(lái),如圖25所示,可以進(jìn)行退火處理例如尖峰退火、激光退火、快速退火等,以激活注入的雜質(zhì),形成最終的源/漏區(qū)2028。
[0078]隨后,可以通過(guò)選擇性刻蝕,去除第二子側(cè)墻2012和第三子側(cè)墻2022,使得留下第一子側(cè)墻2014。例如,第二子側(cè)墻2012 (例如,多晶硅或非晶硅)可以通過(guò)TMAH溶液來(lái)選擇性去除,第三子側(cè)墻2022(例如,氮化硅)可以通過(guò)熱磷酸來(lái)選擇性去除。這樣,就在第一子側(cè)墻2014的一側(cè)留下了較大的空間(大致對(duì)應(yīng)于柵區(qū)+所述源區(qū)和漏區(qū)中另一個(gè)的區(qū)域),從而可以容易地進(jìn)行柵堆疊的形成。
[0079]接下來(lái)的操作可以與圖16所示的操作相同,在此不再贅述。例如,形成柵堆疊(包括第一柵介質(zhì)層2042、浮柵層2044、第二柵介質(zhì)層2030、功函數(shù)調(diào)節(jié)層2032和側(cè)墻形式的柵導(dǎo)體2034)。優(yōu)選地,柵導(dǎo)體2034還可以包括橫向延伸部分,以至少在橫向上部分地覆蓋浮柵層2044。得到的器件與圖16所示的器件也基本上類似,除了 SSRW2010偏向不同一側(cè)之外。
[0080]盡管在對(duì)圖22-26所示的實(shí)施例進(jìn)行描述時(shí)并未提及IL,但是可以如上述實(shí)施例一樣進(jìn)行形成IL的工藝。
[0081]在以上的描述中,對(duì)于各層的構(gòu)圖、刻蝕等技術(shù)細(xì)節(jié)并沒(méi)有做出詳細(xì)的說(shuō)明。但是本領(lǐng)域技術(shù)人員應(yīng)當(dāng)理解,可以通過(guò)各種技術(shù)手段,來(lái)形成所需形狀的層、區(qū)域等。另外,為了形成同一結(jié)構(gòu),本領(lǐng)域技術(shù)人員還可以設(shè)計(jì)出與以上描述的方法并不完全相同的方法。另外,盡管在以上分別描述了各實(shí)施例,但是這并不意味著各個(gè)實(shí)施例中的措施不能有利地結(jié)合使用。
[0082]以上對(duì)本公開(kāi)的實(shí)施例進(jìn)行了描述。但是,這些實(shí)施例僅僅是為了說(shuō)明的目的,而并非為了限制本公開(kāi)的范圍。本公開(kāi)的范圍由所附權(quán)利要求及其等價(jià)物限定。不脫離本公開(kāi)的范圍,本領(lǐng)域技術(shù)人員可以做出多種替代和修改,這些替代和修改都應(yīng)落在本公開(kāi)的范圍之內(nèi)。
【權(quán)利要求】
1.一種制造半導(dǎo)體器件的方法,包括: 在襯底上形成第一掩蔽層,并以第一掩蔽層為掩模形成源區(qū)和漏區(qū)之一; 在襯底上形成第二掩蔽層,并以第二掩蔽層為掩模形成源區(qū)和漏區(qū)中另一個(gè); 去除第二掩蔽層的一部分,所述一部分靠近所述源區(qū)和漏區(qū)中另一個(gè);以及形成第一柵介質(zhì)層、浮柵層、第二柵介質(zhì)層,并在第二掩蔽層的剩余部分的側(cè)壁上以側(cè)墻的形式形成柵導(dǎo)體。
2.根據(jù)權(quán)利要求1所述的方法,其中 形成第一掩蔽層的操作包括: 在襯底上形成第一子掩蔽層;以及 在第一子掩蔽層的側(cè)壁上形成第一側(cè)墻, 形成第二掩蔽層的操作包括: 在襯底上形成第二子掩蔽層,并去除第一子掩蔽層, 其中,第二子掩蔽層和第一側(cè)墻兩者形成所述第二掩蔽層,以及 去除第二掩蔽層的一部分的操作包括: 去除第一側(cè)墻的至少一部分。
3.根據(jù)權(quán)利要求2所述的方法,其中,形成第一側(cè)墻的操作包括: 在第一子掩蔽層的側(cè)壁上形成第一子側(cè)墻;以及 在第一子側(cè)墻的側(cè)壁上形成第二子側(cè)墻。
4.根據(jù)權(quán)利要求3所述的方法,其中,形成第二掩蔽層的操作還包括: 在第一側(cè)墻的側(cè)壁上形成第二側(cè)墻,所述第一側(cè)墻夾于所述第二側(cè)墻和第二子掩蔽層之間; 其中第二子掩蔽層、第一側(cè)墻和第二側(cè)墻一起形成所述第二掩蔽層。
5.根據(jù)權(quán)利要求4所述的方法,其中,去除第二掩蔽層的一部分的操作包括: 去除第二側(cè)墻和第一子側(cè)墻。
6.根據(jù)權(quán)利要求4所述的方法,其中, 第一子掩蔽層包括氮化物, 第二子掩蔽層包括氧化物, 第一子側(cè)墻包括多晶硅或非晶硅, 第二子側(cè)墻包括氧化物, 第二側(cè)墻包括氮化物。
7.根據(jù)權(quán)利要求2所述的方法,還包括: 以第一子掩蔽層為掩模,在襯底中形成超陡后退阱。
8.根據(jù)權(quán)利要求1所述的方法,其中 形成第二掩蔽層的操作包括: 在襯底上形成第二子掩蔽層,并去除第一掩蔽層的至少一部分;以及 在第二子掩蔽層或者在第一掩蔽層的剩余部分的側(cè)壁上形成第一側(cè)墻, 其中,第二子掩蔽層、可能的第一掩蔽層的剩余部分和第一側(cè)墻一起形成所述第二掩蔽層,以及 去除第二掩蔽層的一部分的操作包括:去除第一側(cè)墻。
9.根據(jù)權(quán)利要求8所述的方法,其中 形成第一掩蔽層的操作包括: 形成第一子掩蔽層;以及 在第一子掩蔽層的側(cè)壁上形成第一子側(cè)墻, 去除第一掩蔽層的至少一部分的操作包括: 去除第一子掩蔽層。
10.根據(jù)權(quán)利要求9所述的方法,其中,形成第一側(cè)墻的操作包括: 在第一子側(cè)墻的側(cè)壁上形成第二子側(cè)墻;以及 在第二子側(cè)墻的側(cè)壁上形成第三子側(cè)墻。
11.根據(jù)權(quán)利要求10所述的方法,其中, 第一子掩蔽層包括氮化物, 第二子掩蔽層包括氧化物, 第一子側(cè)墻包括氧化物, 第二子側(cè)墻包括多晶硅或非晶硅, 第三子側(cè)墻包括氮化物。
12.根據(jù)權(quán)利要求9所述的方法,還包括: 以第二子掩蔽層和第一子側(cè)墻為掩模,在襯底中形成超陡后退阱。
13.根據(jù)權(quán)利要I所述的方法,其中, 形成柵導(dǎo)體的步驟包括: 形成柵導(dǎo)體層; 在柵導(dǎo)體層上形成構(gòu)圖的掩模層,以至少覆蓋所述柵導(dǎo)體層的一部分;以及 對(duì)柵導(dǎo)體層進(jìn)行構(gòu)圖,以得到柵導(dǎo)體, 該方法還包括:以柵導(dǎo)體為掩模,至少對(duì)第二柵介質(zhì)層和浮柵層進(jìn)行構(gòu)圖, 其中,被掩模層覆蓋的柵導(dǎo)體層部分構(gòu)成所述側(cè)墻形式的柵導(dǎo)體的橫向延伸部分,所述橫向延伸部分至少在橫向上覆蓋構(gòu)圖后的浮柵層。
14.根據(jù)權(quán)利要I所述的方法,其中,形成源區(qū)或漏區(qū)包括: 執(zhí)行延伸區(qū)注入;和 執(zhí)行源/漏注入。
15.根據(jù)權(quán)利要求14所述的方法,其中,形成源區(qū)或漏區(qū)還包括: 執(zhí)行暈圈注入。
16.一種半導(dǎo)體器件,包括: 襯底;以及 在襯底上形成的源區(qū)和漏區(qū)以及柵堆疊, 其中,所述柵堆疊包括: 第一柵介質(zhì); 浮柵層; 第二柵介質(zhì);和 柵導(dǎo)體,所述柵導(dǎo)體以側(cè)墻形式形成于位于柵堆疊一側(cè)的電介質(zhì)層或者柵側(cè)墻的側(cè)壁上。
17.根據(jù)權(quán)利要求16所述的半導(dǎo)體器件,其中,第一和第二柵介質(zhì)層包括高K電介質(zhì)材料,浮柵層和柵導(dǎo)體包括金屬材料。
18.根據(jù)權(quán)利要求16所述的半導(dǎo)體器件,還包括:設(shè)置在第二柵介質(zhì)層和柵導(dǎo)體之間的功函數(shù)調(diào)節(jié)層。
19.根據(jù)權(quán)利要求18所述的半導(dǎo)體器件,其中,所述功函數(shù)調(diào)節(jié)層包括TaC、TiN、TaTbN, TaErN, TaYbN, TaSiN、HfSiN、MoSiN、RuTa, NiTa, MoN、TiSiN、TiCN、TaAlC、TiAIN、TaN、PtS1、Ni3S1、Pt、Ru、Ir、Mo、HfRu、RuOx 及其組合。
20.根據(jù)權(quán)利要求16所述的半導(dǎo)體器件,還包括: 在襯底中形成的非對(duì)稱超陡后退阱,該超陡后退阱延伸至源區(qū)或漏區(qū)一側(cè)。
21.根據(jù)權(quán)利要求16所述的半導(dǎo)體器件,其中,所述柵導(dǎo)體還包括橫向延伸部分,所述橫向延伸部 分至少在橫向上覆蓋所述浮柵層。
【文檔編號(hào)】H01L29/423GK103811316SQ201210441393
【公開(kāi)日】2014年5月21日 申請(qǐng)日期:2012年11月7日 優(yōu)先權(quán)日:2012年11月7日
【發(fā)明者】朱慧瓏, 梁擎擎, 鐘匯才 申請(qǐng)人:中國(guó)科學(xué)院微電子研究所