專利名稱:具有同步化輸出的分頻器的制作方法
技術(shù)領(lǐng)域:
本發(fā)明大體上涉及電子裝置,且更具體地說,涉及分頻器。
背景技術(shù):
分頻器為接收處于第一頻率的時(shí)鐘信號(hào)、在頻率上對(duì)所述時(shí)鐘信號(hào)進(jìn)行劃分且提供具有為第一頻率的分?jǐn)?shù)的第二頻率的劃分器輸出信號(hào)的電路。分頻器通常用于例如鎖相回路(PLL)、頻率合成器、下變頻轉(zhuǎn)換器、上變頻轉(zhuǎn)換器等各種電路塊中。這些應(yīng)用常常需要來自分頻器的差分輸出信號(hào)。非常需要可產(chǎn)生具有良好信號(hào)特性的差分輸出信號(hào)且同時(shí)消耗低功率的分頻器。
發(fā)明內(nèi)容
本文中描述一種可提供具有良好信號(hào)特性的差分輸出信號(hào)且同時(shí)消耗低功率的同步化分頻器。在一個(gè)示范性設(shè)計(jì)中,所述同步化分頻器包括單端分頻器及同步電路。所述單端分頻器在頻率上對(duì)時(shí)鐘信號(hào)進(jìn)行劃分且提供第一及第二單端信號(hào),所述第一與第二單端信號(hào)可為具有時(shí)序偏斜的互補(bǔ)信號(hào)。所述同步電路基于所述時(shí)鐘信號(hào)對(duì)所述第一及第二單端信號(hào)進(jìn)行重新取樣且提供具有減小的時(shí)序偏斜的差分輸出信號(hào)。在一個(gè)示范性設(shè)計(jì)中,所述單端分頻器包括耦合成回路的三個(gè)反相器。所述反相器中的兩者可基于時(shí)鐘信號(hào)的非反相版本及反相版本加以鎖存。所述第一及第二單端信號(hào)可由兩個(gè)反相器提供。在一個(gè)示范性設(shè)計(jì)中,所述同步電路包括分別耦合到第一及第二反相器的第一及第二開關(guān)。所述第一開關(guān)及所述第一反相器可形成對(duì)所述第一單端信號(hào)進(jìn)行重新取樣的第一取樣與保持電路或第一鎖存器。所述第二開關(guān)及所述第二反相器可形成對(duì)所述第二單端信號(hào)進(jìn)行重新取樣的第二取樣與保持電路或第二鎖存器。下文描述同步電路的其它示范性設(shè)計(jì)。下文進(jìn)一步詳細(xì)描述本發(fā)明的各種方面及特征。
圖1展示無線通信裝置的框圖。圖2展示具有差分輸出信號(hào)的分頻器。圖3展示同步化分頻器。圖4展示具有MOS晶體管的同步化分頻器的示范性設(shè)計(jì)。圖5展示圖3中的同步化分頻器的時(shí)序圖。圖6及圖7展示同步化分頻器的兩個(gè)額外示范性設(shè)計(jì)。圖8展示提供差分同相(I)及正交(Q)本機(jī)振蕩器(LO)信號(hào)的同步化分頻器的另一示范性設(shè)計(jì)。圖9展示用于產(chǎn)生差分分頻器輸出信號(hào)的過程。
具體實(shí)施例方式詞“示范性”在本文中用以意指“充當(dāng)實(shí)例、例子或說明”。本文中描述為“示范性” 的任何設(shè)計(jì)未必應(yīng)解釋為比其它設(shè)計(jì)優(yōu)選或有利。本文中所描述的同步化分頻器可用于各種電子裝置。舉例來說,所述同步化分頻器可用于無線通信裝置、蜂窩式電話、個(gè)人數(shù)字助理(PDA)、手持式裝置、無線調(diào)制解調(diào)器、 膝上型計(jì)算機(jī)、無繩電話、藍(lán)牙裝置、廣播接收器等。為清晰起見,下文中描述同步化分頻器對(duì)于無線通信裝置的使用。圖1展示可供實(shí)施同步化分頻器的無線通信裝置100的示范性設(shè)計(jì)的框圖。在圖 1所示的示范性設(shè)計(jì)中,無線裝置100包括收發(fā)器120及具有用以存儲(chǔ)數(shù)據(jù)及程序代碼的存儲(chǔ)器112的數(shù)據(jù)處理器110。收發(fā)器120包括支持雙向通信的發(fā)射器130及接收器150。 一般來說,無線裝置100可包括用于任何數(shù)目的通信系統(tǒng)及頻帶的任何數(shù)目的發(fā)射器及任何數(shù)目的接收器??捎贸獠钍?super-heterodyne)架構(gòu)或直接轉(zhuǎn)換架構(gòu)來實(shí)施發(fā)射器或接收器。在超外差式架構(gòu)中,將信號(hào)在多個(gè)級(jí)中在射頻(RF)與基帶之間進(jìn)行頻率轉(zhuǎn)換,例如,在一個(gè)級(jí)中從RF轉(zhuǎn)換為中間頻率(IF)且接著在接收器的另一級(jí)中從IF轉(zhuǎn)換為基帶。在直接轉(zhuǎn)換架構(gòu)中,將信號(hào)在一個(gè)級(jí)中在RF與基帶之間進(jìn)行頻率轉(zhuǎn)換。超外差式架構(gòu)及直接轉(zhuǎn)換架構(gòu)可使用不同電路塊及/或具有不同要求。在圖1所示的示范性設(shè)計(jì)中,用直接轉(zhuǎn)換架構(gòu)實(shí)施發(fā)射器130及接收器150。在發(fā)射路徑中,數(shù)據(jù)處理器110處理待發(fā)射的數(shù)據(jù)且將I模擬輸出信號(hào)(Iott)及 Q模擬輸出信號(hào)(Qqut)提供到發(fā)射器130。在發(fā)射器130內(nèi),低通濾波器13 及132b分別對(duì)I及Q模擬輸出信號(hào)進(jìn)行濾波以移除由先前數(shù)/模轉(zhuǎn)換引起的不合需要的圖像。放大器 (Amp) 13 及134b分別放大來自低通濾波器13 及132b的信號(hào),且提供I及Q基帶信號(hào)。 上變頻轉(zhuǎn)換器136接收I及Q基帶信號(hào)以及來自發(fā)射(TX)本機(jī)振蕩器(LO)信號(hào)產(chǎn)生器 170的I TX LO信號(hào)(Itx uj)及Q TX LO信號(hào)(Qtx uj)。在上變頻轉(zhuǎn)換器136內(nèi),混頻器138a 用I TX LO信號(hào)對(duì)所述I基帶信號(hào)進(jìn)行上變頻轉(zhuǎn)換,混頻器138b用Q TX LO信號(hào)對(duì)所述Q 基帶信號(hào)進(jìn)行上變頻轉(zhuǎn)換,且求和器140對(duì)混頻器138a與138b的輸出求和且提供經(jīng)上變頻轉(zhuǎn)換的信號(hào)。濾波器142對(duì)所述經(jīng)上變頻轉(zhuǎn)換的信號(hào)進(jìn)行濾波以移除由上變頻轉(zhuǎn)換以及接收頻帶中的噪聲引起的不合需要的圖像。功率放大器(PA) 144放大來自濾波器142的信號(hào)以獲得所要輸出功率電平且提供發(fā)射RF信號(hào)。所述發(fā)射RF信號(hào)通過雙工器或開關(guān)146 路由且經(jīng)由天線148發(fā)射。在接收路徑中,天線148接收由基站發(fā)射的信號(hào)且提供所接收的RF信號(hào),所述RF 信號(hào)通過雙工器或開關(guān)146路由且提供到低噪聲放大器(LNA) 152。所述所接收的RF信號(hào)由LNA152放大且由濾波器154濾波以獲得所要的RF輸入信號(hào)。下變頻轉(zhuǎn)換器156接收RF 輸入信號(hào)及來自接收(RX) LO信號(hào)產(chǎn)生器180的I RX LO信號(hào)(Ικχ 及Q RX LO信號(hào)(Qkx L0)o在下變頻轉(zhuǎn)換器156內(nèi),混頻器158a用所述I RX LO信號(hào)對(duì)所述RF輸入信號(hào)進(jìn)行下變頻轉(zhuǎn)換且提供I基帶信號(hào)?;祛l器158b用所述Q RX LO信號(hào)對(duì)所述RF輸入信號(hào)進(jìn)行下變頻轉(zhuǎn)換且提供Q基帶信號(hào)。所述I及Q基帶信號(hào)由放大器16 及162b放大且由低通濾波器16 及164b進(jìn)一步濾波以獲得I模擬輸入信號(hào)(Iin)及Q模擬輸入信號(hào)0 ΙΝ),所述 I模擬輸入信號(hào)(Iin)及所述Q模擬輸入信號(hào)0 ΙΝ)經(jīng)提供到數(shù)據(jù)處理器110。
TX LO信號(hào)產(chǎn)生器170產(chǎn)生用于上變頻轉(zhuǎn)換的I及Q TX LO信號(hào)。RX LO信號(hào)產(chǎn)生器180產(chǎn)生用于下變頻轉(zhuǎn)換的I及Q RX LO信號(hào)。每一 LO信號(hào)為具有特定基本頻率的周期性信號(hào)。PLL 172從數(shù)據(jù)處理器110接收時(shí)序信息且產(chǎn)生用以調(diào)整來自LO信號(hào)產(chǎn)生器 170的TX LO信號(hào)的頻率及/或相位的控制信號(hào)。類似地,PLL 182從數(shù)據(jù)處理器110接收時(shí)序信息且產(chǎn)生用以調(diào)整來自LO信號(hào)產(chǎn)生器180的RX LO信號(hào)的頻率及/或相位的控制信號(hào)。圖1展示示范性收發(fā)器設(shè)計(jì)。一般來說,可由放大器、濾波器、上變頻轉(zhuǎn)換器、下變頻轉(zhuǎn)換器等中的一個(gè)或一個(gè)以上級(jí)來執(zhí)行對(duì)發(fā)射器及接收器中的信號(hào)的調(diào)節(jié)。這些電路塊可布置成不同于圖1所示的配置。此外,未在圖1中展示的其它電路塊也可用以調(diào)節(jié)發(fā)射器及接收器中的信號(hào)。還可省略圖1中的一些電路塊。收發(fā)器120的全部或一部分可實(shí)施于一個(gè)或一個(gè)以上模擬集成電路(IC)、RF IC(RFIC)、混合信號(hào)IC等上。LO信號(hào)產(chǎn)生器170及180可各自包括接收時(shí)鐘信號(hào)且提供劃分器輸出信號(hào)的分頻器。所述時(shí)鐘信號(hào)可由壓控振蕩器(VCO)或一些其它類型的振蕩器產(chǎn)生。時(shí)鐘信號(hào)還可稱作VCO信號(hào)、振蕩器信號(hào)等。在任何情況下,可能需要從分頻器獲得差分輸出信號(hào)。圖2展示具有差分輸出信號(hào)的分頻器200的常規(guī)設(shè)計(jì)的示意圖。分頻器200包括耦合成回路的三個(gè)反相器220、230及M0。反相器220使其輸入端耦合到反相器MO的輸出端,且使其輸出端耦合到反相器230的輸入端。反相器230使其輸出端耦合到反相器MO 的輸入端。反相器220、230及MO的輸出端分別標(biāo)記為節(jié)點(diǎn)A、B及C。開關(guān)222及232使一個(gè)末端耦合到上部電源Vdd且使另一末端分別耦合到反相器220及230的上部供應(yīng)輸入端。開關(guān)2M及234使一個(gè)末端耦合到下部電源Vss(例如,電路接地)且使另一末端分別耦合到反相器220及230的下部供應(yīng)輸入端。開關(guān)222及224由反相時(shí)鐘信號(hào)CLKb控制。 開關(guān)232及234由非反相時(shí)鐘信號(hào)CLK控制。反相器240提供非反相輸出信號(hào)OUT。傳輸門242使一個(gè)末端耦合到節(jié)點(diǎn)B且使另一末端提供反相輸出信號(hào)OUTb。反相器220以及開關(guān)222及2M形成第一級(jí),且充當(dāng)將來自反相器MO的信號(hào)鎖存于CLKb信號(hào)的上升沿上的第一鎖存器。反相器230以及開關(guān)232及2;34形成第二級(jí),且充當(dāng)將來自反相器220的信號(hào)鎖存于CLK信號(hào)的上升沿上的第二鎖存器。因?yàn)槿齻€(gè)反相器 220、230及240耦合成回路,所以在第一鎖存器的輸出端(或節(jié)點(diǎn)A)處的信號(hào)在由CLKb信號(hào)鎖存時(shí)雙態(tài)觸發(fā),且在第二鎖存器的輸出端(或節(jié)點(diǎn)B)處的信號(hào)也在由CLK信號(hào)鎖存時(shí)雙態(tài)觸發(fā)。反相器220、230及240以及開關(guān)222、224、232及2;34形成提供OUT信號(hào)的單端分頻器。單端分頻器為對(duì)單端信號(hào)進(jìn)行操作的分頻器。傳輸門242提供與OUT信號(hào)互補(bǔ)的 OUTb信號(hào)。OUT信號(hào)與OUTb信號(hào)為分頻器200的差分輸出信號(hào)。傳輸門242通常經(jīng)設(shè)計(jì)成具有與反相器MO的延遲匹配的延遲。然而,傳輸門M2的延遲可歸因于IC工藝、輸出負(fù)載、供應(yīng)電壓及溫度的變化而不同于反相器240的延遲,且可進(jìn)一步為頻率相依的。延遲的差異可導(dǎo)致OUT信號(hào)與OUTb信號(hào)之間的時(shí)序偏斜。時(shí)序偏斜可不利地影響利用來自分頻器200的OUT信號(hào)及OUTb信號(hào)的電路塊的性能。時(shí)序偏斜還可稱作時(shí)序誤差、相位誤差、 相位偏斜等。差分分頻器可用以產(chǎn)生差分輸出信號(hào)。然而,差分分頻器可能消耗較多功率,且可能因此對(duì)于例如無線裝置等低功率應(yīng)用來說不合需要。此外,差分分頻器可具有其它缺點(diǎn),例如實(shí)施于IC上所需的較大裸片面積、較低最大操作頻率等。在一方面中,由單端分頻器及同步電路構(gòu)成的同步化分頻器可用以產(chǎn)生差分輸出信號(hào)。單端分頻器的使用可減小功率消耗、減小用于實(shí)施的裸片面積且改進(jìn)操作速度。同步電路可接收單端信號(hào)且提供具有良好信號(hào)特性的差分輸出信號(hào)。同步化分頻器可用于TX LO信號(hào)產(chǎn)生器170、RX LO信號(hào)產(chǎn)生器180及/或圖1中的其它電路塊。圖3展示同步化分頻器300的示范性設(shè)計(jì)的示意圖,同步化分頻器300包括單端分頻器310及同步電路350。單端分頻器310包括反相器320、330及;340以及開關(guān)322、 324,332及334,其分別以與圖2中的反相器220、230及MO以及開關(guān)222、224、232及2;34 相同的方式耦合。反相器340提供第一單端信號(hào)Si,且反相器330提供第二單端信號(hào)S2。同步電路350包括開關(guān)360及362以及反相器370及372。開關(guān)360使一個(gè)末端耦合到反相器340的輸出端,且使另一末端耦合到反相器370的輸入端。開關(guān)362使一個(gè)末端耦合到反相器330的輸出端,且使另一末端耦合到反相器372的輸入端。反相器370 提供OUT信號(hào),且反相器372提供OUTb信號(hào)。開關(guān)360及反相器370形成第一取樣與保持電路。開關(guān)362及反相器372形成第二取樣與保持電路。開關(guān)360及362分別從反相器340及330接收互補(bǔ)單端信號(hào)。開關(guān) 360及362由相同CLKb信號(hào)啟用,且同時(shí)將其互補(bǔ)單端信號(hào)提供到反相器370及372。反相器370及372提供OUT信號(hào)及OUTb信號(hào),所述信號(hào)彼此互補(bǔ)且具有由CLKb信號(hào)確定的相同時(shí)序。圖4展示同步化分頻器400的示范性設(shè)計(jì)的示意圖,同步化分頻器400使用互補(bǔ)金屬氧化物半導(dǎo)體(CM0Q晶體管實(shí)施圖3中的同步化分頻器300。術(shù)語“晶體管”及“裝置”常??苫Q地使用,例如,MOS晶體管常常被稱作MOS裝置。同步化分頻器400包括單端分頻器410及同步電路450。單端分頻器410包括反相器420、430及440,其分別以與圖3中的反相器320、330及340類似的方式耦合。反相器420包括P溝道MOS (PM0Q晶體管似6及N溝道MOS (匪0幻晶體管428。反相器430包括PMOS晶體管436及NMOS晶體管438。反相器440包括PMOS晶體管446及NMOS晶體管 448。對(duì)于每一反相器來說,PMOS晶體管及NMOS晶體管使其柵極耦合在一起并耦合到反相器輸入端,且使其漏極耦合在一起并耦合到反相器輸出端。PMOS晶體管422及432分別實(shí)施開關(guān)322及332。PMOS晶體管422及432使其源極耦合到Vdd供應(yīng),使其漏極分別耦合到 PMOS晶體管似6及436的源極,且使其柵極分別接收CLKb及CLK信號(hào)。NMOS晶體管似4 及434分別實(shí)施開關(guān)3M及334。NMOS晶體管似4及434使其源極耦合到Vss供應(yīng),使其漏極分別耦合到NMOS晶體管4 及438的源極,且使其柵極分別接收CLK及CLKb信號(hào)。同步電路450包括開關(guān)460及462以及反相器470及472,其分別以與圖3中的開關(guān)360及362以及反相器370及372類似的方式耦合。開關(guān)460包括并聯(lián)耦合的PMOS晶體管464及NMOS晶體管466。開關(guān)462包括并聯(lián)耦合的PMOS晶體管484及NMOS晶體管 486。對(duì)于每一開關(guān)來說,PMOS晶體管及NMOS晶體管使其漏極耦合在一起,使其源極耦合在一起,且使其柵極分別接收CLKb及CLK信號(hào)。反相器470包括PMOS晶體管474及NMOS 晶體管476。反相器472包括PMOS晶體管494及NMOS晶體管496。圖4展示用MOS晶體管實(shí)施的同步化分頻器的示范性設(shè)計(jì)。還可用其它類型的晶體管及/或其它電路組件實(shí)施同步化分頻器。
圖5展示圖3中的同步化分頻器300的時(shí)序圖。CLK與CLKb信號(hào)展示于圖5的頂部且彼此互補(bǔ)。節(jié)點(diǎn)A處的信號(hào)由反相器320提供且從CLKb信號(hào)的前沿延遲Tdl。節(jié)點(diǎn)B 處的信號(hào)由反相器330提供且從CLK信號(hào)的前沿延遲Td2。節(jié)點(diǎn)C處的信號(hào)由反相器340 提供并經(jīng)反相,且從節(jié)點(diǎn)B處的信號(hào)延遲Td3。OUT及OUTb信號(hào)由反相器370及372提供且從CLKb信號(hào)的前沿延遲Td4。如圖5所示,節(jié)點(diǎn)B與節(jié)點(diǎn)C處的信號(hào)具有相反邏輯電平及由圖3中的定位于節(jié)點(diǎn)B與節(jié)點(diǎn)C之間的反相器340的延遲引起的時(shí)序偏斜。在CLKb信號(hào)的前沿處對(duì)節(jié)點(diǎn)B 及C處的信號(hào)進(jìn)行重新取樣以產(chǎn)生OUTb及OUT信號(hào)。重新取樣移除了由反相器340引起的延遲,且OUTb信號(hào)與OUT信號(hào)得以時(shí)間對(duì)準(zhǔn)。對(duì)節(jié)點(diǎn)B及節(jié)點(diǎn)C處的信號(hào)的重新取樣應(yīng)在這些信號(hào)穩(wěn)定時(shí)發(fā)生。如果在節(jié)點(diǎn)B 及節(jié)點(diǎn)C處的信號(hào)未安定時(shí)發(fā)生重新取樣,則相位誤差可能增加。重新取樣的最大速度可受限于歸因于定位于節(jié)點(diǎn)A與節(jié)點(diǎn)B之間的反相器330的Td2延遲及歸因于定位于節(jié)點(diǎn)B 與節(jié)點(diǎn)C之間的反相器340的Td3延遲??蓪⒆畲笏俣萬max給出為Zniax <---。
"醒 2.(Td2 + Td3)圖6展示同步化分頻器302的示范性設(shè)計(jì)的示意圖,同步化分頻器302包括單端分頻器310及同步電路352。同步電路352包括反相器370及372以及開關(guān)364、366、374 及376。反相器370及372使其輸入端分別耦合到節(jié)點(diǎn)C及節(jié)點(diǎn)B,且使其輸出端分別提供 OUT信號(hào)及OUTb信號(hào)。開關(guān)364及374使一個(gè)末端耦合到Vdd供應(yīng)且使另一末端分別耦合到反相器370及372的上部供應(yīng)輸入端。開關(guān)366及376使一個(gè)末端耦合到Vss供應(yīng)且使另一末端分別耦合到反相器370及372的下部供應(yīng)輸入端。開關(guān)364、366、374及376由 CLKb信號(hào)控制。反相器370以及開關(guān)364及366形成將節(jié)點(diǎn)C處的信號(hào)鎖存于CLKb信號(hào)的上升沿上且提供OUT信號(hào)的鎖存器。反相器372以及開關(guān)374及376形成將節(jié)點(diǎn)B處的信號(hào)鎖存于CLKb信號(hào)的上升沿上且提供OUTb信號(hào)的另一鎖存器。圖7展示同步化分頻器304的示范性設(shè)計(jì)的示意圖,同步化分頻器304包括單端分頻器310及同步電路354。同步電路3M包括開關(guān)360及362以及反相器370及372,其以如上文針對(duì)圖3所描述的類似方式耦合。同步電路邪4進(jìn)一步包括開關(guān)380及382以及反相器390及392。開關(guān)380使一個(gè)末端耦合到反相器370的輸出端且使另一末端耦合到反相器390的輸入端。開關(guān)382使一個(gè)末端耦合到反相器372的輸出端且使另一末端耦合到反相器392的輸入端。反相器390提供OUT信號(hào),且反相器392提供OUTb信號(hào)。開關(guān) 380及反相器390形成基于CLK信號(hào)進(jìn)行操作的一個(gè)取樣與保持電路。開關(guān)382及反相器 392形成基于CLK信號(hào)進(jìn)行操作的另一取樣與保持電路。同步電路邪4利用兩個(gè)重新取樣級(jí)。第一重新取樣級(jí)包含開關(guān)360及362以及反相器370及372,且基于CLKb信號(hào)進(jìn)行操作。第二重新取樣級(jí)包含開關(guān)380及382以及反相器390及392,且基于CLK信號(hào)進(jìn)行操作。節(jié)點(diǎn)B及節(jié)點(diǎn)C處的信號(hào)的非理想波形以及CLK 信號(hào)及CLKb信號(hào)的不同上升時(shí)間可能使性能降級(jí)且增加相位誤差。對(duì)于接收器來說,增加的相位誤差可能導(dǎo)致經(jīng)下變頻轉(zhuǎn)換的基帶信號(hào)的相位及增益誤差。圖7所示的二級(jí)重新取樣可減小相位誤差降級(jí)且改進(jìn)性能,例如,提供用于下變頻轉(zhuǎn)換的較佳殘余邊帶(RSB)。圖3、圖4、圖6及圖7展示同步化分頻器的一些示范性設(shè)計(jì)。同步化分頻器還可用其它設(shè)計(jì)來實(shí)施,所述其它設(shè)計(jì)可利用與圖3、圖4、圖6及圖7所示的單端分頻器及/或同步電路不同的單端分頻器及/或同步電路。返回參看圖1,上變頻轉(zhuǎn)換器136可基于差分I TX LO信號(hào)及差分Q TX LO信號(hào)執(zhí)行正交上變頻轉(zhuǎn)換。下變頻轉(zhuǎn)換器156可基于差分I RX LO信號(hào)及差分Q RXLO信號(hào)執(zhí)行正交下變頻轉(zhuǎn)換。上文在示范性設(shè)計(jì)中所描述的同步電路可用以產(chǎn)生用于正交上變頻轉(zhuǎn)換或下變頻轉(zhuǎn)換的差分I及Q LO信號(hào)。圖8展示可提供差分I及Q LO信號(hào)的同步化分頻器306的示范性設(shè)計(jì)的示意圖。 同步化分頻器306包括單端分頻器316及I/Q同步電路356。
單端分頻器316包括反相器320、330及340以及開關(guān)322、324、332及334,其以如上文針對(duì)圖3所描述的類似方式耦合。單端分頻器316進(jìn)一步包括反相器342,所述反相器 342使其輸入端耦合到節(jié)點(diǎn)A且使其輸出端耦合到節(jié)點(diǎn)D。反相器330及340提供第一對(duì)互補(bǔ)單端信號(hào)Sl及S2。反相器320及342提供第二對(duì)互補(bǔ)單端信號(hào)S3及S4,所述信號(hào)從第一對(duì)互補(bǔ)單端信號(hào)偏移二分之一時(shí)鐘周期,如圖5中所指示。同步電路356包括用于差分I LO信號(hào)的第一組開關(guān)360a、362a、380a及382a以及反相器370a、372a、390a及392a。同步電路356進(jìn)一步包括用于差分Q LO信號(hào)的第二組開關(guān)360b、362b、380b及382b以及反相器370b、372b、390b及392b。每一組開關(guān)及反相器以如上文針對(duì)圖7中的開關(guān)360、362、380及382以及反相器370、372、390及392所描述的類似方式耦合。開關(guān)360a及362a分別耦合到節(jié)點(diǎn)C及節(jié)點(diǎn)B。開關(guān)360b及362b分別耦合到節(jié)點(diǎn)D及節(jié)點(diǎn)A。反相器390a提供非反相I LO信號(hào)I,反相器392a提供反相I LO信號(hào)Ib,反相器390b提供非反相Q LO信號(hào)Q,且反相器392b提供反相Q LO信號(hào)Qb。如圖8所示,開關(guān)360a、362a、380b及382b由CLKb信號(hào)控制,且開關(guān)360b、362b、 380a及382a由CLK信號(hào)控制。節(jié)點(diǎn)B處的信號(hào)是基于施加到開關(guān)332及334的CLK信號(hào)而產(chǎn)生的且用以產(chǎn)生互補(bǔ)單端信號(hào),開關(guān)360a及362a基于CLKb信號(hào)對(duì)所述互補(bǔ)單端信號(hào)進(jìn)行重新取樣。類似地,節(jié)點(diǎn)A處的信號(hào)是基于施加到開關(guān)322及324的CLKb信號(hào)而產(chǎn)生的且用以產(chǎn)生互補(bǔ)單端信號(hào),開關(guān)360b及362b基于CLK信號(hào)對(duì)所述互補(bǔ)單端信號(hào)進(jìn)行重新取樣。節(jié)點(diǎn)A與節(jié)點(diǎn)B處的信號(hào)偏移二分之一時(shí)鐘周期。因此,使用相反時(shí)鐘對(duì)節(jié)點(diǎn)A 及節(jié)點(diǎn)B處的信號(hào)進(jìn)行重新取樣。在圖8所示的示范性設(shè)計(jì)中,同步電路356利用兩個(gè)重新取樣級(jí)。第一重新取樣級(jí)由開關(guān)360a、362a、360b及362b以及反相器370a、372a、370b及372b構(gòu)成。第二重新取樣級(jí)由開關(guān)380a、382a、380b及382b以及反相器390a,392a,390b及392b構(gòu)成。具有圖8 所示的兩個(gè)級(jí)的雙重重新取樣可改進(jìn)性能。在另一示范性設(shè)計(jì)中,同步電路可包括由開關(guān) 360a,362a,360b及362b以及反相器370a、372a、370b及372b構(gòu)成的單一重新取樣級(jí)。一般來說,設(shè)備可包括單端分頻器及同步電路。所述單端分頻器可在頻率上對(duì)時(shí)鐘信號(hào)進(jìn)行劃分且提供第一及第二單端信號(hào)(例如,圖3中的Sl及S2信號(hào))。所述同步電路可基于所述時(shí)鐘信號(hào)對(duì)所述第一及第二單端信號(hào)進(jìn)行重新取樣且提供差分輸出信號(hào) (例如,圖3中的OUT信號(hào)及OUTb信號(hào))。在一個(gè)示范性設(shè)計(jì)中,單端分頻器可包括耦合成回路的第一、第二及第三反相器 (例如,圖3中的反相器320、330及340)。第一反相器可由時(shí)鐘信號(hào)的第一版本(例如, CLKb信號(hào))鎖存。第二反相器可由時(shí)鐘信號(hào)的第二版本(例如,CLK信號(hào))鎖存。第一及第二單端信號(hào)可為來自所述反相器中的兩者(例如,來自如圖3所示的反相器330及340 或某其它兩個(gè)反相器)的輸出。在一個(gè)示范性設(shè)計(jì)中,同步電路可包括第一及第二開關(guān)(例如,圖3中的開關(guān)360 及362)以及第一及第二反相器(例如,反相器370及372)。所述第一及第二開關(guān)可分別接收第一及第二單端信號(hào)。所述第一及第二反相器可分別耦合到所述第一及第二開關(guān),且可提供差分輸出信號(hào)(例如,如圖3所示)。在另一示范性設(shè)計(jì)中,同步電路可進(jìn)一步包括第三及第四開關(guān)(例如,圖7中的開關(guān)380及382)以及第三及第四反相器(例如,圖7中的反相器390及392)。所述第三及第四開關(guān)可分別耦合到所述第一及第二反相器。所述第三及第四反相器可分別耦合到所述第三及第四開關(guān),且可提供差分輸出信號(hào)(例如,如圖7所示)°在又一示范性設(shè)計(jì)中,同步電路可包括第一及第二反相器(例如,圖6中的反相器 370及372)以及第一及第二開關(guān)(例如,開關(guān)364及374或開關(guān)366及376)。所述第一及
第二反相器可分別接收第一及第二單端信號(hào)。所述第一及第二開關(guān)可分別啟用及停用所述第一及第二反相器。單端分頻器可進(jìn)一步提供第三及第四單端信號(hào)(例如,圖8中的S3及S4信號(hào))。 第一與第二單端信號(hào)可為互補(bǔ)的,且第三與第四單端信號(hào)也可為互補(bǔ)的。在一個(gè)示范性設(shè)計(jì)中,同步電路可包括第一重新取樣級(jí),其由耦合到第一、第二、第三及第四反相器(例如, 反相器370a、372a、370b及372b)的第一、第二、第三及第四開關(guān)(例如,圖8中的開關(guān)360a、 362a、360b及362b)構(gòu)成。第一、第二、第三及第四開關(guān)可分別接收第一、第二、第三及第四單端信號(hào)。第一及第二反相器可提供差分I LO信號(hào),且第三及第四反相器可提供差分Q LO 信號(hào)。在另一示范性設(shè)計(jì)中,同步電路可進(jìn)一步包括第二重新取樣級(jí),其由耦合到第五、第六、第七及第八反相器(例如,反相器390a、392a、390b及392b)的第五、第六、第七及第八開關(guān)(例如,開關(guān)380a、382a、380b及382b)構(gòu)成。第五、第六、第七及第八開關(guān)可分別耦合到第一、第二、第三及第四反相器。第五及第六反相器可提供差分I LO信號(hào),且第七及第八反相器可提供差分Q LO信號(hào)。所述開關(guān)可如圖8所示來控制。所述設(shè)備可為集成電路、電路板、無線通信裝置等??捎肕OS晶體管(例如,如圖 4所示)及/或其它類型的晶體管來實(shí)施單端分頻器及同步電路。圖9展示用于產(chǎn)生差分分頻器輸出信號(hào)的過程900的示范性設(shè)計(jì)??捎脝味朔诸l器在頻率上對(duì)時(shí)鐘信號(hào)進(jìn)行劃分以獲得具有時(shí)序偏斜的第一及第二單端信號(hào)(框912)。可用同步電路基于所述時(shí)鐘信號(hào)對(duì)所述第一及第二單端信號(hào)進(jìn)行重新取樣以獲得具有減小的時(shí)序偏斜的差分輸出信號(hào)(框914)。在框912的一個(gè)示范性設(shè)計(jì)中,可用時(shí)鐘信號(hào)的第一版本(例如,CLKb信號(hào))鎖存第一單端信號(hào)(例如,圖3中的Sl信號(hào))以獲得第三單端信號(hào)(例如,圖3中的節(jié)點(diǎn)A處的信號(hào))??捎脮r(shí)鐘信號(hào)的第二版本(例如,CLK信號(hào))鎖存所述第三單端信號(hào)以獲得第二單端信號(hào)(例如,圖3中的S2信號(hào))。可使第二單端信號(hào)反相以獲得第一單端信號(hào)。在框914的一個(gè)示范性設(shè)計(jì)中,可用第一取樣與保持電路(例如,用圖3中的開關(guān) 360及反相器370形成)或第一鎖存器(例如,用圖6中的反相器370以及開關(guān)364及366 形成)對(duì)第一單端信號(hào)進(jìn)行重新取樣以獲得第一輸出信號(hào)??捎玫诙优c保持電路(例如,用圖3中的開關(guān)362及反相器372形成)或第二鎖存器(例如,用圖6中的反相器372以及開關(guān)374及376形成)對(duì)第二單端信號(hào)進(jìn)行重新取樣以獲得第二輸出信號(hào)。所述第一及第二輸出信號(hào)可形成差分輸出信號(hào)。在框914的另一示范性設(shè)計(jì)中,可用基于時(shí)鐘信號(hào)的第一版本進(jìn)行操作的第一重新取樣級(jí)對(duì)第一及第二單端信號(hào)進(jìn)行重新取樣??山又没跁r(shí)鐘信號(hào)的第二版本進(jìn)行操作的第二重新取樣級(jí)對(duì)第一重新取樣級(jí)的輸出進(jìn)行重新取樣以獲得差分輸出信號(hào),如圖7所示。在另一示范性設(shè)計(jì)中,可在頻率上對(duì)時(shí)鐘信號(hào)進(jìn)行劃分以獲得第一、第二、第三及第四單端信號(hào)(例如,圖8中的Si、S2、S3及S4信號(hào))??蓪?duì)第一、第二、第三及第四單端信號(hào)進(jìn)行重新取樣以獲得差 分I LO信號(hào)及差分Q LO信號(hào)。本文中所描述的同步化分頻器可提供某些優(yōu)點(diǎn)。所述同步化分頻器可基于單端信號(hào)產(chǎn)生差分輸出信號(hào)。通過用時(shí)鐘信號(hào)進(jìn)行重新取樣而獲得差分輸出信號(hào),且差分輸出信號(hào)因此得以時(shí)間對(duì)準(zhǔn)。此外,差分輸出信號(hào)可歸因于用時(shí)鐘信號(hào)進(jìn)行重新取樣而具有50% 工作循環(huán)(甚至在單端信號(hào)不具有50%工作循環(huán)時(shí))。差分輸出信號(hào)的時(shí)間對(duì)準(zhǔn)及50%工作循環(huán)可獨(dú)立于IC工藝拐點(diǎn)、輸出負(fù)載、供應(yīng)電壓及溫度。同步化分頻器可移除由反相器 340的延遲引起的時(shí)序偏斜。同步化分頻器還可移除由工作循環(huán)引起的相位誤差或時(shí)鐘信號(hào)中的相位誤差,因?yàn)闀r(shí)鐘信號(hào)的僅一個(gè)沿用于重新取樣??稍贗C、模擬IC、RFIC、混合信號(hào)IC、專用集成電路(ASIC)、印刷電路板(PCB)、電子裝置、無線裝置等上實(shí)施本文中所描述的同步化分頻器。還可用例如CMOS、NMOS、PM0S、 雙極結(jié)晶體管(BJT)、雙極CMOS (BiCMOS)、硅鍺(SiGe)、砷化鎵(GaAs)等各種IC工藝技術(shù)來制造同步化分頻器。實(shí)施本文中所描述的同步化分頻器的設(shè)備可為獨(dú)立裝置或可為較大裝置的部分。 裝置可為(i)獨(dú)立IC ; (ii)可包括用于存儲(chǔ)數(shù)據(jù)及/或指令的存儲(chǔ)器IC的一個(gè)或一個(gè)以上IC的集合;(iii)例如RF接收器(RFR)或RF發(fā)射器/接收器(RTR)等RFIC ; (iv)例如移動(dòng)臺(tái)調(diào)制解調(diào)器(MSM)等ASIC ; (ν)可嵌入于其它裝置內(nèi)的模塊;(vi)接收器、蜂窩式電話、無線裝置、手持機(jī)或移動(dòng)單元;(vii)等等。在一個(gè)或一個(gè)以上示范性設(shè)計(jì)中,可以硬件、軟件、固件或其任何組合來實(shí)施所描述的功能。如果以軟件來實(shí)施,則功能可作為一個(gè)或一個(gè)以上指令或代碼而存儲(chǔ)于計(jì)算機(jī)可讀媒體上或經(jīng)由計(jì)算機(jī)可讀媒體來傳輸。計(jì)算機(jī)可讀媒體包括計(jì)算機(jī)存儲(chǔ)媒體及通信媒體兩者,通信媒體包括促進(jìn)將計(jì)算機(jī)程序從一處傳送到另一處的任何媒體。存儲(chǔ)媒體可為可由計(jì)算機(jī)存取的任何可用媒體。借助于實(shí)例而非限制,所述計(jì)算機(jī)可讀媒體可包含RAM、 R0M、EEPR0M、⑶-ROM或其它光盤存儲(chǔ)裝置、磁盤存儲(chǔ)裝置或其它磁性存儲(chǔ)裝置,或可用以攜載或存儲(chǔ)呈指令或數(shù)據(jù)結(jié)構(gòu)的形式的所要程序代碼且可由計(jì)算機(jī)存取的任何其它媒體。而且,將任何連接適當(dāng)?shù)胤Q為計(jì)算機(jī)可讀媒體。舉例來說,如果使用同軸電纜、光纖電纜、雙絞線、數(shù)字訂戶線(DSL)或例如紅外線、無線電及微波等無線技術(shù)而從網(wǎng)站、服務(wù)器或其它遠(yuǎn)程源傳輸軟件,則同軸電纜、光纖電纜、雙絞線、DSL或例如紅外線、無線電及微波等無線技術(shù)包括于媒體的定義中。如本文中所使用,磁盤及光盤包括壓縮光盤(CD)、激光光盤、光學(xué)光盤、數(shù)字通用光盤(DVD)、軟性磁盤及藍(lán)光光盤,其中磁盤通常以磁性方式再現(xiàn)數(shù)據(jù),而光盤借助激光以光學(xué)方式再現(xiàn)數(shù)據(jù)。以上各者的組合也應(yīng)包括于計(jì)算機(jī)可讀媒體的范圍內(nèi)。提供對(duì)本發(fā)明的先前描述以使所屬領(lǐng)域的任何技術(shù)人員能夠制作或使用本發(fā)明。 所屬領(lǐng)域的技術(shù)人員將容易明白對(duì)本發(fā)明的各種修改,且本文中所定義的一般原理可在不脫離本發(fā)明的范圍的情況下應(yīng)用于其它變型 。因此,本發(fā)明不希望限于本文中所描述的實(shí)例及設(shè)計(jì),而是應(yīng)被賦予與本文中所揭示的原理及新穎特征一致的最廣范圍。
權(quán)利要求
1.一種設(shè)備,其包含單端分頻器,其操作以在頻率上對(duì)時(shí)鐘信號(hào)進(jìn)行劃分且提供第一及第二單端信號(hào);及同步電路,其耦合到所述單端分頻器且操作以基于所述時(shí)鐘信號(hào)對(duì)所述第一及第二單端信號(hào)進(jìn)行重新取樣且提供差分輸出信號(hào)。
2.根據(jù)權(quán)利要求1所述的設(shè)備,其中所述單端分頻器包含耦合成回路的第一、第二及第三反相器,所述第一反相器由所述時(shí)鐘信號(hào)的第一版本鎖存,所述第二反相器由所述時(shí)鐘信號(hào)的第二版本鎖存,所述第一及第二單端信號(hào)為來自所述第一、第二及第三反相器中的兩者的輸出。
3.根據(jù)權(quán)利要求1所述的設(shè)備,其中所述同步電路包含第一及第二開關(guān),其耦合到所述單端分頻器且操作以分別接收所述第一及第二單端信號(hào),及第一及第二反相器,其分別耦合到所述第一及第二開關(guān)且操作以提供所述差分輸出信號(hào)。
4.根據(jù)權(quán)利要求1所述的設(shè)備,其中所述同步電路包含第一及第二反相器,其耦合到所述單端分頻器且操作以分別接收所述第一及第二單端信號(hào),及第一及第二開關(guān),其分別耦合到所述第一及第二反相器且操作以分別啟用及停用所述第一及第二反相器。
5.根據(jù)權(quán)利要求1所述的設(shè)備,其中所述同步電路包含第一及第二開關(guān),其耦合到所述單端分頻器且操作以分別接收所述第一及第二單端信號(hào),第一及第二反相器,其分別耦合到所述第一及第二開關(guān), 第三及第四開關(guān),其分別耦合到所述第一及第二反相器,及第三及第四反相器,其分別耦合到所述第三及第四開關(guān)且操作以提供所述差分輸出信號(hào)。
6.根據(jù)權(quán)利要求5所述的設(shè)備,其中所述第一及第二開關(guān)是基于所述時(shí)鐘信號(hào)的第一版本來控制的,且其中所述第三及第四開關(guān)是基于所述時(shí)鐘信號(hào)的第二版本來控制的。
7.根據(jù)權(quán)利要求1所述的設(shè)備,其中所述單端分頻器進(jìn)一步操作以提供第三及第四單端信號(hào),所述第一與第二單端信號(hào)互補(bǔ),所述第三與第四單端信號(hào)互補(bǔ),且其中所述同步電路包含第一、第二、第三及第四開關(guān),其耦合到所述單端分頻器且操作以分別接收所述第一、 第二、第三及第四單端信號(hào),及第一、第二、第三及第四反相器,其分別耦合到所述第一、第二、第三及第四開關(guān),所述第一及第二反相器提供差分同相(I)本機(jī)振蕩器(LO)信號(hào),且所述第三及第四反相器提供差分正交(Q) LO信號(hào)。
8.根據(jù)權(quán)利要求7所述的設(shè)備,其中所述同步電路進(jìn)一步包含第五、第六、第七及第八開關(guān),其分別耦合到所述第一、第二、第三及第四反相器,及第五、第六、第七及第八反相器,其分別耦合到所述第五、第六、第七及第八開關(guān),所述第五及第六反相器提供所述差分I LO信號(hào),且所述第七及第八反相器提供所述差分Q LO信號(hào)。
9.根據(jù)權(quán)利要求8所述的設(shè)備,其中所述第一、第二、第七及第八開關(guān)是基于所述時(shí)鐘信號(hào)的第一版本來控制的,且其中所述第三、第四、第五及第六開關(guān)是基于所述時(shí)鐘信號(hào)的第二版本來控制的。
10.一種無線裝置,其包含頻率轉(zhuǎn)換器,其操作以用差分本機(jī)振蕩器(LO)信號(hào)對(duì)輸入信號(hào)進(jìn)行頻率轉(zhuǎn)換且提供經(jīng)頻率轉(zhuǎn)換的信號(hào);LO信號(hào)產(chǎn)生器,其耦合到所述頻率轉(zhuǎn)換器且包含單端分頻器,其操作以在頻率上對(duì)時(shí)鐘信號(hào)進(jìn)行劃分且提供第一及第二單端信號(hào),及同步電路,其耦合到所述單端分頻器且操作以基于所述時(shí)鐘信號(hào)對(duì)所述第一及第二單端信號(hào)進(jìn)行重新取樣且提供所述差分LO信號(hào);及天線,其以操作方式耦合到所述頻率轉(zhuǎn)換器。
11.根據(jù)權(quán)利要求10所述的無線裝置,其中所述單端分頻器操作以進(jìn)一步提供第三及第四單端信號(hào),且其中所述同步電路操作以基于所述時(shí)鐘信號(hào)對(duì)所述第一、第二、第三及第四單端信號(hào)進(jìn)行重新取樣且提供差分同相(I)LO信號(hào)及差分正交(Q)LO信號(hào)。
12.根據(jù)權(quán)利要求11所述的無線裝置,其中所述頻率轉(zhuǎn)換器包含下變頻轉(zhuǎn)換器,所述下變頻轉(zhuǎn)換器操作以用所述差分I LO信號(hào)及所述差分Q LO信號(hào)對(duì)輸入射頻(RF)信號(hào)進(jìn)行下變頻轉(zhuǎn)換且提供I及Q經(jīng)下變頻轉(zhuǎn)換的信號(hào)。
13.根據(jù)權(quán)利要求11所述的無線裝置,其中所述頻率轉(zhuǎn)換器包含上變頻轉(zhuǎn)換器,所述上變頻轉(zhuǎn)換器操作以用所述差分I LO信號(hào)及所述差分Q LO信號(hào)對(duì)輸入I及Q基帶信號(hào)進(jìn)行上變頻轉(zhuǎn)換且提供經(jīng)上變頻轉(zhuǎn)換的信號(hào)。
14.一種方法,其包含在頻率上對(duì)時(shí)鐘信號(hào)進(jìn)行劃分以獲得具有時(shí)序偏斜的第一及第二單端信號(hào);及基于所述時(shí)鐘信號(hào)對(duì)所述第一及第二單端信號(hào)進(jìn)行重新取樣以獲得具有減小的時(shí)序偏斜的差分輸出信號(hào)。
15.根據(jù)權(quán)利要求14所述的方法,其中所述對(duì)所述時(shí)鐘信號(hào)進(jìn)行劃分包含用所述時(shí)鐘信號(hào)的第一版本鎖存所述第一單端信號(hào)以獲得第三單端信號(hào),用所述時(shí)鐘信號(hào)的第二版本鎖存所述第三單端信號(hào)以獲得所述第二單端信號(hào),及使所述第二單端信號(hào)反相以獲得所述第一單端信號(hào)。
16.根據(jù)權(quán)利要求14所述的方法,其中所述對(duì)所述第一及第二單端信號(hào)進(jìn)行重新取樣包含用第一取樣與保持電路或第一鎖存器對(duì)所述第一單端信號(hào)進(jìn)行重新取樣以獲得第一輸出信號(hào),及用第二取樣與保持電路或第二鎖存器對(duì)所述第二單端信號(hào)進(jìn)行重新取樣以獲得第二輸出信號(hào),所述第一及第二輸出信號(hào)形成所述差分輸出信號(hào)。
17.根據(jù)權(quán)利要求14所述的方法,其中所述對(duì)所述第一及第二單端信號(hào)進(jìn)行重新取樣包含用基于所述時(shí)鐘信號(hào)的第一版本進(jìn)行操作的第一重新取樣級(jí)對(duì)所述第一及第二單端信號(hào)進(jìn)行重新取樣,及用基于所述時(shí)鐘信號(hào)的第二版本進(jìn)行操作的第二重新取樣級(jí)對(duì)所述第一重新取樣級(jí)的輸出進(jìn)行重新取樣以獲得所述差分輸出信號(hào)。
18.根據(jù)權(quán)利要求14所述的方法,其中所述對(duì)所述時(shí)鐘信號(hào)進(jìn)行劃分包含在頻率上對(duì)所述時(shí)鐘信號(hào)進(jìn)行劃分以獲得第一、第二、第三及第四單端信號(hào),且其中所述對(duì)所述第一及第二單端信號(hào)進(jìn)行重新取樣包含對(duì)所述第一、第二、第三及第四單端信號(hào)進(jìn)行重新取樣以獲得差分同相(I)本機(jī)振蕩器(LO)信號(hào)及差分正交(Q)LO信號(hào)。
19.一種設(shè)備,其包含用于在頻率上對(duì)時(shí)鐘信號(hào)進(jìn)行劃分以獲得具有時(shí)序偏斜的第一及第二單端信號(hào)的裝置;及用于基于所述時(shí)鐘信號(hào)對(duì)所述第一及第二單端信號(hào)進(jìn)行重新取樣以獲得具有減小的時(shí)序偏斜的差分輸出信號(hào)的裝置。
20.根據(jù)權(quán)利要求19所述的設(shè)備,其中所述用于對(duì)所述時(shí)鐘信號(hào)進(jìn)行劃分的裝置包含用于用所述時(shí)鐘信號(hào)的第一版本鎖存所述第一單端信號(hào)以獲得第三單端信號(hào)的裝置,用于用所述時(shí)鐘信號(hào)的第二版本鎖存所述第三單端信號(hào)以獲得所述第二單端信號(hào)的裝置,及用于使所述第二單端信號(hào)反相以獲得所述第一單端信號(hào)的裝置。
21.根據(jù)權(quán)利要求19所述的設(shè)備,其中所述用于對(duì)所述第一及第二單端信號(hào)進(jìn)行重新取樣的裝置包含用于用第一取樣與保持電路或第一鎖存器對(duì)所述第一單端信號(hào)進(jìn)行重新取樣以獲得第一輸出信號(hào)的裝置,及用于用第二取樣與保持電路或第二鎖存器對(duì)所述第二單端信號(hào)進(jìn)行重新取樣以獲得第二輸出信號(hào)的裝置,所述第一及第二輸出信號(hào)形成所述差分輸出信號(hào)。
22.根據(jù)權(quán)利要求19所述的設(shè)備,其中所述用于對(duì)所述第一及第二單端信號(hào)進(jìn)行重新取樣的裝置包含用于用基于所述時(shí)鐘信號(hào)的第一版本進(jìn)行操作的第一重新取樣級(jí)對(duì)所述第一及第二單端信號(hào)進(jìn)行重新取樣的裝置,及用于用基于所述時(shí)鐘信號(hào)的第二版本進(jìn)行操作的第二重新取樣級(jí)對(duì)所述第一重新取樣級(jí)的輸出進(jìn)行重新取樣以獲得所述差分輸出信號(hào)的裝置。
23.根據(jù)權(quán)利要求19所述的設(shè)備,其中所述用于對(duì)所述時(shí)鐘信號(hào)進(jìn)行劃分的裝置包含用于在頻率上對(duì)所述時(shí)鐘信號(hào)進(jìn)行劃分以獲得第一、第二、第三及第四單端信號(hào)的裝置, 且其中所述用于對(duì)所述第一及第二單端信號(hào)進(jìn)行重新取樣的裝置包含用于對(duì)所述第一、第二、第三及第四單端信號(hào)進(jìn)行重新取樣以獲得差分同相(I)本機(jī)振蕩器(LO)信號(hào)及差分正交(Q)LO信號(hào)的裝置。
全文摘要
本發(fā)明描述一種同步化分頻器,其可在頻率上對(duì)時(shí)鐘信號(hào)進(jìn)行劃分且提供具有良好信號(hào)特性的差分輸出信號(hào)。在一個(gè)示范性設(shè)計(jì)中,所述同步化分頻器包括單端分頻器及同步電路。所述單端分頻器在頻率上對(duì)所述時(shí)鐘信號(hào)進(jìn)行劃分且提供第一及第二單端信號(hào),所述第一及第二單端信號(hào)可為具有時(shí)序偏斜的互補(bǔ)信號(hào)。所述同步電路基于所述時(shí)鐘信號(hào)對(duì)所述第一及第二單端信號(hào)進(jìn)行重新取樣且提供具有減小的時(shí)序偏斜的差分輸出信號(hào)。在一個(gè)示范性設(shè)計(jì)中,所述同步電路包括第一及第二開關(guān)以及第一及第二反相器。所述第一開關(guān)及所述第一反相器形成對(duì)所述第一單端信號(hào)進(jìn)行重新取樣的第一取樣與保持電路或第一鎖存器。所述第二開關(guān)及所述第二反相器形成對(duì)所述第二單端信號(hào)進(jìn)行重新取樣的第二取樣與保持電路或第二鎖存器。
文檔編號(hào)H03K23/54GK102356369SQ201080012451
公開日2012年2月15日 申請(qǐng)日期2010年3月18日 優(yōu)先權(quán)日2009年3月19日
發(fā)明者喬?hào)|江, 弗雷德里克·博蘇 申請(qǐng)人:高通股份有限公司