專利名稱:源極驅(qū)動(dòng)器、光電裝置、電子設(shè)備及驅(qū)動(dòng)方法
技術(shù)領(lǐng)域:
本發(fā)明涉及一種源極驅(qū)動(dòng)器、利用該源極驅(qū)動(dòng)器的光電裝置、電子設(shè)備以及驅(qū)動(dòng)方法。
背景技術(shù):
眾所周知,在現(xiàn)有技術(shù)中,作為用于便攜式電話機(jī)等電子設(shè)備的液晶面板(光電裝置),具有簡(jiǎn)單矩陣方式的液晶面板和采用薄膜晶體管(Thin Film Transistor以下簡(jiǎn)稱為TFT)等開關(guān)元件的有源矩陣方式的液晶面板。
簡(jiǎn)單矩陣方式與有源矩陣方式相比,具有容易實(shí)現(xiàn)低功耗化的優(yōu)點(diǎn),但是,也存在難以實(shí)現(xiàn)多色彩化和運(yùn)動(dòng)圖像顯示的缺點(diǎn)。另一方面,有源矩陣方式具有適于多色彩化和運(yùn)動(dòng)圖像顯示的優(yōu)點(diǎn),但是,又存在難以實(shí)現(xiàn)低功耗化的缺點(diǎn)。
而且,近年來,在便攜式電話機(jī)等的便攜式電子設(shè)備中,為了提供高品質(zhì)的圖像,迫切需要實(shí)現(xiàn)多色彩化和運(yùn)動(dòng)圖像顯示。因此,開始采用有源矩陣方式的液晶面板來替代至今為止所使用的簡(jiǎn)單單矩陣方式的液晶面板。
在驅(qū)動(dòng)這樣的有源矩陣方式的液晶面板時(shí),在驅(qū)動(dòng)液晶面板的源極線的源極驅(qū)動(dòng)器中,設(shè)置有作為輸出緩沖器發(fā)揮作用的阻抗變換電路。作為該阻抗變換電路,采用了作為電壓跟隨器連接的運(yùn)算放大器(電壓跟隨器電路)。這樣,雖然獲得了高驅(qū)動(dòng)能力,但是,另一方面也會(huì)因?yàn)檫\(yùn)算放大器的工作電流而導(dǎo)致功耗增大。在驅(qū)動(dòng)這樣的液晶面板時(shí),如日本特開平11-184434號(hào)公報(bào)所公開的內(nèi)容,只使液晶面板的可以顯示區(qū)域的局部處于顯示狀態(tài),同時(shí),使其他部分處于非顯示狀態(tài),從而可以降低功耗。
在進(jìn)行將有源矩陣方式的液晶面板的可顯示區(qū)域的一部分設(shè)置為處于顯示狀態(tài)的顯示區(qū)域、其他部分設(shè)置為處于非顯示狀態(tài)的非顯示區(qū)域的局部顯示時(shí),通過源極線和柵極線區(qū)分顯示區(qū)域和非顯示區(qū)域,其中,上述有源矩陣型液晶面板包括多條源極線和多條柵極線。而且,驅(qū)動(dòng)源極線的源極驅(qū)動(dòng)器或掃描柵極線的柵極驅(qū)動(dòng)器將各自區(qū)域設(shè)置為顯示狀態(tài)或非顯示狀態(tài)。
源極驅(qū)動(dòng)器進(jìn)行通過源極線區(qū)分的局部顯示時(shí),攝取用于可使顯示區(qū)域顯示的顯示數(shù)據(jù),而且,還攝取用于使非顯示區(qū)域處于非顯示狀態(tài)的中斷顯示數(shù)據(jù)。然后,源極驅(qū)動(dòng)器根據(jù)顯示數(shù)據(jù)驅(qū)動(dòng)顯示區(qū)域的源極線,根據(jù)中斷顯示數(shù)據(jù)驅(qū)動(dòng)非顯示區(qū)域的源極線。這樣,可以向連接至所選擇的柵極線的像素電極施加源極線的電壓,從而可以設(shè)置顯示狀態(tài)和非顯示狀態(tài)。
但是,在進(jìn)行通過柵極線區(qū)分的局部顯示時(shí),柵極驅(qū)動(dòng)器例如在向顯示區(qū)域的柵極線輸出選擇電壓、向非顯示區(qū)域的柵極線只輸出一次選擇電壓之后,在下一幀以后,需要控制不輸出該選擇電壓。而且,與通過柵極線區(qū)分的顯示區(qū)域或非顯示區(qū)域無關(guān),源極驅(qū)動(dòng)器每次驅(qū)動(dòng)一條掃描線的源極線。因此,源極驅(qū)動(dòng)器可以說是通過柵極線區(qū)分的,也驅(qū)動(dòng)非顯示區(qū)域的源極線,浪費(fèi)電力。
而且,在用于驅(qū)動(dòng)源極線的阻抗變換電路的運(yùn)算放大器中,在使其輸出反饋的總線上插入防止振蕩用的電容器以防止振蕩。
但是,如果在運(yùn)算放大器中設(shè)置防止振蕩用的電容器,則難以縮小電路規(guī)模。尤其是作為輸出緩沖器適用于源極驅(qū)動(dòng)器時(shí),例如對(duì)應(yīng)720條的每條源極線都設(shè)置運(yùn)算放大器,則導(dǎo)致芯片面積增大、成本增加。
而且,運(yùn)算放大器包括例如差動(dòng)放大器和輸出電路。而且,和差動(dòng)放大器的反應(yīng)速度(應(yīng)答速度)相比,存在輸出電路的反應(yīng)速度非??斓那闆r。在這種情況下,如果負(fù)載容量增加,則輸出電路的反應(yīng)速度減慢。其結(jié)果是,差動(dòng)放大器的反應(yīng)速度和輸出電路的反應(yīng)速度接近,容易發(fā)生振蕩。這就意味著,如果液晶面板的尺寸擴(kuò)大,則運(yùn)算放大器的輸出負(fù)載也會(huì)增大,所以,相對(duì)于振蕩的余量(裕度)就會(huì)變小。
而且,根據(jù)輸出負(fù)載,需要改變防止振蕩用的電容器的電容值,如果在電路內(nèi)形成電容器,為了進(jìn)行電容器的微調(diào)還重新需要開關(guān)元件等,而且,電容器的特性本身也會(huì)惡化。
如上所述,如果考慮低成本化和液晶面板的尺寸的擴(kuò)大化,優(yōu)選方式是采用如下電壓跟隨器電路在其輸出未連接負(fù)載時(shí)的相位裕度小于在該輸出連接負(fù)載時(shí)的相位裕度。這樣,就可以不需要防止振蕩用的電容器,而且,液晶面板的尺寸擴(kuò)大后,輸出的負(fù)載越大相位裕度越大,可以抑制振蕩。
發(fā)明內(nèi)容
鑒于上述技術(shù)缺陷,本發(fā)明的目的在于提供一種可由于局部顯示實(shí)現(xiàn)低功耗化和隨著芯片面積縮小實(shí)現(xiàn)低成本化的源極驅(qū)動(dòng)器、光電裝置、電子設(shè)備以及驅(qū)動(dòng)方法。
為解決上述技術(shù)問題,本發(fā)明涉及一種源極驅(qū)動(dòng)器,用于驅(qū)動(dòng)光電裝置的源極線,包括阻抗變換電路,根據(jù)與顯示數(shù)據(jù)對(duì)應(yīng)的灰階電壓驅(qū)動(dòng)所述源極線;第一開關(guān)電路,在一端上提供非顯示電壓,另一端連接至所述阻抗變換電路的輸出;節(jié)能數(shù)據(jù)保持電路,對(duì)應(yīng)每個(gè)所述阻抗變換電路設(shè)置,或者對(duì)應(yīng)每構(gòu)成一個(gè)像素的多個(gè)點(diǎn)數(shù)的阻抗變換電路設(shè)置,并保持節(jié)能數(shù)據(jù);以及第一屏蔽電路,根據(jù)以一水平掃描期間為單位變化的第一屏蔽控制信號(hào)屏蔽所述節(jié)能數(shù)據(jù);其中,在根據(jù)所述第一屏蔽電路的輸出進(jìn)行節(jié)能控制時(shí),停止或限制所述阻抗變換電路的工作電流,并將其輸出設(shè)置為高阻抗?fàn)顟B(tài),而且,將所述第一開關(guān)電路設(shè)置為導(dǎo)通狀態(tài)(接通狀態(tài));在根據(jù)所述第一屏蔽電路的輸出不進(jìn)行節(jié)能控制時(shí),所述阻抗變換電路根據(jù)所述灰階電壓驅(qū)動(dòng)其輸出,而且,將所述第一開關(guān)電路設(shè)置為非導(dǎo)通狀態(tài)。
根據(jù)本發(fā)明,可以對(duì)應(yīng)每個(gè)輸出或者每構(gòu)成一個(gè)像素的多個(gè)點(diǎn)數(shù)的輸出詳細(xì)指定使阻抗變換動(dòng)作停止的阻抗變換電路。因此,可詳細(xì)地指定阻抗變換電路的節(jié)能控制。而且,還可以對(duì)柵極驅(qū)動(dòng)器進(jìn)行控制,以達(dá)到?jīng)]有不必要的控制,在掃描不需要驅(qū)動(dòng)的區(qū)域時(shí)不驅(qū)動(dòng)源極線。
而且,與根據(jù)第一屏蔽控制信號(hào)保持于節(jié)能數(shù)據(jù)保持電路中的節(jié)能數(shù)據(jù)無關(guān),對(duì)阻抗變換電路及第一開關(guān)電路,可不進(jìn)行節(jié)能控制,或者可根據(jù)節(jié)能數(shù)據(jù)開啟(ON)或關(guān)閉(OFF)節(jié)能控制。因此,通過極其詳細(xì)的局部顯示控制,可有效地降低無謂的電流消耗。
并且,根據(jù)本發(fā)明的源極驅(qū)動(dòng)器,上述阻抗變換電路也可以是其輸出上未連接負(fù)載時(shí)的相位裕度小于該輸出上連接有負(fù)載時(shí)的相位裕度。
通常,在評(píng)價(jià)源極驅(qū)動(dòng)器的電氣特性或性能時(shí),只在測(cè)試對(duì)象的局部的阻抗變換電路上加測(cè)試用負(fù)載,非測(cè)試對(duì)象的阻抗變換電路的輸出為未連接狀態(tài)。因此,在采用本發(fā)明所涉及的阻抗變換電路時(shí),非測(cè)試對(duì)象的阻抗變換電路容易振蕩,不能非常準(zhǔn)確地評(píng)價(jià)電氣特性,但是可以不需要防止振蕩用的電容器。
因此,通過對(duì)應(yīng)每個(gè)阻抗變換電路、或者對(duì)應(yīng)每構(gòu)成一個(gè)像素的多個(gè)點(diǎn)數(shù)的阻抗變換電路設(shè)置節(jié)能數(shù)據(jù)保持電路,可以只將評(píng)價(jià)對(duì)象的阻抗變換電路設(shè)置為使能狀態(tài),而不受由非測(cè)試對(duì)象的阻抗變換電路的振蕩帶來的影響。其結(jié)果是,可提供一種包括不需要防止振蕩用的電容器、且可進(jìn)行高準(zhǔn)確度評(píng)價(jià)的阻抗變換電路的源極驅(qū)動(dòng)器。即,可以提供一種不僅隨著芯片面積的縮小化而實(shí)現(xiàn)低成本化、且可實(shí)現(xiàn)測(cè)試成本降低的源極驅(qū)動(dòng)器。
并且,在本發(fā)明所涉及的源極驅(qū)動(dòng)器中,還包括第二屏蔽電路,該第二屏蔽電路根據(jù)以一水平掃描期間為單位變化的第二屏蔽控制信號(hào)屏蔽上述節(jié)能數(shù)據(jù),上述第一屏蔽電路根據(jù)上述第一屏蔽控制信號(hào)可以屏蔽上述第二屏蔽電路的輸出。
根據(jù)本發(fā)明,根據(jù)第二屏蔽控制信號(hào),在掃描由源極線劃分的非顯示區(qū)域時(shí),可停止源極線的驅(qū)動(dòng),所以,可實(shí)現(xiàn)進(jìn)一步的低功耗化。
并且,根據(jù)本發(fā)明所涉及的源極驅(qū)動(dòng)器,還包括用于將上述阻抗變換電路的輸入及輸出進(jìn)行旁路的第二開關(guān)電路,其中,在一水平掃描期間內(nèi)變化的驅(qū)動(dòng)期間指定信號(hào)所指定的一水平掃描期間內(nèi)的第一期間中,根據(jù)上述第一屏蔽電路的輸出,使上述第二開關(guān)電路處于非導(dǎo)通狀態(tài),而且,上述阻抗變換電路根據(jù)上述灰階電壓驅(qū)動(dòng)其輸出;在上述第一期間之后的第二期間中,使上述第二開關(guān)電路處于導(dǎo)通狀態(tài),而且,停止或限制上述阻抗變換電路的工作電流,將其輸出設(shè)置為高阻抗?fàn)顟B(tài)。
根據(jù)本發(fā)明,可將在消耗電流中占大部分的阻抗變換電路的工作電流抑制在最小限度。
并且,在本發(fā)明所涉及的源極驅(qū)動(dòng)器中,包括用于存儲(chǔ)上述顯示數(shù)據(jù)的顯示數(shù)據(jù)存儲(chǔ)器;其中,從上述顯示數(shù)據(jù)存儲(chǔ)器讀出的上述顯示數(shù)據(jù)的規(guī)定的位也可以作為上述節(jié)能數(shù)據(jù)存儲(chǔ)數(shù)據(jù)于上述節(jié)能數(shù)據(jù)保持電路中。
根據(jù)本發(fā)明,因?yàn)榭捎门c顯示數(shù)據(jù)同樣的路徑將節(jié)能數(shù)據(jù)設(shè)置在源極驅(qū)動(dòng)器中,所以可將用于設(shè)置節(jié)能數(shù)據(jù)的外加電路抑制在最小限度。
并且,在本發(fā)明所涉及的源極驅(qū)動(dòng)器中,上述阻抗變換電路包括電壓跟隨器電路,將所述灰階電壓作為輸入信號(hào)進(jìn)行供給;以及電阻電路,與所述電壓跟隨器電路的輸出串聯(lián)連接;其中,所述電壓跟隨器電路包括差動(dòng)部,將上述輸入信號(hào)及上述電壓跟隨器電路的輸出信號(hào)的差分放大;以及輸出部,根據(jù)上述差動(dòng)部的輸出,輸出上述電壓跟隨器電路的輸出信號(hào);其中,通過上述電阻電路可以驅(qū)動(dòng)上述源極線。
在本發(fā)明中,為了將無限大的輸入阻抗變換為小阻抗,在通常使用的電壓跟隨器電路的輸出上設(shè)置電阻電路,通過該電阻電路驅(qū)動(dòng)源極線。由此,可用電阻電路的電阻值和源極線的負(fù)載電容調(diào)整輸出部的通過速率(應(yīng)答速度)。因此,可以不需要為防止振蕩而在阻抗變換電路上設(shè)置的相位補(bǔ)償用電容器,其中,該振蕩是由差動(dòng)部的輸出的通過速率和將其輸出反饋給該差動(dòng)部的輸出部的輸出的通過速率的關(guān)系所決定的振蕩。
并且,在本發(fā)明的源極驅(qū)動(dòng)器中,上述差動(dòng)部的輸出的通過速率(through rate)也可以與上述輸出部的輸出的通過速率相同,或者大于上述輸出部的輸出的通過速率。
在本發(fā)明中,在未連接負(fù)載時(shí),阻抗變換電路的相位裕度減小,在連接負(fù)載時(shí),輸出部的輸出的通過速率減小、而阻抗變換電路的相位裕度變大。因此,由于在未連接負(fù)載時(shí)考慮到相位裕度,從而可有效防止連接負(fù)載時(shí)的振蕩。
另外,本發(fā)明還涉及一種光電裝置,其包括多條源極線;多條柵極線;多個(gè)開關(guān)元件,各開關(guān)元件連接至上述多條柵極線中的一條以及多條源極線中的一條;柵極驅(qū)動(dòng)器,掃描上述多條柵極線;以及上述任一項(xiàng)所述的源極驅(qū)動(dòng)器,驅(qū)動(dòng)上述多條源極線。
根據(jù)本發(fā)明,可提供一種由于局部顯示而可實(shí)現(xiàn)低功耗化和低成本化的光電裝置。
本發(fā)明還涉及一種包括上述光電裝置的電子設(shè)備。
根據(jù)本發(fā)明,可提供一種包括光電裝置的電子設(shè)備,該光電裝置由于局部顯示而可實(shí)現(xiàn)低功耗化和低成本化。
另外,本發(fā)明還涉及一種用于驅(qū)動(dòng)光電裝置的源極線的驅(qū)動(dòng)方法,對(duì)應(yīng)根據(jù)與顯示數(shù)據(jù)對(duì)應(yīng)的灰階電壓驅(qū)動(dòng)所述源極線的每個(gè)阻抗變換電路或者每構(gòu)成一個(gè)像素的多個(gè)點(diǎn)數(shù)的阻抗變換電路設(shè)置節(jié)能數(shù)據(jù),根據(jù)基于以一水平掃描期間為單位變化的第一屏蔽控制信號(hào)屏蔽所述節(jié)能數(shù)據(jù)的結(jié)果,停止或限制所述阻抗變換電路的工作電流,并將其輸出設(shè)置為高阻抗?fàn)顟B(tài),而且,在所述阻抗電路的輸出上供給非顯示電壓,或者所述阻抗變換電路根據(jù)所述灰階電壓驅(qū)動(dòng)其輸出。
并且,在本發(fā)明所涉及的驅(qū)動(dòng)方法中,根據(jù)所述第一屏蔽控制信號(hào),屏蔽根據(jù)以一水平掃描期間為單位變化的第二屏蔽控制信號(hào)屏蔽所述節(jié)能數(shù)據(jù)的結(jié)果;根據(jù)基于所述第一屏蔽控制信號(hào)的屏蔽結(jié)果,停止或限制所述阻抗變換電路的工作電流,并將其輸出設(shè)置為高阻抗?fàn)顟B(tài),而且,在所述阻抗變換電路的輸出上供給非顯示電壓,或者所述阻抗變換電路根據(jù)所述灰階電壓驅(qū)動(dòng)其輸出。
圖1是表示適用本實(shí)施例的源極驅(qū)動(dòng)器的光電裝置的基本構(gòu)成框圖。
圖2是本實(shí)施例的源極驅(qū)動(dòng)器的構(gòu)成例的框圖。
圖3是本實(shí)施例的柵極驅(qū)動(dòng)器的構(gòu)成例的框圖。
圖4是本實(shí)施例的源極驅(qū)動(dòng)器的要部構(gòu)成圖。
圖5是圖4的源極驅(qū)動(dòng)器的具體構(gòu)成圖。
圖6是本實(shí)施例的PS數(shù)據(jù)的說明圖。
圖7是圖4的驅(qū)動(dòng)輸出電路的構(gòu)成例的電路圖。
圖8(A)~圖8(D)是圖7的各種信號(hào)的說明圖。
圖9是表示旁路開關(guān)的開關(guān)控制和阻抗變換電路的動(dòng)作停止控制的時(shí)序的一例示意圖。
圖10是表示本實(shí)施例的局部顯示的說明圖。
圖11是表示圖7的驅(qū)動(dòng)輸出電路的動(dòng)作時(shí)序的一個(gè)示例圖。
圖12是本實(shí)施例的局部顯示效果的說明圖。
圖13(A)~圖13(D)是本實(shí)施例的局部顯示的其他例子的說明圖。
圖14是實(shí)現(xiàn)本實(shí)施例的PS數(shù)據(jù)設(shè)置方法的電路構(gòu)成示例框圖。
圖15是圖14的動(dòng)作示例的流程圖。
圖16是用于說明圖15的動(dòng)作的流程圖。
圖17是用于說明圖15的動(dòng)作的流程圖。
圖18是本實(shí)施例的阻抗變換電路的構(gòu)成例的框圖。
圖19是圖18的差動(dòng)部及輸出部的輸出的通過速率和振蕩之間的關(guān)系的說明圖。
圖20是表示振蕩裕度對(duì)于負(fù)載電容的變化的例子的說明圖。
圖21是表示振蕩裕度對(duì)于負(fù)載電容的變化的其他例子的說明圖。
圖22(A)~圖22(C)是表示電阻電路的構(gòu)成例的圖。
圖23是表示圖18的電壓跟隨器電路的構(gòu)成例的圖。
圖24是圖23所示的電壓跟隨器電路的動(dòng)作說明圖。
圖25是第一電流控制電路的構(gòu)成例的電路圖。
圖26是第二電流控制電路的構(gòu)成例的電路圖。
圖27示出關(guān)于p型差動(dòng)放大電路及第一輔助電路的節(jié)點(diǎn)電壓變化的模擬結(jié)果圖。
圖28示出關(guān)于n型差動(dòng)放大電路及第二輔助電路的節(jié)點(diǎn)電壓變化的模擬結(jié)果圖。
圖29示出關(guān)于輸出節(jié)點(diǎn)的電壓變化的模擬結(jié)果圖。
圖30示出關(guān)于運(yùn)算放大器的未連接負(fù)載時(shí)的相位裕度的變化及增益變化的模擬結(jié)果示意圖。
圖31示出關(guān)于運(yùn)算放大器的連接負(fù)載時(shí)的相位裕度變化和增益變化的模擬結(jié)果示意圖。
圖32是圖18的電壓跟隨器電路的其他構(gòu)成例示意圖。
圖33是減少第四電流源的動(dòng)作時(shí)的電流值的構(gòu)成例示意圖。
圖34是本實(shí)施例的電子設(shè)備的構(gòu)成例的框圖。
具體實(shí)施例方式
下面,使用附圖對(duì)本發(fā)明的實(shí)施例進(jìn)行詳細(xì)說明。而且,以下說明的實(shí)施例并不用于限定權(quán)利要求所記載的本發(fā)明的內(nèi)容。并且,以下說明的構(gòu)成的全部未必都是本發(fā)明所必須的構(gòu)成必要條件。
1.光電裝置圖1示出本實(shí)施例的包括適用源極驅(qū)動(dòng)器的光電裝置的顯示裝置的框圖例子。在圖1中,作為光電裝置采用液晶面板。在圖1中,將包括該液晶面板的顯示裝置稱作液晶裝置。
液晶裝置(廣義上為顯示裝置)510包括液晶面板(廣義上為光電裝置)512、源極驅(qū)動(dòng)器(源極線驅(qū)動(dòng)電路)520、柵極驅(qū)動(dòng)器(柵極線驅(qū)動(dòng)電路)530、控制器540以及電源電路542。而且,液晶裝置510不必包括這些所有的電路模塊,也可以省略其一部分電路模塊。
在此,液晶面板512包括多條柵極線(廣義上為掃描線)、多條源極線(廣義上為數(shù)據(jù)線)、以及由柵極線和源極線所指定的像素電極。此時(shí),在源極線上連接薄膜晶體管TFT(Thin FilmTransistor,廣義上為開關(guān)元件),在該TFT上連接像素電極,從而可構(gòu)成有源矩陣型液晶裝置。
更具體地說,液晶面板512形成于有源矩陣基板(例如玻璃基板)上。在該有源矩陣基板上配置有多條柵極線Gl~GM(M是大于等于2的自然數(shù)),在圖1的Y方向上排列、且分別沿X方向延伸;以及多條源極線Sl~SN(N是大于等于2的自然數(shù)),在X方向上排列、且分別沿Y方向延伸。并且,在與柵極線GK(1≤K≤M,且K為自然數(shù))和源極線SL(1≤L≤N,且L為自然數(shù))的交叉點(diǎn)對(duì)應(yīng)的位置上設(shè)置有薄膜晶體管TFTKL(廣義上為開關(guān)元件)。
TFTKL的柵極電極連接至柵極線GK,TFTKL的源極電極連接至源極線SL,TFTKL的漏極電極連接至像素電極PEKL。在該像素電極PEKL和對(duì)置電極VCOM(共用電極)之間形成有液晶電容CLKL(液晶元件)及輔助電容CSKL,該對(duì)置電極VCOM隔著液晶元件(廣義上為光電物質(zhì))與像素電極PEKL相對(duì)。并且,在形成有TFTKL、像素電極PEKL等的有源矩陣基板和形成有對(duì)置電極VCOM的相對(duì)基板之間封入液晶,從而像素的透射率根據(jù)像素電極PEKLX和對(duì)置電極VCOM之間的外加電壓而變化。
并且,施加給對(duì)置電極VCOM的電壓由電源電路542產(chǎn)生。而且,也可以使對(duì)置電極VCOM在對(duì)置基板上不形成一個(gè)面,而是形成帶狀,以便與各柵極線對(duì)應(yīng)。
源極驅(qū)動(dòng)器520根據(jù)顯示數(shù)據(jù)(圖像數(shù)據(jù))驅(qū)動(dòng)液晶面板512的源極線S1~SN。另一方面,柵極驅(qū)動(dòng)器530依次掃描液晶面板512的柵極線G1~GM。
控制器540可根據(jù)由未圖示的中央運(yùn)算處理裝置(CentralProcessing UnitCPU)等主機(jī)設(shè)置的內(nèi)容控制源極驅(qū)動(dòng)器520、柵極驅(qū)動(dòng)器530以及電源電路542。
更具體地說,控制器540或主機(jī)對(duì)源極驅(qū)動(dòng)器520進(jìn)行例如源極驅(qū)動(dòng)器520及柵極驅(qū)動(dòng)器530的動(dòng)作模式的設(shè)置、或者提供在內(nèi)部生成的垂直同步信號(hào)或水平同步信號(hào),對(duì)電源電路542進(jìn)行對(duì)置電極VCOM的電壓極性反轉(zhuǎn)時(shí)間的控制。源極驅(qū)動(dòng)器520將與控制器540或主機(jī)所設(shè)置的內(nèi)容相對(duì)應(yīng)的柵極驅(qū)動(dòng)器控制信號(hào)供給柵極驅(qū)動(dòng)器530,柵極驅(qū)動(dòng)器530由該柵極驅(qū)動(dòng)器控制信號(hào)控制。而且,向源極驅(qū)動(dòng)器520通知對(duì)置電極VCOM的電壓極性反轉(zhuǎn)時(shí)間。源極驅(qū)動(dòng)器520與該極性反轉(zhuǎn)時(shí)間同步生成后述的極性反轉(zhuǎn)信號(hào)POL。
電源電路542根據(jù)從外部供給的基準(zhǔn)電壓產(chǎn)生驅(qū)動(dòng)液晶面板512所必需的各種電壓或?qū)χ秒姌OVCOM的電壓。
而且,在圖1中,液晶裝置510是包括控制器540的構(gòu)成,但也可以將控制器540設(shè)置在液晶裝置510的外部?;蛘?,也可以與控制器540一同將主機(jī)包含于液晶裝置510中。而且,還可以將源極驅(qū)動(dòng)器520、柵極驅(qū)動(dòng)器530、控制器540、電源電路542的一部分或全部形成于液晶面板512上。
1.1源極驅(qū)動(dòng)器圖2示出圖1的源極驅(qū)動(dòng)器520的構(gòu)成例。
源極驅(qū)動(dòng)器520包括作為顯示數(shù)據(jù)存儲(chǔ)器的顯示數(shù)據(jù)RAM(Random Access Memory隨機(jī)存取存儲(chǔ)器)RAM 600。該顯示數(shù)據(jù)RAM 600中存儲(chǔ)有靜止圖像或運(yùn)動(dòng)圖像的顯示數(shù)據(jù)。顯示數(shù)據(jù)RAM 600至少可存儲(chǔ)一幀的顯示數(shù)據(jù)。例如,主機(jī)將靜止圖像的顯示數(shù)據(jù)直接傳送給源極驅(qū)動(dòng)器520。而且,例如,控制器540將運(yùn)動(dòng)圖像的顯示數(shù)據(jù)傳送給源極驅(qū)動(dòng)器520。
源極驅(qū)動(dòng)器520包括用于與主機(jī)間進(jìn)行接口處理的系統(tǒng)接口電路620。系統(tǒng)接口電路620與主機(jī)之間進(jìn)行接收發(fā)送信號(hào)的接口處理,從而,主機(jī)可通過系統(tǒng)接口電路620在源極驅(qū)動(dòng)器520上設(shè)置控制指令或靜止圖像的顯示數(shù)據(jù),或者進(jìn)行源極驅(qū)動(dòng)器520的狀態(tài)讀取或顯示數(shù)據(jù)RAM 600的讀取。
源極驅(qū)動(dòng)器520包括用于與控制器540間進(jìn)行接口處理的RGB接口電路622。通過RGB接口電路622與控制器540之間進(jìn)行接收發(fā)送信號(hào)的接口處理,從而控制器540可通過RGB接口電路622向源極驅(qū)動(dòng)器520設(shè)置運(yùn)動(dòng)圖像的顯示數(shù)據(jù)。
系統(tǒng)接口電路620及RGB接口電路622連接至控制邏輯電路624??刂七壿嬰娐?24是負(fù)責(zé)源極驅(qū)動(dòng)器520的全部控制的電路模塊??刂七壿嬰娐?24進(jìn)行如下控制將通過系統(tǒng)接口電路620或RGB接口電路622輸入的顯示數(shù)據(jù)寫入顯示數(shù)據(jù)RAM 600。
而且,控制邏輯電路624對(duì)通過系統(tǒng)接口電路620從主機(jī)輸入的控制指令進(jìn)行解碼,輸出與該解碼結(jié)果對(duì)應(yīng)的控制信號(hào),從而控制源極驅(qū)動(dòng)器520的各部分。在控制指令例如指示從顯示數(shù)據(jù)RAM600中進(jìn)行讀取時(shí),則進(jìn)行如下處理進(jìn)行從顯示數(shù)據(jù)RAM 600的讀取控制,并將讀取的顯示數(shù)據(jù)通過系統(tǒng)接口電路620輸出給主機(jī)。而且,控制邏輯電路624通過控制指令還進(jìn)行用于設(shè)置后述的節(jié)能(Power Save以下簡(jiǎn)稱為PS)數(shù)據(jù)的控制。
源極驅(qū)動(dòng)器520包括顯示時(shí)間(timing)發(fā)生電路640、振蕩電路642。顯示時(shí)間發(fā)生電路640利用振蕩電路642產(chǎn)生的顯示用時(shí)鐘,生成輸向顯示數(shù)據(jù)鎖存電路608、線地址電路610、驅(qū)動(dòng)電路650、柵極驅(qū)動(dòng)器控制電路630的時(shí)間(timing)信號(hào)。
柵極驅(qū)動(dòng)器控制電路630對(duì)應(yīng)于通過系統(tǒng)接口電路620輸入的來自主機(jī)的控制指令,輸出用于驅(qū)動(dòng)?xùn)艠O驅(qū)動(dòng)器530的柵極驅(qū)動(dòng)器控制信號(hào)(以一水平掃描期間為周期的時(shí)鐘信號(hào)CPV、表示一垂直掃描期間的開始的啟動(dòng)脈沖信號(hào)STV、復(fù)位信號(hào)等)。
存儲(chǔ)在顯示數(shù)據(jù)RAM 600中的顯示數(shù)據(jù)的存儲(chǔ)區(qū)域由行地址及列地址指定。行地址由行地址電路602指定。列地址由列地址電路604指定。通過系統(tǒng)接口電路620或RGB接口電路622輸入的顯示數(shù)據(jù)在用I/O緩沖電路606緩沖之后,寫入由行地址及列地址所指定的顯示數(shù)據(jù)RAM 600的存儲(chǔ)區(qū)域。而且,從由行地址及列地址所指定的顯示數(shù)據(jù)RAM 600的存儲(chǔ)區(qū)域中讀出的顯示數(shù)據(jù)在用I/O緩沖電路606緩沖之后通過系統(tǒng)接口電路620輸出。
線地址電路610與柵極驅(qū)動(dòng)器控制電路630的以一水平掃描期間為周期的時(shí)鐘信號(hào)CPV同步指定用于從顯示數(shù)據(jù)RAM 600中讀出向驅(qū)動(dòng)電路650輸出的顯示數(shù)據(jù)的線地址。從顯示數(shù)據(jù)RAM 600中讀出的顯示數(shù)據(jù)在鎖存到顯示數(shù)據(jù)鎖存電路608中之后輸出給驅(qū)動(dòng)電路650。
驅(qū)動(dòng)電路650包括多個(gè)驅(qū)動(dòng)輸出電路,對(duì)應(yīng)輸向源極線的輸出上設(shè)置。各驅(qū)動(dòng)輸出電路包括阻抗變換電路。阻抗變換電路包括電壓跟隨器電路,并根據(jù)與來自顯示數(shù)據(jù)鎖存電路608的顯示數(shù)據(jù)對(duì)應(yīng)的灰階電壓驅(qū)動(dòng)源極線。電壓跟隨器電路在其輸出上未連接負(fù)載時(shí)的相位裕度(Phase Margin)小于在其輸出上連接有負(fù)載時(shí)的相位裕度。
源極驅(qū)動(dòng)器520包括內(nèi)部電源電路660。內(nèi)部電源電路660使用由電源電路542供給的電源電壓產(chǎn)生液晶顯示所需要的電壓。內(nèi)部電源電路660包括基準(zhǔn)電壓發(fā)生電路662?;鶞?zhǔn)電壓發(fā)生電路662產(chǎn)生將高電位側(cè)電源電壓(系統(tǒng)電源電壓)VDD及低電位側(cè)電源電壓(系統(tǒng)接地電源電壓)VSS分壓后的多個(gè)灰階電壓。例如,在相當(dāng)于1點(diǎn)的顯示數(shù)據(jù)為6位時(shí),基準(zhǔn)電壓發(fā)生電路662產(chǎn)生64(=26)種灰階電壓。各灰階電壓與顯示數(shù)據(jù)相對(duì)應(yīng)。并且,驅(qū)動(dòng)電路650根據(jù)來自顯示數(shù)據(jù)鎖存電路608的數(shù)字的顯示數(shù)據(jù)選擇基準(zhǔn)電壓發(fā)生電路662產(chǎn)生的多個(gè)灰階電壓中的任一個(gè),將與數(shù)字的顯示數(shù)據(jù)對(duì)應(yīng)的模擬灰階電壓輸出給驅(qū)動(dòng)輸出電路。并且,驅(qū)動(dòng)輸出電路的阻抗變換電路將該灰階電壓緩沖后輸出給源極線,從而驅(qū)動(dòng)源極線。具體地,驅(qū)動(dòng)電路650包括對(duì)應(yīng)每條源極線設(shè)置的阻抗變換電路,各阻抗變換電路的電壓跟隨器電路將灰階電壓進(jìn)行阻抗變換,并輸出給各源極線。
1.2柵極驅(qū)動(dòng)器圖3示出圖1的柵極驅(qū)動(dòng)器530的構(gòu)成例。
柵極驅(qū)動(dòng)器530包括移位寄存器532、電平移位器534以及輸出緩沖器536。
移位寄存器532包括與各柵極線對(duì)應(yīng)設(shè)置、且依次連接的多個(gè)觸發(fā)器。該移位寄存器532在與來自柵極驅(qū)動(dòng)器控制電路630的時(shí)鐘信號(hào)CPV同步將啟動(dòng)脈沖信號(hào)STV保持在觸發(fā)器中時(shí),依次與時(shí)鐘信號(hào)CPV同步,將啟動(dòng)脈沖信號(hào)STV移位至鄰接的觸發(fā)器中。在此,輸入的啟動(dòng)脈沖信號(hào)STV是來自柵極驅(qū)動(dòng)器控制電路630的垂直同步信號(hào)。
電平移位器534將來自移位寄存器532的電壓電平移位至與液晶面板512和TFT的晶體管能力對(duì)應(yīng)的電壓電平上。作為該電壓電平,需要例如20V至50V的高電壓電平。
輸出緩沖器536將通過電平移位器534移位的掃描電壓緩沖后輸出給柵極線,從而驅(qū)動(dòng)?xùn)艠O線。
2.本實(shí)施例的源極驅(qū)動(dòng)器圖4表示本實(shí)施例的源極驅(qū)動(dòng)器的主要部分構(gòu)成圖。在圖4中示出了圖2的驅(qū)動(dòng)電路650的構(gòu)成例。并且,每1點(diǎn)的顯示數(shù)據(jù)為6位,基準(zhǔn)電壓發(fā)生電路662可產(chǎn)生灰階電壓V0至V63。
驅(qū)動(dòng)電路650包括對(duì)應(yīng)每個(gè)輸向源極線的輸出設(shè)置的驅(qū)動(dòng)輸出電路OUT1至OUTN(驅(qū)動(dòng)電路650包括驅(qū)動(dòng)輸出電路OUT1至OUTN,各輸出驅(qū)動(dòng)電路對(duì)應(yīng)每個(gè)輸向源極線的輸出設(shè)置)。各驅(qū)動(dòng)輸出電路包括阻抗變換電路。阻抗變換電路包括電壓跟隨器電路。電壓跟隨器電路根據(jù)在其輸入上提供的灰階電壓進(jìn)行阻抗變換動(dòng)作,從而驅(qū)動(dòng)連接至其輸出的源極線。該電壓跟隨器電路包括差動(dòng)部和輸出部。差動(dòng)部包括由金屬氧化膜半導(dǎo)體(Metal OxideSemiconductor以下簡(jiǎn)稱位MOS)晶體管構(gòu)成的差動(dòng)放大電路。通過差動(dòng)放大電路的工作電流流動(dòng),從而可進(jìn)行阻抗變換動(dòng)作,通過停止或限制該工作電流,從而可使阻抗變換動(dòng)作停止。
驅(qū)動(dòng)電路650包括第一至第N解碼器DEC1至DECN。第一至第N解碼器DECX1至DECN分別與驅(qū)動(dòng)輸出電路(阻抗變換電路、電壓跟隨器電路)對(duì)應(yīng)設(shè)置。向各解碼器輸入來自顯示數(shù)據(jù)RAM600(更具體地為顯示數(shù)據(jù)鎖存電路608)的顯示數(shù)據(jù)D0至D5(包括其反轉(zhuǎn)數(shù)據(jù)XD0至XD5)。并且,各解碼器連接有來自基準(zhǔn)電壓發(fā)生電路662的灰階電壓信號(hào)線GVL0至GVL63。并且,各解碼器選擇與顯示數(shù)據(jù)D0至D5、XD0至XD5對(duì)應(yīng)的灰階電壓信號(hào)線,電連接該信號(hào)線和驅(qū)動(dòng)輸出電路的輸入。由此,可將通過與各阻抗變換電路(各電壓跟隨器電路)對(duì)應(yīng)設(shè)置的解碼器所選擇的灰階電壓提供給各阻抗變換電路(各電壓跟隨器電路)的輸入。
圖5表示圖4的源極驅(qū)動(dòng)器的具體構(gòu)成圖。但是,在圖5中,對(duì)于與圖4的相同的部分標(biāo)注了同一符號(hào),并適當(dāng)省略其說明。在圖5中,示出了圖4的基準(zhǔn)電壓發(fā)生電路662以及第一至第N解碼器DEC1至DECN的構(gòu)成例。
如圖5所示,基準(zhǔn)電壓發(fā)生電路662包括γ校正電阻。γ校正電阻將對(duì)高電位側(cè)電源電壓VDD和低電位側(cè)電源電壓VSS間的電壓進(jìn)行電阻分割后得到的分壓Vi(0≤i≤63,且i為整數(shù))作為灰階電壓Vi輸出給電阻分割節(jié)點(diǎn)RDNi。向灰階電壓信號(hào)線GVLi供給灰階電壓Vi。
在圖4及圖5中,各驅(qū)動(dòng)輸出電路除阻抗變換電路外還包括PS數(shù)據(jù)保持電路。即,源極驅(qū)動(dòng)器520包括多個(gè)阻抗變換電路IPC1~I(xiàn)PCN,各阻抗變換電路根據(jù)對(duì)應(yīng)于顯示數(shù)據(jù)供給的灰階電壓驅(qū)動(dòng)多條源極線S1~SN;以及多個(gè)PS數(shù)據(jù)保持電路PS1reg至PSNreg,其分別對(duì)應(yīng)多個(gè)阻抗變換電路IPC1~I(xiàn)PCN設(shè)置,且在各PS數(shù)據(jù)保持電路中保持PS數(shù)據(jù)。
而且,在圖4及圖5中,對(duì)應(yīng)每個(gè)阻抗變換電路(電壓跟隨器電路)設(shè)置PS數(shù)據(jù)保持電路,但本發(fā)明并不局限于此。例如,PS數(shù)據(jù)保持電路也可以與構(gòu)成一個(gè)像素的多個(gè)點(diǎn)數(shù)的阻抗變換電路(電壓跟隨器電路)對(duì)應(yīng)設(shè)置。此時(shí),當(dāng)一個(gè)像素由RGB的三個(gè)點(diǎn)構(gòu)成時(shí),對(duì)應(yīng)每構(gòu)成一個(gè)像素的R成分、G成分以及B成分的阻抗變換電路(電壓跟隨器電路)設(shè)置一個(gè)PS數(shù)據(jù)保持電路。
在此,PS數(shù)據(jù)保持電路保持PS數(shù)據(jù)。該P(yáng)S數(shù)據(jù)是用于使阻抗變換電路(電壓跟隨器電路)的阻抗變換動(dòng)作成為使能(enable)狀態(tài)或禁止(disable)狀態(tài)的數(shù)據(jù)。
圖6表示PS數(shù)據(jù)的說明圖。
在此,概括地示出源極驅(qū)動(dòng)器520的N個(gè)輸出。
阻抗變換動(dòng)作被設(shè)置為使能狀態(tài)的阻抗變換電路根據(jù)灰階電壓驅(qū)動(dòng)源極線。阻抗變換動(dòng)作被設(shè)置為禁止?fàn)顟B(tài)的阻抗變換電路通過例如停止或限制工作電流以停止阻抗變換動(dòng)作,從而將其輸出設(shè)置為高阻抗?fàn)顟B(tài)。
因此,如圖6所示,在源極驅(qū)動(dòng)器520的N個(gè)輸出中,例如,在僅使中央部分成為使能狀態(tài)、使兩端部分成為禁止?fàn)顟B(tài)時(shí),使與成為使能狀態(tài)的阻抗變換電路對(duì)應(yīng)設(shè)置的PS數(shù)據(jù)保持電路中所保持的PS數(shù)據(jù)為例如“1”,使與成為禁止?fàn)顟B(tài)的阻抗變換電路對(duì)應(yīng)設(shè)置的PS數(shù)據(jù)保持電路中所保持的PS數(shù)據(jù)為例如“0”。各阻抗變換電路的電壓跟隨器電路根據(jù)與該阻抗變換電路對(duì)應(yīng)設(shè)置的PS保持電路中所保持的PS數(shù)據(jù),進(jìn)行阻抗變換動(dòng)作的停止控制。即,在與PS數(shù)據(jù)設(shè)為“1”的PS數(shù)據(jù)保持電路對(duì)應(yīng)的阻抗變換電路中,解除節(jié)能控制;而在與PS數(shù)據(jù)設(shè)為“0”的PS數(shù)據(jù)保持電路對(duì)應(yīng)的阻抗變換電路中,進(jìn)行節(jié)能控制。
由此,對(duì)應(yīng)每一個(gè)輸出、或?qū)?yīng)每構(gòu)成一個(gè)像素的點(diǎn)數(shù)的輸出,可詳細(xì)指定使阻抗變換動(dòng)作停止的阻抗變換電路,從而可實(shí)現(xiàn)詳細(xì)的節(jié)能控制。
例如,根據(jù)本實(shí)施例,在進(jìn)行利用源極線劃分顯示區(qū)域以及非顯示區(qū)域的局部顯示時(shí),可以源極線為單位指定顯示區(qū)域。因此,例如,與以信息塊為單位的節(jié)能控制情況相比,可抑制不需要的源極線的驅(qū)動(dòng),從而可降低功耗,該信息塊將八個(gè)像素作為一個(gè)數(shù)據(jù)信息塊。
而且,在本實(shí)施例中,電壓跟隨器電路的在其輸出上未連接負(fù)載時(shí)的相位裕度比在該輸出上連接有負(fù)載時(shí)的相位裕度小。因此,在使其輸出反饋的總線上可以不需要防止振蕩用的電容,且可使輸出的反應(yīng)速度高速化,相反,在輸出上未連接負(fù)載時(shí)也最容易振蕩。因此,在多個(gè)阻抗變換電路中的一部分上連接測(cè)試用負(fù)載進(jìn)行測(cè)試時(shí),非測(cè)試對(duì)象的阻抗變換電路的電壓跟隨器電路呈未連接負(fù)載狀態(tài),非測(cè)試對(duì)象的阻抗變換電路的電壓跟隨器電路振蕩的可能性高。在該電壓跟隨器電路振蕩時(shí),無法評(píng)價(jià)將電源作為共用的測(cè)試對(duì)象的阻抗變換電路的正確的電流消耗等。
因此,如圖4以及圖5所示,對(duì)應(yīng)每一個(gè)輸出、或者對(duì)應(yīng)每構(gòu)成一個(gè)像素的多個(gè)點(diǎn)數(shù)的輸出,可具體指定使阻抗變換動(dòng)作停止的阻抗變換電路(電壓跟隨器電路)。由此,可只將測(cè)試對(duì)象的阻抗變換電路設(shè)置為使能狀態(tài),從而可以不受由非測(cè)試對(duì)象的阻抗變換電路的振蕩帶來的影響。其結(jié)果是,不需要用于防止振蕩的電容,且可提供包括可以是高準(zhǔn)確度評(píng)價(jià)的阻抗變換電路的源極驅(qū)動(dòng)器。即,可以提供一種不僅隨著芯片面積的縮小而降低成本、且可實(shí)現(xiàn)降低測(cè)試耗費(fèi)成本的源極驅(qū)動(dòng)器。
優(yōu)選方式是,在例如初始化處理時(shí)設(shè)置這種PS數(shù)據(jù)。并且,優(yōu)選方式是,在實(shí)際驅(qū)動(dòng)液晶面板期間變更PS數(shù)據(jù)時(shí),在所謂的非顯示期間進(jìn)行變更。
而且,在本實(shí)施例中,設(shè)置在第1~第N的PS數(shù)據(jù)保持電路PS1reg~PSNreg中的PS數(shù)據(jù)一旦被設(shè)置至顯示數(shù)據(jù)RAM 600中,之后,控制邏輯電路624或驅(qū)動(dòng)電路650將進(jìn)行如下控制從顯示數(shù)據(jù)RAM 600中讀出,并設(shè)置到第1~第N的PS數(shù)據(jù)保持電路PS1reg~PSNreg中。
如圖4所示,在顯示數(shù)據(jù)RAM 600中,液晶面板512的水平掃描線的顯示數(shù)據(jù)存儲(chǔ)在用相同的行地址指定的存儲(chǔ)區(qū)域中。并且,此時(shí),顯示數(shù)據(jù)RAM 600的規(guī)定存儲(chǔ)區(qū)域作為顯示數(shù)據(jù)和PS數(shù)據(jù)的存儲(chǔ)區(qū)域被共用。如果源極驅(qū)動(dòng)器520的輸出為240×3(一個(gè)像素的點(diǎn)數(shù))、可顯示的最大畫面尺寸的線數(shù)為340線時(shí),作為顯示數(shù)據(jù)RAM 600的結(jié)束線的第340線的顯示數(shù)據(jù)的存儲(chǔ)區(qū)域與PS數(shù)據(jù)的存儲(chǔ)區(qū)域共用。如果一個(gè)電壓跟隨器電路所需要的PS數(shù)據(jù)為1位、每1點(diǎn)的顯示數(shù)據(jù)的位數(shù)為6(D0~D5)時(shí),在作為第340線的各顯示數(shù)據(jù)的最高位的數(shù)據(jù)D5的存儲(chǔ)區(qū)域中保持PS數(shù)據(jù)。
此時(shí),生成用于將阻抗變換電路組的阻抗變換動(dòng)作設(shè)置為使能狀態(tài)的PS數(shù)據(jù),其中,該阻抗變換電路組是由在多個(gè)阻抗變換電路IPC1~I(xiàn)PCN中指定的兩個(gè)阻抗變換電路所指定的,并將該P(yáng)S數(shù)據(jù)設(shè)置在顯示數(shù)據(jù)RAM 600的上述存儲(chǔ)區(qū)域中。
例如,在圖6中,在指定阻抗變換電路IPC3、IPC121時(shí),生成用于將阻抗變換電路IPC4至阻抗變換電路IPC121設(shè)置為使能狀態(tài)的PS數(shù)據(jù)。在本實(shí)施例中,還生成用于將阻抗變換電路IPC1~阻抗變換電路IPC3、阻抗變換電路IPC122~阻抗變換電路IPCN設(shè)置為禁止?fàn)顟B(tài)的PS數(shù)據(jù),并設(shè)置在顯示數(shù)據(jù)RAM 600的上述存儲(chǔ)區(qū)域中。
2.1驅(qū)動(dòng)輸出電路本實(shí)施例中的源極驅(qū)動(dòng)器520通過用以下驅(qū)動(dòng)輸出電路驅(qū)動(dòng)各源極線,不僅可以進(jìn)行由源極線劃分顯示區(qū)域及非顯示區(qū)域的局部顯示,還可以進(jìn)行由柵極線劃分顯示區(qū)域以及非顯示區(qū)域的局部顯示。以下將利用源極線劃分顯示區(qū)域及非顯示區(qū)域的局部顯示稱為“橫局部顯示”,將利用柵極線劃分顯示區(qū)域及非顯示區(qū)域的局部顯示稱為“縱局部顯示”。橫局部顯示是以一水平掃描期間為單位的局部顯示控制,縱局部顯示是一水平掃描期間內(nèi)的局部顯示控制。
圖7表示圖4的驅(qū)動(dòng)輸出電路OUT1的構(gòu)成例的電路圖。而且,驅(qū)動(dòng)輸出電路OUT1不必包括圖7所示的全部電路,圖7所示的一部分電路也可以在驅(qū)動(dòng)輸出電路OUT1以外的其他電路模塊中。圖7中示出了驅(qū)動(dòng)輸出電路OUT1的構(gòu)成例,但其他的驅(qū)動(dòng)輸出電路OUT2至OUTN也同樣。
圖8(A)至圖8(D)表示在圖7中輸入的各種信號(hào)的說明圖。
在圖7中,將與顯示數(shù)據(jù)對(duì)應(yīng)的灰階電壓作為輸入電壓Vin1供給給驅(qū)動(dòng)輸出電路OUT1的阻抗變換電路IPC1。并且,阻抗變換電路IPC1可根據(jù)輸入電壓Vin1驅(qū)動(dòng)源極線S1。該阻抗變換電路IPC1是電壓跟隨器電路。
PS數(shù)據(jù)保持電路PS1reg通過D觸發(fā)器來實(shí)現(xiàn)。用于選擇輸入電壓(灰階電壓)Vin1的顯示數(shù)據(jù)D0~D5中的最高位D5作為PS數(shù)據(jù)PSD輸入至PS數(shù)據(jù)保持電路PS1reg。PS數(shù)據(jù)保持電路PS1reg在時(shí)鐘信號(hào)PCLK的上升沿存入PS數(shù)據(jù)PSD。如圖8(A)所示,PS數(shù)據(jù)PSD在為H電平時(shí)指定PS關(guān)閉(OFF),在為L(zhǎng)電平時(shí)指定PS啟動(dòng)(ON)。
在阻抗變換電路IPC1的輸出與局部開關(guān)(第一開關(guān)電路)PSW1的一端連接。局部開關(guān)PSW1的另一端上連接用于輸入極性反轉(zhuǎn)信號(hào)POL的反轉(zhuǎn)信號(hào)的反相器INV1的輸出。反相器INV1根據(jù)極性反轉(zhuǎn)信號(hào)POL的反轉(zhuǎn)信號(hào),將系統(tǒng)電源電壓VDD或系統(tǒng)接地電源電壓VSS作為非顯示電壓輸出。系統(tǒng)電源電壓VDD或系統(tǒng)接地電源電壓VSS與進(jìn)行極性反轉(zhuǎn)的對(duì)置電極VCOM的正極性電壓或負(fù)極性電壓相等。因此,在局部開關(guān)PSW1為接通狀態(tài)時(shí),可以將與對(duì)置電極VCOM的電壓相等的電壓供給源極線S1。
而且,阻抗變換電路IPC1的工作電流根據(jù)節(jié)能控制信號(hào)opc1被停止或限制。在阻抗變換電路IPC1的工作電流被停止或限制時(shí),其輸出被設(shè)置為高阻抗?fàn)顟B(tài)。該節(jié)能控制信號(hào)opc1及局部開關(guān)PSW1的控制信號(hào)psc1可根據(jù)攝取到(輸入到)PS數(shù)據(jù)保持電路PS1reg的PS數(shù)據(jù)PSD和縱局部控制信號(hào)PTV(廣義上為第一屏蔽控制信號(hào))而生成。縱局部控制信號(hào)PTV是以一水平掃描期間為單位變化的信號(hào)。即,縱局部控制信號(hào)PTV與一水平掃描期間的開始時(shí)間同步變化。如圖8(B)所示,在為縱局部顯示期間時(shí),縱局部控制信號(hào)PTV為H電平。
在第一屏蔽電路MASK1中,根據(jù)縱局部控制信號(hào)PTV,屏蔽由PS數(shù)據(jù)保持電路PS1reg所保持的PS數(shù)據(jù),從而生成控制信號(hào)psc1。
并且,根據(jù)該控制信號(hào)psc1,停止或限制阻抗變換電路IPC1的工作電流,并將其輸出設(shè)置為高阻抗?fàn)顟B(tài),而且將局部開關(guān)PSWl設(shè)置為接通狀態(tài)(PS開啟控制)?;蛘?,根據(jù)控制信號(hào)psc1,在阻抗變換電路IPC1根據(jù)輸入電壓Vin1驅(qū)動(dòng)其輸出的同時(shí),將局部開關(guān)PSW1設(shè)置為非接通狀態(tài)(PS斷開控制)。即,在阻抗變換電路IPC1動(dòng)作時(shí),局部開關(guān)PSW1設(shè)置為非接通狀態(tài);阻抗變換電路IPC1停止動(dòng)作時(shí),局部開關(guān)PSW1設(shè)置為接通狀態(tài)。
由此,在由縱局部控制信號(hào)PTV指定的通常顯示期間內(nèi),與保持在PS數(shù)據(jù)保持電路PS1reg中的PS數(shù)據(jù)PSD無關(guān),對(duì)于阻抗變換電路IPC1以及局部開關(guān)PSW1可以進(jìn)行PS斷開控制。而且,在由縱局部控制信號(hào)PTV指定的縱局部顯示期間內(nèi),對(duì)于阻抗變換電路IPC1以及局部開關(guān)PSW1,可與PS數(shù)據(jù)保持電路PS1reg所保持的PS數(shù)據(jù)PSD對(duì)應(yīng)而進(jìn)行PS開啟控制或PS斷開控制。
如本實(shí)施例上述,如圖7所示,也可以是,利用第二屏蔽電路MSDK2,在根據(jù)橫局部控制信號(hào)PTH(第二屏蔽控制信號(hào))屏蔽PS數(shù)據(jù)PSD之后,在第一屏蔽電路MSK1中,根據(jù)縱局部控制信號(hào)PTV屏蔽第二屏蔽電路MSDK2的輸出。橫局部控制信號(hào)PTH是以一水平掃描期間為單位而變化的信號(hào)。即,橫局部控制信號(hào)PTH與一水平掃描期間的開始時(shí)間同步變化。如圖8(C)所示,橫局部顯示期間時(shí),橫局部控制信號(hào)PTH為H電平。
由此,在由橫局部控制信號(hào)PTH指定的通常顯示期間內(nèi),如上所述,可由縱局部控制信號(hào)PTV進(jìn)行PS開啟控制或PS斷開控制。而且,在由橫局部控制信號(hào)PTH指定的橫局部顯示期間內(nèi),與保持在PS數(shù)據(jù)保持電路PS1reg中的PS數(shù)據(jù)PSD無關(guān),對(duì)于阻抗變換電路IPC1以及局部開關(guān)PSW1,可進(jìn)行PS斷開控制。
在上述驅(qū)動(dòng)輸出電路OUT1中,由IPC1的工作電流消耗大半的電流。因此,通過實(shí)現(xiàn)阻抗變換電路IPC1的低功耗化,可實(shí)現(xiàn)包括驅(qū)動(dòng)輸出電路OUT1的源極驅(qū)動(dòng)器520的低功耗化。因此,在本實(shí)施例中,如圖7所示,優(yōu)選方式是,設(shè)置用于將阻抗變換電路IPC1的輸入及輸出進(jìn)行旁路的旁路開關(guān)BSW1(第二開關(guān)電路)。此時(shí),使用作為驅(qū)動(dòng)期間指定信號(hào)的控制信號(hào)ALLPS,進(jìn)行旁路開關(guān)BSW1的開關(guān)控制和阻抗變換電路IPC1的動(dòng)作停止控制??刂菩盘?hào)ALLPS是在一水平掃描期間內(nèi)變化的信號(hào),如圖8(D)所示,可指定各期間。
圖9示出了旁路開關(guān)BSW1的開關(guān)控制和阻抗變換電路IPC1的動(dòng)作停止控制的時(shí)序的一個(gè)例子。
由控制信號(hào)ALLPS指定一水平掃描期間(1H,廣義上為驅(qū)動(dòng)時(shí)間)內(nèi)的第一期間t1、和在該一水平掃描期間內(nèi)的第一期間t1后的第二期間t2。并且,在第一期間t1內(nèi)生成旁路控制信號(hào)bsc1,以便將旁路開關(guān)BSW1設(shè)置為非接通狀態(tài)。而且,還生成節(jié)能控制信號(hào)opc1,以便使阻抗變換電路IPC1的動(dòng)作開啟,使阻抗變換電路IPC1根據(jù)輸入電壓Vin1驅(qū)動(dòng)其輸出。
并且,在第二期間t2內(nèi)生成旁路控制信號(hào)bsc1,以便將旁路開關(guān)BSW1設(shè)置為接通狀態(tài)。而且,還生成節(jié)能控制信號(hào)opc1,以便停止或限制阻抗變換電路IPC1的工作電流,將阻抗變換電路IPC1的輸出設(shè)置為高阻抗?fàn)顟B(tài)。
如上所述,進(jìn)行旁路開關(guān)BSW1的開關(guān)控制的旁路控制信號(hào)bsc1根據(jù)控制信號(hào)ALLPS和控制信號(hào)psc1而生成。而且,節(jié)能控制信號(hào)opc1也根據(jù)控制信號(hào)ALLPS和控制信號(hào)psc1而生成。
通過這樣進(jìn)行控制,在第一期間t1內(nèi),用阻抗變換電路IPC1的高驅(qū)動(dòng)能力驅(qū)動(dòng)源極線S1,從而可用短時(shí)間接近目標(biāo)電壓。而且,在第二期間t2內(nèi),輸入電壓Vin1直接供給源極線S1,從而可達(dá)到目標(biāo)電壓。因此,可將電流消耗多的阻抗變換電路IPC1的動(dòng)作期間控制在最小限度,所以可大幅度削減消耗電流。
而且,在利用控制信號(hào)psc1停止或限制阻抗變換電路IPC1的工作電流時(shí),利用節(jié)能控制信號(hào)opc1以及旁路控制信號(hào)bsc1,使阻抗變換電路IPC1斷開,且使旁路開關(guān)BSW1斷開。
以上說明的縱局部控制信號(hào)PTV、橫局部控制信號(hào)PTH、極性反轉(zhuǎn)信號(hào)POL以及控制信號(hào)ALLPS共同提供給驅(qū)動(dòng)輸出電路OUT1~OUTN的各驅(qū)動(dòng)輸出電路。
圖10表示本實(shí)施例的局部顯示的說明圖。
在圖10中,概括地示出在圖1的液晶面板512的可顯示區(qū)域700上設(shè)置的各個(gè)區(qū)域。
可顯示區(qū)域700在圖10的X方向上劃分為兩個(gè)區(qū)域。這兩個(gè)區(qū)域由源極線劃分。更具體地,由PS數(shù)據(jù)保持電路劃分為設(shè)置L電平的區(qū)域和設(shè)置H電平的區(qū)域,其中,對(duì)應(yīng)每個(gè)驅(qū)動(dòng)源極線的阻抗變換電路(或?qū)?yīng)每構(gòu)成一個(gè)像素的多個(gè)點(diǎn)數(shù)的阻抗變換電路)設(shè)置該P(yáng)S數(shù)據(jù)保持電路。
因此,在圖7所示的電路中,在一垂直掃描期間內(nèi),在具有縱局部控制信號(hào)PTV為H電平、橫局部控制信號(hào)PTH為L(zhǎng)電平的掃描線的顯示區(qū)域中,如果是將PS數(shù)據(jù)保持電路設(shè)置為L(zhǎng)電平的區(qū)域DA5,則成為縱局部區(qū)域,如果是將PS數(shù)據(jù)保持電路設(shè)置為H電平的區(qū)域DA1,則成為通常顯示區(qū)域。即,在區(qū)域DA5上,局部開關(guān)PSW1為接通狀態(tài),根據(jù)極性反轉(zhuǎn)時(shí)間,向源極線S1供給與對(duì)置電極VCOM相同的電壓。另一方面,在區(qū)域DA1中,由阻抗變換電路IPC1以及旁路開關(guān)BSW1根據(jù)輸入電壓Vin1驅(qū)動(dòng)源極線S1。此時(shí),因?yàn)轵?qū)動(dòng)縱局部區(qū)域的阻抗變換電路的工作電流被停止或限制,所以可降低功耗。
在具有縱局部控制信號(hào)PTV為H電平、橫局部控制信號(hào)PTH為H電平的掃描線的區(qū)域DA2中,與PS數(shù)據(jù)保持電路的設(shè)置值無關(guān),構(gòu)成橫局部區(qū)域。即,在區(qū)域DA2中,局部開關(guān)PSW1為接通狀態(tài),根據(jù)極性反轉(zhuǎn)時(shí)間,向源極線S1供給與對(duì)置電極VCOM相同的電壓。此時(shí),在橫局部區(qū)域的掃描期間內(nèi),由于阻抗變換電路的工作電流被停止或限制,所以可降低功耗。
而且,在具有縱局部控制信號(hào)PTV為L(zhǎng)電平、橫局部控制信號(hào)PTH為L(zhǎng)電平的掃描線的顯示區(qū)域上,將PS數(shù)據(jù)保持電路設(shè)置為L(zhǎng)電平的區(qū)域DA4為通常顯示區(qū)域,PS數(shù)據(jù)保持電路設(shè)置為H電平的區(qū)域DA3也為通常顯示區(qū)域。即,在區(qū)域DA3、DA4中,由阻抗變換電路IPC1以及旁路開關(guān)BSW1根據(jù)輸入電壓Vin1驅(qū)動(dòng)源極線S1。
圖11表示圖7的驅(qū)動(dòng)輸出電路OUT1的動(dòng)作時(shí)序的一個(gè)例子。
如圖11所示,在縱局部控制信號(hào)PTV為H電平、橫局部控制信號(hào)PTH為L(zhǎng)電平的掃描線上,根據(jù)設(shè)置在PS數(shù)據(jù)保持電路中的PS數(shù)據(jù),可設(shè)置區(qū)域DA1或區(qū)域DA5。而且,在縱局部控制信號(hào)PTV以及橫局部控制信號(hào)PTH為H電平的掃描線上,與設(shè)置在PS數(shù)據(jù)保持電路中的PS數(shù)據(jù)無關(guān),可設(shè)置區(qū)域DA2。并且,在縱局部控制信號(hào)PTV以及橫局部控制信號(hào)PTH為L(zhǎng)電平的掃描線上,與設(shè)置在PS數(shù)據(jù)保持電路中的PS數(shù)據(jù)無關(guān),可設(shè)置通常顯示區(qū)域(區(qū)域DA3或區(qū)域DA4)。
圖12表示本實(shí)施例的局部顯示效果的說明圖。
圖12示出了在作為電子設(shè)備的便攜式電話機(jī)上安裝有液晶面板512時(shí),作為便攜式電話機(jī)的待機(jī)畫面,在液晶面板512的可顯示區(qū)域700的局部顯示圖像的狀態(tài)??娠@示區(qū)域700的顯示區(qū)域710由柵極線劃分設(shè)置。在該顯示區(qū)域710上,顯示有便攜式電話機(jī)的電池余量顯示圖像712、接收電波強(qiáng)度顯示圖像714以及時(shí)鐘顯示圖像716。
如果是現(xiàn)有技術(shù)的源極驅(qū)動(dòng)器,除電池余量顯示圖像712、接收電波強(qiáng)度顯示圖像714以及時(shí)鐘顯示圖像716以外的區(qū)域720、722、724、726部分也驅(qū)動(dòng)源極線,所以白白地耗費(fèi)了功率。與此相對(duì),在本實(shí)施例中,可更詳細(xì)地設(shè)置PS數(shù)據(jù),且可以不對(duì)柵極驅(qū)動(dòng)器進(jìn)行不必要的控制,在掃描區(qū)域720、722、724、726時(shí)不驅(qū)動(dòng)源極線。因此,可進(jìn)一步實(shí)現(xiàn)低功耗化。
圖13(A)~圖13(D)表示本實(shí)施例的局部顯示的其他實(shí)施例的說明圖。
在本實(shí)施例中,例如,在初始化時(shí)等,在各PS數(shù)據(jù)保持電路中設(shè)置PS數(shù)據(jù)。并且,如圖13(A)所示,與PS數(shù)據(jù)無關(guān),可利用縱局部控制信號(hào)PTV以及橫局部控制信號(hào)PTH將整個(gè)可顯示區(qū)域設(shè)置為通常顯示區(qū)域。并且,如圖13(D)所示,在希望降低功耗時(shí),通過使縱局部控制信號(hào)PTV變化可實(shí)現(xiàn)縱局部顯示。
而且,對(duì)于圖13(B)所示的情況來說,在區(qū)域730、734的掃描線上使橫局部控制信號(hào)PTH為H電平、在區(qū)域732的掃描線上使橫局部控制信號(hào)PTH為L(zhǎng)電平,從而可實(shí)現(xiàn)圖13(C)所示的“窗口”顯示。而且,同樣也可實(shí)現(xiàn)圖13(D)所示的顯示。
如上所述,因?yàn)榭蓪?shí)現(xiàn)非常詳細(xì)的局部顯示,所以可進(jìn)一步實(shí)現(xiàn)低功耗化。
2.2 PS數(shù)據(jù)的設(shè)置圖14表示實(shí)現(xiàn)本實(shí)施例的PS數(shù)據(jù)設(shè)置方法的PS數(shù)據(jù)設(shè)置電路的構(gòu)成例的框圖。
該P(yáng)S數(shù)據(jù)設(shè)置電路450包含在例如圖2的控制邏輯電路624或驅(qū)動(dòng)電路650中。
PS數(shù)據(jù)設(shè)置電路450包括指令解碼器452、第一參數(shù)設(shè)置寄存器454和第二參數(shù)設(shè)置寄存器456、RAM存取控制部460、以及PS數(shù)據(jù)生成部470。RAM存取控制部460包括行地址控制部462、列地址控制部464。行地址控制部462將用于生成顯示數(shù)據(jù)RAM 600的行地址的行地址控制信號(hào)輸出給行地址電路602。列地址控制部464將用于生成顯示數(shù)據(jù)RAM 600的列地址的列地址控制信號(hào)輸出給列地址電路604。
指令解碼器452對(duì)來自主機(jī)的控制指令進(jìn)行解碼。通過圖2的系統(tǒng)接口電路620輸入來自主機(jī)的控制指令。當(dāng)由該控制指令之一定義第一設(shè)置指令時(shí),該第一設(shè)置指令具有兩個(gè)參數(shù),其中,該第一設(shè)置指令作為在本實(shí)施例中的指定PS數(shù)據(jù)設(shè)置的控制指令而被預(yù)先設(shè)置。這兩個(gè)參數(shù)成為用于指定設(shè)置為使能狀態(tài)的阻抗變換電路的數(shù)據(jù)。
當(dāng)指令解碼器452判斷出控制指令為第一設(shè)置指令時(shí),將繼該第一設(shè)置指令之后從主機(jī)側(cè)輸入的兩個(gè)參數(shù)數(shù)據(jù)分別設(shè)置在第一參數(shù)設(shè)置寄存器454及第二參數(shù)設(shè)置寄存器456中。并且,指令解碼器452進(jìn)行如下指示對(duì)RAM存取控制部460指示向顯示數(shù)據(jù)RAM 600存取,以及向PS數(shù)據(jù)生成部470指示生成PS數(shù)據(jù)。
PS數(shù)據(jù)生成部470可根據(jù)第一及第二參數(shù)設(shè)置寄存器454、456的設(shè)置值生成PS數(shù)據(jù)。例如,從阻抗變換電路IPC1至阻抗變換電路IPCN依次設(shè)置PS數(shù)據(jù)時(shí),直至與第一參數(shù)設(shè)置寄存器454的設(shè)置值一致的阻抗變換電路,PS數(shù)據(jù)為“0”,然后,重復(fù)相同的PS數(shù)據(jù)“1”,直至與第二參數(shù)設(shè)置寄存器456的設(shè)置值一致。而且,與第二參數(shù)設(shè)置寄存器456的設(shè)置值一致后,使PS數(shù)據(jù)返回“0”。
RAM存取控制部460輸出以下信號(hào)用于寫入與阻抗變換電路對(duì)應(yīng)的PS數(shù)據(jù)的存取控制信號(hào)、行地址控制信號(hào)、列地址控制信號(hào),或者用于讀出與阻抗變換電路對(duì)應(yīng)的PS數(shù)據(jù)的存取控制信號(hào)、行地址控制信號(hào)。
圖15表示圖14所示的PS數(shù)據(jù)設(shè)置電路450的動(dòng)作例的流程圖。
首先,指令解碼器452對(duì)來自主機(jī)的控制指令進(jìn)行解碼,在判斷出為第一設(shè)置指令時(shí)(步驟S10是),將繼該第一設(shè)置指令之后從主機(jī)輸入的兩個(gè)參數(shù)攝取到第一參數(shù)設(shè)置寄存器454及第二參數(shù)設(shè)置寄存器456(步驟S11)。
接著,指令解碼器452向PS數(shù)據(jù)生成部470指示生成PS數(shù)據(jù)。例如前面上述,PS數(shù)據(jù)生成部470根據(jù)第一參數(shù)設(shè)置寄存器454及第二參數(shù)設(shè)置寄存器456的設(shè)置值生成PS數(shù)據(jù)(步驟S12)。
并且,指令解碼器452對(duì)RAM存取控制部460指示向顯示數(shù)據(jù)RAM 600寫入PS數(shù)據(jù)。由此,PS數(shù)據(jù)寫入顯示數(shù)據(jù)RAM 600(步驟S13)。
然后,指令解碼器452對(duì)RAM存取控制部460進(jìn)行指示,即、讀出在步驟S13中寫入的顯示數(shù)據(jù)RAM 600的PS數(shù)據(jù),將從顯示數(shù)據(jù)RAM 600讀出的PS數(shù)據(jù)設(shè)置在各PS數(shù)據(jù)保持電路中(步驟S14),結(jié)束一系列的處理(結(jié)束)。
在步驟S10中,當(dāng)判斷出來自主機(jī)的控制指令不是第一設(shè)置指令時(shí)(步驟S10否),指令解碼器452判斷該控制指令是否為第二設(shè)置指令(步驟S15),其中,該第二設(shè)置指令是作為將顯示數(shù)據(jù)RAM 600的PS數(shù)據(jù)設(shè)置在第一PS數(shù)據(jù)保持電路PS1reg~第N PS數(shù)據(jù)保持電路PSNreg中的控制指令而預(yù)先設(shè)置的。
并且,當(dāng)指令解碼器452判斷出為第二設(shè)置指令時(shí)(步驟S15是),進(jìn)入步驟S14。另一方面,當(dāng)指令解碼器452判斷出不是第二設(shè)置指令時(shí)(步驟S15否),結(jié)束一系列的處理(結(jié)束)。
而且,在本實(shí)施例中,因?yàn)榭梢杂门c顯示數(shù)據(jù)同樣的路徑由主機(jī)設(shè)置PS數(shù)據(jù),所以,可與顯示數(shù)據(jù)同樣,主機(jī)可將PS數(shù)據(jù)寫入顯示數(shù)據(jù)RAM 600。此時(shí),由于主機(jī)輸入第二設(shè)置指令,從而在顯示數(shù)據(jù)RAM 600中可以判斷出第340線的最高位的數(shù)據(jù)是PS數(shù)據(jù),并將該數(shù)據(jù)作為PS數(shù)據(jù)攝取到第一PS數(shù)據(jù)保持電路PS1reg~第N的PS數(shù)據(jù)保持電路PSNreg。
圖16表示圖15的步驟S13的處理例的流程圖。
通過指令解碼器452接收到寫入PS數(shù)據(jù)的指示的RAM存取控制部460通過行地址控制部462輸出行地址控制信號(hào)。接收到該行地址控制信號(hào)的行地址電路602生成用于指定圖4的第340線的顯示數(shù)據(jù)的存儲(chǔ)區(qū)域的行地址(步驟S20)。
接著,RAM存取控制部460通過列地址控制部464輸出列地址控制信號(hào)。接收到該列地址控制信號(hào)的列地址電路604生成用于指定圖4的第340線的各列的顯示數(shù)據(jù)的存儲(chǔ)區(qū)域的列地址(步驟S21)。并且,RAM存取控制部460輸出寫入用的存取控制信號(hào),進(jìn)行在通過由步驟S20指定的行地址和由步驟S21指定的列地址所指定的存儲(chǔ)區(qū)域中寫入PS數(shù)據(jù)的控制(步驟S22)。
在由PS數(shù)據(jù)生成部470生成的所有PS數(shù)據(jù)的寫入未結(jié)束時(shí)(步驟S23否),返回步驟S21,輸出用于更新列地址的列地址控制信號(hào)。
這樣,當(dāng)PS數(shù)據(jù)的寫入結(jié)束時(shí)(步驟S23是),結(jié)束一系列的處理(結(jié)束)。
圖17表示圖15的步驟S14的處理例的流程圖。
通過指令解碼器452接收到PS數(shù)據(jù)的設(shè)置指示的RAM存取控制部460通過行地址控制部462輸出行地址控制信號(hào)。并且,行地址電路602生成用于指定圖4的第340線的顯示數(shù)據(jù)的存儲(chǔ)區(qū)域的行地址(步驟S30)。
接著,RAM存取控制部460輸出讀出用的存取控制信號(hào),進(jìn)行從通過由步驟S30指定的行地址指定的存儲(chǔ)區(qū)域中讀出PS數(shù)據(jù)的控制(步驟S31)。
最后,指令解碼器452將用于攝取在步驟S31中讀出的PS數(shù)據(jù)的指示信號(hào)輸出給第一PS數(shù)據(jù)保持電路PS1reg~第N PS數(shù)據(jù)保持電路PSNreg(步驟S32),結(jié)束一系列的處理(結(jié)束)。
而且,在步驟S30中,作為用于指定行地址的內(nèi)容進(jìn)行了說明。但也可以利用圖2的線地址電路610生成第340線的線地址。此時(shí),例如,圖14的RAM存取控制部460包括線地址控制部,線地址控制部對(duì)線地址電路610輸出用于生成第340線的線地址控制信號(hào)。
而且,在本實(shí)施例中,一旦將PS數(shù)據(jù)存儲(chǔ)在顯示數(shù)據(jù)RAM 600中之后,就將其設(shè)置到PS數(shù)據(jù)保持電路中,但本發(fā)明不局限于此。例如,也可以依次連接PS數(shù)據(jù)保持電路而構(gòu)成移位寄存器,利用移位動(dòng)作將PS數(shù)據(jù)直接設(shè)置在各PS數(shù)據(jù)保持電路中。
2.3阻抗變換電路本實(shí)施例的阻抗變換電路包括在其輸出上未連接負(fù)載時(shí)的相位裕度比在該輸出上連接負(fù)載時(shí)的相位裕度小的電壓跟隨器電路。下面,對(duì)這種阻抗變換電路進(jìn)行詳細(xì)說明。
圖18表示本實(shí)施例的阻抗變換電路的構(gòu)成例的框圖。圖18所示的阻抗變換電路包含在圖4或圖5所示的各驅(qū)動(dòng)電路中。
阻抗變換電路IPC包括電壓跟隨器電路VF和電阻電路RC,并驅(qū)動(dòng)電容性負(fù)載(容量性負(fù)載)LD。電壓跟隨器電路VF對(duì)輸入信號(hào)Vin(VI)進(jìn)行阻抗變換。電阻電路RC串聯(lián)在電壓跟隨器電路VF和阻抗變換電路IPC的輸出之間。并且,電壓跟隨器電路VF包括差動(dòng)部DIF,將輸入信號(hào)Vin(VI)及電壓跟隨器電路VF的輸出信號(hào)Vout之間的差分放大;以及輸出部OC,根據(jù)差動(dòng)部DIF的輸出,輸出電壓跟隨器電路的輸出信號(hào)Vout。而且,差動(dòng)部DIF還可以根據(jù)節(jié)能控制信號(hào)opc(相當(dāng)于圖7的節(jié)能控制信號(hào)opc1)停止或限制工作電流。
并且,阻抗變換電路IPC通過電阻電路RC驅(qū)動(dòng)連接至阻抗變換電路的輸出的負(fù)載LD。這樣,在通常為了將無限大的輸入阻抗變換為較小阻抗而使用的電壓跟隨器電路VF的輸出上設(shè)置電阻電路RC,并通過該電阻電路RC驅(qū)動(dòng)負(fù)載LD。由此,可以用電阻電路RC的電阻值和負(fù)載LD的負(fù)載電容來調(diào)整輸出部OC的通過速率(反應(yīng)速度)。因此,為了防止由差動(dòng)部DIF的輸出的通過速率和使該輸出反饋到該差動(dòng)部DIF的輸出部OC的輸出的通過速率而決定的振蕩,可以不需要設(shè)置在電壓跟隨器電路VF(阻抗變換電路IPC)上的用于相位補(bǔ)償?shù)碾娙荨?br>
圖19表示差動(dòng)部DIF及輸出部OC的輸出的通過速率和振蕩之間關(guān)系的說明圖。在此,圖中重點(diǎn)示出了差動(dòng)部DIF及輸出部OC的輸出的通過速率和相位裕度之間的關(guān)系。
阻抗變換電路IPC(電壓跟隨器電路VF)在相位裕度為0時(shí)振蕩。相位裕度越大越難振蕩,相位裕度越小越容易振蕩。如同電壓跟隨器電路VF一樣,在使輸出部OC的輸出反饋給差動(dòng)部DIF的輸入時(shí),相位裕度由差動(dòng)部DIF的輸出的通過速率(差動(dòng)部DIF的反應(yīng)速度)和輸出部OC的輸出的通過速率(輸出部OC的反應(yīng)速度)來決定。
在此,差動(dòng)部DIF的輸出的通過速率是指相對(duì)于到差動(dòng)部DIF的輸入的步驟變化的、差動(dòng)部DIF的輸出的每單位時(shí)間的變化量。在圖18中,相當(dāng)于在輸入信號(hào)Vin(VI)輸入之后,將從輸出部OC的輸出反饋的輸出信號(hào)Vout和該輸入信號(hào)Vin(VI)之間的差分進(jìn)行放大后變化的差動(dòng)部DIF的輸出的每單位時(shí)間的變化量。
而且,差動(dòng)部DIF的輸出的通過速率也可以考慮換成差動(dòng)部DIF的反應(yīng)速度。此時(shí),相對(duì)于到差動(dòng)部DIF輸入的變化,差動(dòng)部DIF的反應(yīng)速度相當(dāng)于到差動(dòng)部DIF的輸出發(fā)生變化的時(shí)間。在圖18中,例如,相當(dāng)于在輸入信號(hào)Vin(VI)輸入之后,直至將從輸出部OC的輸出反饋的輸出信號(hào)Vout和該輸入信號(hào)Vin(VI)之間的差(差分)放大并使差動(dòng)部DIF的輸出發(fā)生變化的時(shí)間。通過速率越大反應(yīng)速度越快,通過速率越小反應(yīng)速度越慢。這種差動(dòng)部DIF的反應(yīng)速度例如由差動(dòng)部DIF的電流源的電流值所決定。
而且,輸出部OC的輸出的通過速率是相對(duì)于向輸出部OC的輸入的步驟變化的、輸出的單位時(shí)間的變化量。在圖18中,相當(dāng)于例如在差動(dòng)部DIF的輸出變化之后,直至跟隨該差動(dòng)部DIF的輸出變化而輸出信號(hào)Vout發(fā)生變化的時(shí)間。
而且,輸出部OC的輸出的通過速率也可以考慮換成輸出部OC的反應(yīng)速度。此時(shí),輸出部OC的反應(yīng)速度相當(dāng)于相對(duì)于向輸出部OC的輸入的變化、直到輸出部OC的輸出發(fā)生變化的時(shí)間。在圖18中,例如,相當(dāng)于在差動(dòng)部DIF的輸出變化之后,直到跟隨該差動(dòng)部DIF的輸出變化而輸出信號(hào)Vout發(fā)生變化的時(shí)間。這種輸出部OC的反應(yīng)速度由例如輸出部OC的電流驅(qū)動(dòng)能力、連接至輸出部OC的輸出的負(fù)載所決定。
并且,如果著眼于輸出信號(hào)Vout的穩(wěn)定性,在差動(dòng)部DIF的輸出的通過速率接近輸出部OC的輸出的通過速率時(shí)容易振蕩,說明相位裕度變小。因此,在差動(dòng)部DIF的輸出的通過速率小于輸出部OC的輸出的通過速率(差動(dòng)部DIF的反應(yīng)速度比輸出部OC的反應(yīng)速度慢)時(shí),在不連接負(fù)載LD的未連接負(fù)載時(shí),相位裕度變大,在連接負(fù)載時(shí),輸出部OC的輸出的通過速率變小,相位裕度變得更大。即,如圖20所示,當(dāng)負(fù)載LD的負(fù)載電容變大時(shí),與相位裕度對(duì)應(yīng)的振蕩裕度變小,在Q1點(diǎn)上振蕩。此時(shí),在未連接負(fù)載時(shí),如果具有足夠的振蕩裕度,通過考慮負(fù)載電容可防止負(fù)載連接時(shí)的振蕩。
而且,當(dāng)差動(dòng)部DIF的輸出的通過速率大于輸出部OC的輸出的通過速率時(shí)(差動(dòng)部DIF的反應(yīng)速度比輸出部OC的反應(yīng)速度快時(shí)),如果未連接負(fù)載,則相位裕度變小,而在連接負(fù)載時(shí),輸出部OC的輸出的通過速率變小(輸出部OC的反應(yīng)速度更慢),相位裕度變大。而且,在差動(dòng)部DIF的輸出的通過速率和輸出部OC的輸出的通過速率相同(同等)時(shí),即差動(dòng)部DIF的反應(yīng)速度與輸出部OC的反應(yīng)速度相同(大致同等)時(shí),如果未連接負(fù)載,則相位裕度變小,而在負(fù)載連接時(shí),輸出部OC的輸出的通過速率變小,相位裕度變大。因此,如圖21所示,當(dāng)負(fù)載LD的負(fù)載電容變大時(shí),振蕩裕度變大,在Q2點(diǎn)上振蕩。但是,在未連接負(fù)載時(shí),通過從Q2點(diǎn)開始使振蕩裕度變大,從而可有效防止未連接負(fù)載時(shí)的振蕩。對(duì)于本實(shí)施例的電壓跟隨器電路VF,其輸出的未連接負(fù)載時(shí)比連接負(fù)載時(shí)振蕩裕度小,負(fù)載越大振蕩裕度越大。
2.3.1電阻電路圖22(A)、22(B)、22(C)表示電阻電路RC的構(gòu)成例。
如圖22(A)所示,電阻電路RC可包括可變電阻元件50。此時(shí),通過電阻電路RC的電阻值和負(fù)載LD的負(fù)載電容值,可以調(diào)整輸出部OC的輸出的通過速率(輸出部OC的反應(yīng)速度)。并且,優(yōu)選方式是,設(shè)置電阻值設(shè)置寄存器52,利用控制器540或主機(jī)設(shè)置其值(電阻值)。并且,優(yōu)選方式是,根據(jù)電阻值設(shè)置寄存器52的設(shè)置內(nèi)容,可設(shè)置可變電阻元件50的電阻值。
而且,如圖22(B)所示,電阻電路RC也可以由模擬開關(guān)元件ASW構(gòu)成。分別連接模擬開關(guān)元件ASW的p型MOS晶體管的源極及漏極、和n型MOS晶體管的源極及漏極。并且,通過同時(shí)導(dǎo)通p型MOS晶體管及n型MOS晶體管,從而可利用p型MOS晶體管及n型MOS晶體管的導(dǎo)通電阻決定電阻電路RC的電阻值。
更具體地,電阻電路RC可包括各模擬開關(guān)元件并聯(lián)的多個(gè)模擬開關(guān)元件。在圖22(B)中,三個(gè)模擬開關(guān)元件ASW1~ASW3并聯(lián),但也可以將兩個(gè)或大于等于四個(gè)并聯(lián)。在圖22(B)中,優(yōu)選方式是,通過分別改變構(gòu)成各模擬開關(guān)元件的晶體管的大小,使各模擬開關(guān)元件的電阻值互不相同。這樣,可使模擬開關(guān)元件ASW1~ASW3中的至少一個(gè)導(dǎo)通,從而可增加可由電阻電路RC實(shí)現(xiàn)的電阻值的變化。
而且,優(yōu)選方式是,設(shè)置由控制器540或主機(jī)設(shè)置其值的電阻值設(shè)置寄存器54。并且,優(yōu)選方式是,根據(jù)電阻值設(shè)置寄存器54的設(shè)置內(nèi)容,可設(shè)置模擬開關(guān)元件ASW1~ASW3的導(dǎo)通或截止。
而且,如圖22(C)所示,電阻電路RC也可以將各模擬開關(guān)元件并聯(lián)的多個(gè)模擬開關(guān)元件作為一個(gè)單位,將多個(gè)單位串聯(lián)。此時(shí),優(yōu)選方式是,設(shè)置由控制器540或主機(jī)設(shè)置其值的電阻值設(shè)置寄存器56。并且,優(yōu)選方式是,可根據(jù)電阻值設(shè)置寄存器56的設(shè)置內(nèi)容,設(shè)置模擬開關(guān)元件的導(dǎo)通或截止。
并且,在采用圖22(A)~圖22(C)的電阻電路RC時(shí),優(yōu)選方式是,負(fù)載LD的電容越大電阻電路RC的電阻值設(shè)置得越小,負(fù)載LD的電容越小電阻電路RC的電阻值設(shè)置得越大。因?yàn)榛陔娮桦娐稲C的電阻值和負(fù)載電容值的積決定給負(fù)載的充電時(shí)間,所以一旦具有大于等于某一定值的振蕩裕度,增益就徹底變小。
2.3.2電壓跟隨器電路在本實(shí)施例中,如上所述,可用差動(dòng)部DIF的輸出的通過速率和輸出部OC的輸出的通過速率的相對(duì)關(guān)系決定電路的穩(wěn)定性。如圖19所示,優(yōu)選方式是,差動(dòng)部DIF的輸出的通過速率與輸出部OC的輸出的通過速率相同(同等)或者大于輸出部OC的輸出的通過速率。
通過采用以下所述構(gòu)成的電壓跟隨器電路,可實(shí)現(xiàn)在增大差動(dòng)部DIF的輸出的通過速率的同時(shí),不需要相位補(bǔ)償用的電容的結(jié)構(gòu)。
圖23表示本實(shí)施例的電壓跟隨器電路VF的構(gòu)成例。
該電壓跟隨器電路VF的差動(dòng)部DIF包括p型(例如第一導(dǎo)電型)差動(dòng)放大電路100和n型(例如第二導(dǎo)電型)差動(dòng)放大電路110。而且,電壓跟隨器電路VF的輸出部OC包括輸出電路120。p型差動(dòng)放大電路100、n型差動(dòng)放大電路110以及輸出電路120將高電位側(cè)電源電壓VDD(廣義上為第一電源電壓)和低電位側(cè)電源電壓VSS(廣義上為第二電源電壓)之間的電壓作為工作電壓。
p型差動(dòng)放大電路100將輸入信號(hào)Vin及輸出信號(hào)Vout之間的差分進(jìn)行放大。p型差動(dòng)放大電路100具有輸出節(jié)點(diǎn)ND1(第一輸出節(jié)點(diǎn))及反轉(zhuǎn)輸出節(jié)點(diǎn)NXD1(第一反轉(zhuǎn)輸出節(jié)點(diǎn)),在輸出節(jié)點(diǎn)ND 1及反轉(zhuǎn)輸出節(jié)點(diǎn)NXD1之間輸出對(duì)應(yīng)于輸入信號(hào)Vin和輸出信號(hào)Vout之間的差分的電壓。
該p型差動(dòng)放大電路100具有第一電流鏡電路CM1和p型(第一導(dǎo)電型)的第一差動(dòng)晶體管對(duì)。第一差動(dòng)晶體管對(duì)包括p型MOS晶體管(以下簡(jiǎn)稱為MOS晶體管)PT1、PT2。p型MOS晶體管PT1、PT2的各晶體管的源極連接至第一電流源CS1,而且,將輸入信號(hào)Vin及輸出信號(hào)Vout供給各晶體管的柵極。p型晶體管PT1、PT2的漏極電流由第一電流鏡電路CM1生成。在p型晶體管PT1的柵極上提供輸入信號(hào)Vin。在p型晶體管PT2的柵極上提供輸出信號(hào)Vout。p型晶體管PT1的漏極構(gòu)成輸出節(jié)點(diǎn)ND1(第一輸出節(jié)點(diǎn))。p型晶體管PT2的漏極構(gòu)成反轉(zhuǎn)輸出節(jié)點(diǎn)NXD1(第一反轉(zhuǎn)輸出節(jié)點(diǎn))。
在此,通過節(jié)能控制用晶體管,第一電流源CS1在p型晶體管的漏極上提供高電位側(cè)電源電壓VDD,該p型晶體管的柵極與產(chǎn)生恒流的的恒壓Vrefp連接。在該節(jié)能控制用晶體管的柵極上提供節(jié)能控制信號(hào)opc的反轉(zhuǎn)信號(hào)。
n型差動(dòng)放大電路110將輸入信號(hào)Vin及輸出信號(hào)Vout之間的差分進(jìn)行放大。n型差動(dòng)放大電路110具有輸出節(jié)點(diǎn)ND2(第二輸出節(jié)點(diǎn))及反轉(zhuǎn)輸出節(jié)點(diǎn)NXD2(第二反轉(zhuǎn)輸出節(jié)點(diǎn)),在輸出節(jié)點(diǎn)ND2及反轉(zhuǎn)輸出節(jié)點(diǎn)NXD2之間,輸出與輸入信號(hào)Vin和輸出信號(hào)Vout之間的差分對(duì)應(yīng)的電壓。
該n型差動(dòng)放大電路110包括第二電流鏡電路CM2、和n型(第二導(dǎo)電型)第二差動(dòng)晶體管對(duì)。第二差動(dòng)晶體管對(duì)包括n型晶體管NT3、NT4。n型晶體管NT3、NT4的各晶體管的源極連接至第二電流源CS2,而且,將輸入信號(hào)Vin及輸出信號(hào)Vout提供給各晶體管的柵極。n型晶體管NT3、NT4的漏極電流由第二電流鏡電路CM2生成。在n型晶體管NT3的柵極上供給輸入信號(hào)Vin。在n型晶體管NT4的柵極上供給輸出信號(hào)Vout。n型晶體管NT3的漏極構(gòu)成輸出節(jié)點(diǎn)ND2(第二輸出節(jié)點(diǎn)),n型晶體管NT4的漏極構(gòu)成反轉(zhuǎn)輸出節(jié)點(diǎn)NXD2(第二反轉(zhuǎn)輸出節(jié)點(diǎn))。
在此,通過節(jié)能控制用晶體管,第二電流源CS2在n型晶體管的漏極供給低電位側(cè)電源電壓VSS,該n型晶體管的柵極與產(chǎn)生恒流的恒壓Vrefn連接。向該節(jié)能控制用晶體管的柵極供給節(jié)能控制信號(hào)opc。
輸出電路120根據(jù)p型差動(dòng)放大電路100的輸出節(jié)點(diǎn)ND1(第一輸出節(jié)點(diǎn))的電壓和n型差動(dòng)放大電路110的輸出節(jié)點(diǎn)ND2(第二輸出節(jié)點(diǎn))的電壓生成輸出信號(hào)Vout。
該輸出電路120包括n型(第二導(dǎo)電型)第一驅(qū)動(dòng)晶體管NTO1和p型(第一導(dǎo)電型)第二驅(qū)動(dòng)晶體管PTO1。第一驅(qū)動(dòng)晶體管NTO1的柵極(電壓)由p型差動(dòng)放大電路100的輸出節(jié)點(diǎn)ND1(第一輸出節(jié)點(diǎn))的電壓進(jìn)行控制。第二驅(qū)動(dòng)晶體管PTO1的柵極(電壓)由n型差動(dòng)放大電路110的輸出節(jié)點(diǎn)(ND2)(第二輸出節(jié)點(diǎn))的電壓進(jìn)行控制。第二驅(qū)動(dòng)晶體管PTO1的漏極連接至第一驅(qū)動(dòng)晶體管NTO1的漏極。并且,輸出電路120將第一驅(qū)動(dòng)晶體管NTO1的漏極的電壓(第二驅(qū)動(dòng)晶體管PTO1的漏極的電壓)作為輸出信號(hào)Vout輸出。
而且,本實(shí)施例的電壓跟隨器電路VF由于包括第一輔助電路130及第二輔助電路140,從而消除死區(qū)、且抑制穿透電流,同時(shí),因?yàn)榭煽焖俚貙⒌谝或?qū)動(dòng)晶體管PTO1及第二驅(qū)動(dòng)晶體管NTO2的柵極電壓進(jìn)行充電,所以可實(shí)現(xiàn)差動(dòng)部DIF的高速化。其結(jié)果是,不需要擴(kuò)大不必要的工作電壓范圍就可抑制穿透電流,且實(shí)現(xiàn)低功耗化和高速化。
這里,第一輔助電路130根據(jù)輸入信號(hào)Vin及輸出信號(hào)Vout驅(qū)動(dòng)p型差動(dòng)放大電路100的輸出節(jié)點(diǎn)ND1(第一輸出節(jié)點(diǎn))及反轉(zhuǎn)輸出節(jié)點(diǎn)NXD1(第一反轉(zhuǎn)輸出節(jié)點(diǎn))中的至少一個(gè)。并且,第二輔助電路140根據(jù)輸入信號(hào)Vin及輸出信號(hào)Vout驅(qū)動(dòng)n型差動(dòng)放大電路110的輸出節(jié)點(diǎn)ND2(第二輸出節(jié)點(diǎn))及第二反轉(zhuǎn)輸出節(jié)點(diǎn)(NXD2)中的至少一個(gè)。
并且,在p型晶體管PT1(構(gòu)成第一差動(dòng)晶體管對(duì)的晶體管中將輸入信號(hào)Vin供給柵極的晶體管)的柵極、源極間(柵極和源極之間)的電壓的絕對(duì)值小于p型晶體管PT1的閾值電壓的絕對(duì)值時(shí),第一輔助電路130通過驅(qū)動(dòng)輸出節(jié)點(diǎn)ND1(第一輸出節(jié)點(diǎn))以及反轉(zhuǎn)輸出節(jié)點(diǎn)NXD1(第一反轉(zhuǎn)輸出節(jié)點(diǎn))中的至少一個(gè),從而控制第一驅(qū)動(dòng)晶體管NTO1的柵極電壓。
而且,在n型晶體管NT3(構(gòu)成第二差動(dòng)晶體管對(duì)的晶體管中在柵極上供給輸入信號(hào)Vin的晶體管)的柵極、源極間的電壓絕對(duì)值小于n型晶體管NT3的閾值電壓的絕對(duì)值時(shí),第二輔助電路140通過驅(qū)動(dòng)輸出節(jié)點(diǎn)ND2(第二輸出節(jié)點(diǎn))以及反轉(zhuǎn)輸出節(jié)點(diǎn)NXD2(第二反轉(zhuǎn)輸出節(jié)點(diǎn))中的至少一個(gè),從而控制第二驅(qū)動(dòng)晶體管PTO1的柵極電壓。
圖24表示圖23所示的電壓跟隨器電路VF的動(dòng)作說明圖。
在此,將高電位側(cè)電源電壓設(shè)為VDD、將低電位側(cè)電源電壓設(shè)為VSS、將輸入信號(hào)設(shè)為Vin、將p型晶體管PT1的閾值電壓設(shè)為Vthp、將n型晶體管NT3的閾值電壓設(shè)為Vthn。
如果VDD≥Vin>VDD-|Vthp|,則p型晶體管截止、n型晶體管導(dǎo)通。在此,p型晶體管根據(jù)柵極電壓在截止區(qū)域、線性區(qū)域或飽和區(qū)域中動(dòng)作時(shí),p型晶體管截止是指截止區(qū)域。同樣,n型晶體管根據(jù)柵極電壓在截止區(qū)域、線性區(qū)域或飽和區(qū)域中動(dòng)作時(shí),n型晶體管導(dǎo)通是指線性區(qū)域或飽和區(qū)域。因此,如果VDD≥Vin>VDD-|Vthp|,則p型差動(dòng)放大電路100不動(dòng)作(截止),n型差動(dòng)放大電路110動(dòng)作(導(dǎo)通)。因此,導(dǎo)通第一輔助電路130的動(dòng)作(驅(qū)動(dòng)輸出節(jié)點(diǎn)ND1(第一輸出節(jié)點(diǎn))及反轉(zhuǎn)輸出節(jié)點(diǎn)NXD 1(第一反轉(zhuǎn)輸出節(jié)點(diǎn))中的至少一個(gè)),且截止第二輔助電路140的動(dòng)作(不驅(qū)動(dòng)輸出節(jié)點(diǎn)ND2(第二輸出節(jié)點(diǎn))及反轉(zhuǎn)輸出節(jié)點(diǎn)NXD1(第二反轉(zhuǎn)輸出節(jié)點(diǎn)))。這樣,在p型差動(dòng)放大電路100不動(dòng)作的范圍內(nèi),因?yàn)橛傻谝惠o助電路130驅(qū)動(dòng)p型差動(dòng)放大電路100的輸出節(jié)點(diǎn)ND 1(反轉(zhuǎn)輸出節(jié)點(diǎn)NXD1),所以,即便相對(duì)于p型差動(dòng)放大電路100的第一差動(dòng)晶體管對(duì)的輸入死區(qū)范圍的輸入信號(hào)Vin,也不會(huì)使輸出節(jié)點(diǎn)ND1的電壓處于不穩(wěn)定狀態(tài)。
如果VDD-|Vthp|≥Vin≥Vthn+VSS,則p型晶體管導(dǎo)通、n型晶體管截止。在此,p型晶體管根據(jù)柵極電壓在截止區(qū)域、線性區(qū)域或飽和區(qū)域中動(dòng)作時(shí),p型晶體管導(dǎo)通是指線性區(qū)域或飽和區(qū)域。因此,p型差動(dòng)放大電路100動(dòng)作(導(dǎo)通)、n型差動(dòng)放大電路110也動(dòng)作(導(dǎo)通)。此時(shí),使第一輔助電路130的動(dòng)作導(dǎo)通或截止(OFF)、使第二輔助電路140的動(dòng)作導(dǎo)通或截止。即,因?yàn)閜型差動(dòng)放大電路100以及n型差動(dòng)放大電路110動(dòng)作,所以輸出節(jié)點(diǎn)ND1、ND2不會(huì)成為不定狀態(tài),所以,將輸出信號(hào)Vout通過輸出電路120輸出。因此,既可以使第一輔助電路130及第二輔助電路140動(dòng)作,也可以不使其動(dòng)作。在圖24中是使其動(dòng)作。
如果Vthn+VSS>Vin≥VSS,則p型晶體管導(dǎo)通、n型晶體管截止。在此,p型晶體管根據(jù)柵極電壓在截止區(qū)域、線性區(qū)域或飽和區(qū)域中動(dòng)作時(shí),所說的n型晶體管截止是指截止區(qū)域。因此,n型差動(dòng)放大電路100不動(dòng)作(截止)、p型差動(dòng)放大電路110動(dòng)作(導(dǎo)通)。因此,將第二輔助電路140的動(dòng)作導(dǎo)通(驅(qū)動(dòng)輸出節(jié)點(diǎn)ND2(第二輸出節(jié)點(diǎn))及反轉(zhuǎn)輸出節(jié)點(diǎn)NXD2(第二反轉(zhuǎn)輸出節(jié)點(diǎn))中的至少一個(gè))、斷開第一輔助電路130的動(dòng)作。這樣,在n型差動(dòng)放大電路110不動(dòng)作的范圍內(nèi),由第二輔助電路140驅(qū)動(dòng)n型差動(dòng)放大電路110的輸出節(jié)點(diǎn)ND2(反轉(zhuǎn)輸出節(jié)點(diǎn)NXD2),因此,即使對(duì)于n型差動(dòng)放大電路110的第二差動(dòng)晶體管對(duì)的輸入死區(qū)范圍的輸入信號(hào)Vin,也不會(huì)使輸出節(jié)點(diǎn)ND2的電壓處于不定狀態(tài)。
如上所述,利用第一輔助電路130及第二輔助電路140,可控制構(gòu)成輸出電路120的第一驅(qū)動(dòng)晶體管NTO1及第二驅(qū)動(dòng)晶體管PTO1的柵極電壓,從而可以消除由輸入信號(hào)Vin在輸入死區(qū)范圍引起的無用穿透電流的產(chǎn)生。并且,通過消除輸入信號(hào)Vin的輸入死區(qū),從而不必考慮p型晶體管的閾值電壓Vthp及n型晶體管的閾值電壓Vthn的偏差而設(shè)置補(bǔ)償。因此,可將高電位側(cè)電源電壓VDD和低電位側(cè)電源電壓VSS之間的電壓作為振幅,形成電壓跟隨器電路VF,所以,可不降低驅(qū)動(dòng)能力、且使工作電壓變窄,還可以降低功耗。這意味著升壓電路的組裝或制造過程的低耐壓化,并可實(shí)現(xiàn)低成本化。
并且,因?yàn)橛傻谝惠o助電路130及第二輔助電路140驅(qū)動(dòng)輸出節(jié)點(diǎn)ND1、ND2,所以,在實(shí)現(xiàn)差動(dòng)部DIF的反應(yīng)速度的高速化的同時(shí),可以不需要用于相位補(bǔ)償?shù)碾娙?。而且,通過同時(shí)降低輸出部OC的第一驅(qū)動(dòng)晶體管PTO1及第二驅(qū)動(dòng)晶體管PTO2的電流驅(qū)動(dòng)能力,從而可實(shí)現(xiàn)輸出部OC的反應(yīng)速度的低速化。
下面,對(duì)本實(shí)施例的電壓跟隨器電路VF的具體構(gòu)成例進(jìn)行詳細(xì)說明。
在圖23中,p型差動(dòng)放大電路100包括第一電流源CS1、上述第一差動(dòng)晶體管對(duì)、第一電流鏡電路CM1。在第一電流源CS1的一端供給高電位側(cè)電源電壓VDD(第一電源電壓)。在第一電流源CS1的另一端連接有構(gòu)成上述第一差動(dòng)晶體管對(duì)的p型晶體管PT1、PT2的源極。
第一電流鏡電路CM1包括柵極相互連接的n型(第二導(dǎo)電型)第一晶體管對(duì)。該第一晶體管對(duì)包括n型晶體管NT1、NT2。在n型晶體管NT1、NT2的各晶體管的源極上供給低電位側(cè)電源電壓VSS(第二電源電壓)。n型晶體管NT1的漏極連接至輸出節(jié)點(diǎn)ND1(第一輸出節(jié)點(diǎn))。n型晶體管NT2的漏極連接至反轉(zhuǎn)輸出節(jié)點(diǎn)NXD1(第一反轉(zhuǎn)輸出節(jié)點(diǎn))。連接n型晶體管NT2(構(gòu)成第一差動(dòng)晶體管對(duì)的晶體管中連接至反轉(zhuǎn)輸出節(jié)點(diǎn)NXD1的晶體管)的漏極及柵極。
而且,n型差動(dòng)放大電路110包括第二電流源CS2、上述第二差動(dòng)晶體管對(duì)、第二電流鏡電路CM2。在第二電流源CS2的一端供給低電位側(cè)電源電壓VSS(第二電源電壓)。在第二電流源CS2的另一端連接有構(gòu)成上述第二差動(dòng)晶體管對(duì)的n型晶體管NT3、NT4的源極。
第二電流鏡電路CM2包括柵極相互連接的P型(第一導(dǎo)電型)第二晶體管對(duì)。該第二晶體管對(duì)包括p型晶體管PT3、PT4。在p型晶體管PT3、PT4的各晶體管的源極上供給高電位側(cè)電源電壓VDD(第一電源電壓)。p型晶體管PT3的漏極連接至輸出節(jié)點(diǎn)ND2(第二輸出節(jié)點(diǎn))。p型晶體管PT4的漏極連接至反轉(zhuǎn)輸出節(jié)點(diǎn)NXD2(第二反轉(zhuǎn)輸出節(jié)點(diǎn))。連接p型晶體管PT4(構(gòu)成第二差動(dòng)晶體管對(duì)的晶體管中連接至反轉(zhuǎn)輸出節(jié)點(diǎn)NXD2的晶體管)的漏極及柵極。
而且,第一輔助電路130可以包括P型(第一導(dǎo)電型)第一電流驅(qū)動(dòng)晶體管PA1以及第二電流驅(qū)動(dòng)晶體管PA2、及第一電流控制電路132。在第一電流驅(qū)動(dòng)晶體管PA1及第二電流驅(qū)動(dòng)晶體管PA2的各晶體管的源極上供給高電位側(cè)電源電壓VDD(第一電源電壓)。第一電流驅(qū)動(dòng)晶體管PA1的漏極連接至輸出節(jié)點(diǎn)ND1(第一輸出節(jié)點(diǎn))。第二電流驅(qū)動(dòng)晶體管PA2的漏極連接至反轉(zhuǎn)輸出節(jié)點(diǎn)NXD1(第一反轉(zhuǎn)輸出節(jié)點(diǎn))。
并且,第一電流控制電路132根據(jù)輸入信號(hào)Vin及輸出信號(hào)Vout控制第一電流驅(qū)動(dòng)晶體管PA1及第二電流驅(qū)動(dòng)晶體管PA2的柵極電壓。更具體地,在構(gòu)成第一差動(dòng)晶體管對(duì)的晶體管中,在柵極上供給輸入信號(hào)Vin的p型晶體管PT1的柵極、源極間的電壓(的絕對(duì)值)小于該晶體管的閾值電壓(的絕對(duì)值)時(shí),第一電流控制電路132控制第一電流驅(qū)動(dòng)晶體管PA1、第二電流驅(qū)動(dòng)晶體管PA2的柵極電壓,以驅(qū)動(dòng)輸出節(jié)點(diǎn)ND1(第一輸出節(jié)點(diǎn))及反轉(zhuǎn)輸出節(jié)點(diǎn)NXD1(第一反轉(zhuǎn)輸出節(jié)點(diǎn))的至少一方。
此外,第二輔助電路140可以包括n型(第二導(dǎo)電型)第三電流驅(qū)動(dòng)晶體管NA3及第四電流驅(qū)動(dòng)晶體管NA4、及第二電流控制電路142。在第三電流驅(qū)動(dòng)晶體管NA3及第四電流驅(qū)動(dòng)晶體管NA4的各晶體管的源極上提供低電位側(cè)電源電壓VSS(第二電源電壓)。第三電流驅(qū)動(dòng)晶體管NA3的漏極連接至輸出節(jié)點(diǎn)ND2(第二輸出節(jié)點(diǎn))。第四電流驅(qū)動(dòng)晶體管NA4的漏極連接至反轉(zhuǎn)輸出節(jié)點(diǎn)NXD2(第二反轉(zhuǎn)輸出節(jié)點(diǎn))。
而且,第二電流控制電路142根據(jù)輸入信號(hào)Vin和輸出信號(hào)Vout控制第三電流驅(qū)動(dòng)晶體管NA3及第四電流驅(qū)動(dòng)晶體管NA4的柵極電壓。更具體地說,當(dāng)構(gòu)成第二差動(dòng)晶體管對(duì)的晶體管中在柵極上提供輸入信號(hào)Vin的n型晶體管NT3的柵極、源極之間的電壓的絕對(duì)值小于該晶體管的閾值電壓的絕對(duì)值時(shí),第二電流控制電路142控制第三電流驅(qū)動(dòng)晶體管NA3及第四電流驅(qū)動(dòng)晶體管NA4的柵極電壓,以驅(qū)動(dòng)輸出節(jié)點(diǎn)ND2(第二輸出節(jié)點(diǎn))和反轉(zhuǎn)輸出節(jié)點(diǎn)NXD2(第二反轉(zhuǎn)輸出節(jié)點(diǎn))中的至少一個(gè)。
在圖23中,差動(dòng)部DIF的反應(yīng)速度相當(dāng)于輸入信號(hào)Vin發(fā)生變化之后至第一驅(qū)動(dòng)晶體管PTO1和第二驅(qū)動(dòng)晶體管NTO1的柵極電壓發(fā)生變化并達(dá)到規(guī)定(預(yù)定)電平的時(shí)間。而且,輸出部OC的反應(yīng)速度相當(dāng)于第一驅(qū)動(dòng)晶體管PTO1和第二驅(qū)動(dòng)晶體管NTO1的柵極電壓發(fā)生變化之后至輸出信號(hào)Vout發(fā)生變化并達(dá)到規(guī)定電平的時(shí)間。
圖25示出第一電流控制電路132的結(jié)構(gòu)例。但是,和圖23所示的電壓跟隨器電路VF相同的部分標(biāo)注了相同的符號(hào),并適當(dāng)省略其說明。
第一電流控制電路132包括第三電流源CS3、n型(第二導(dǎo)電型)第三差動(dòng)晶體管對(duì)、及p型(第一導(dǎo)電型)第五電流驅(qū)動(dòng)晶體管PS5和第六電流驅(qū)動(dòng)晶體管PS6。
在第三電流源CS3的一端提供低電位側(cè)電源電壓VSS(第二電源電壓)。該第三電流源CS3和第二電流源CS2同樣,通過用于節(jié)能控制的晶體管,在n型晶體管的漏極上提供低電位側(cè)電源電壓VSS,其中,該n型晶體管的柵極連接有恒流發(fā)生用的恒壓Vrefn。而且,在該節(jié)能控制用晶體管的柵極提供節(jié)能控制信號(hào)opc。
第三差動(dòng)晶體管對(duì)包括n型晶體管NS5、晶體管NS6。n型晶體管NS5、晶體管NS6的各晶體管的源極連接至第三電流源CS3的另一端。在n型晶體管NS5的柵極提供輸入信號(hào)Vin。在n型晶體管NS6的柵極提供輸出信號(hào)Vout。
在第五電流驅(qū)動(dòng)晶體管PS5和第六電流驅(qū)動(dòng)晶體管PS6的各晶體管的源極上提供高電位側(cè)電源電壓VDD(第一電源電壓)。第五電流驅(qū)動(dòng)晶體管PS5的漏極連接至構(gòu)成第三差動(dòng)晶體管對(duì)的n型晶體管NS5的漏極。第六電流驅(qū)動(dòng)晶體管PS6的漏極連接至構(gòu)成第三差動(dòng)晶體管對(duì)的n型晶體管NS6的漏極。連接第五電流驅(qū)動(dòng)晶體管PS5的柵極和漏極。連接第六電流驅(qū)動(dòng)晶體管PS6的柵極和漏極。
而且,構(gòu)成第三差動(dòng)晶體管對(duì)的n型晶體管NS5(構(gòu)成第三差動(dòng)晶體管對(duì)的晶體管中,在其柵極上提供有輸入信號(hào)Vin的晶體管)的漏極(或第五電流驅(qū)動(dòng)晶體管PS5的漏極)連接至第二電流驅(qū)動(dòng)晶體管PA2的柵極。而且,構(gòu)成第三差動(dòng)晶體管對(duì)的n型晶體管NS6(構(gòu)成第三差動(dòng)晶體管對(duì)的晶體管中,在其柵極提供有輸出信號(hào)Vout的晶體管)的漏極(或第六電流驅(qū)動(dòng)晶體管PS6的漏極)連接至第一電流驅(qū)動(dòng)晶體管PA1的柵極。
即、第一電流驅(qū)動(dòng)晶體管PA1和第六電流驅(qū)動(dòng)晶體管PS6構(gòu)成電流鏡電路。同樣,第二電流驅(qū)動(dòng)晶體管PA2和第五電流驅(qū)動(dòng)晶體管PS5構(gòu)成電流鏡電路。
圖26示出第二電流控制電路142的構(gòu)成例。但是,和圖23所示的電壓跟隨器電路VF相同的部分標(biāo)注了相同的符號(hào),并適當(dāng)省略其說明。
第二電流控制電路142包括第四電流源CS4、p型(第一導(dǎo)電型)第四差動(dòng)晶體管對(duì)、n型(第二導(dǎo)電型)第七電流驅(qū)動(dòng)晶體管NS7和第八電流驅(qū)動(dòng)晶體管NS8。
在第四電流源CS4的一端提供高電位側(cè)電源電壓VDD(第一電源電壓)。該第四電流源CS4和CS1同樣,通過節(jié)能控制用晶體管,向p型晶體管的漏極提供高電位側(cè)電源電壓VDD,其中,該p型晶體管的柵極連接有恒流發(fā)生用的恒壓Vrefp。而且,在該節(jié)能控制用晶體管的柵極提供節(jié)能控制信號(hào)opc的反轉(zhuǎn)信號(hào)。
第四差動(dòng)晶體管對(duì)包括p型晶體管PS7、PS8。p型晶體管PS7、PS8的各晶體管源極連接至第四電流源CS4的另一端。在p型晶體管PS7的柵極上提供輸入信號(hào)Vin。在p型晶體管PS8的柵極提供輸出信號(hào)Vout。
在第七電流驅(qū)動(dòng)晶體管NS7和第八電流驅(qū)動(dòng)晶體管NS8的各晶體管的源極上提供低電位側(cè)電源電壓VSS(第二電源電壓)。第七電流驅(qū)動(dòng)晶體管NS7的漏極連接至構(gòu)成第四差動(dòng)晶體管對(duì)的p型晶體管PS7的漏極。第八電流驅(qū)動(dòng)晶體管NS8的漏極連接至構(gòu)成第四差動(dòng)晶體管對(duì)的p型晶體管PS8的漏極。連接第七電流驅(qū)動(dòng)晶體管NS7的柵極和漏極。連接第八電流驅(qū)動(dòng)晶體管NS8的柵極和漏極。
而且,構(gòu)成第四差動(dòng)晶體管對(duì)的p型晶體管PS7(構(gòu)成第四差動(dòng)晶體管對(duì)的晶體管中,在其柵極提供有輸入信號(hào)Vin的晶體管)的漏極(或第七電流驅(qū)動(dòng)晶體管NS7的漏極)連接至第四電流驅(qū)動(dòng)晶體管NA4的柵極。而且,構(gòu)成第四差動(dòng)晶體管對(duì)的p型晶體管PS8(構(gòu)成第四差動(dòng)晶體管對(duì)的晶體管中,在其柵極提供有輸出信號(hào)Vout的晶體管)的漏極(或第八電流驅(qū)動(dòng)晶體管NS8的漏極)連接至第三電流驅(qū)動(dòng)晶體管NA3的柵極。
即、第三電流驅(qū)動(dòng)晶體管NA3和第八電流驅(qū)動(dòng)晶體管NS8構(gòu)成電流鏡電路。同樣,第四電流驅(qū)動(dòng)晶體管NA4和第七電流驅(qū)動(dòng)晶體管NS7構(gòu)成電流鏡電路。
下面,設(shè)第一輔助電路130具有圖25所示的第一電流控制電路132、第二輔助電路140具有圖26所示構(gòu)成的第二電流控制電路142,對(duì)圖23所示構(gòu)成的電壓跟隨器電路VF的動(dòng)作進(jìn)行說明。
首先,當(dāng)Vthn+VSS≥Vin>VSS時(shí),p型差動(dòng)放大電路100在P型晶體管PT1導(dǎo)通后進(jìn)行適當(dāng)?shù)膭?dòng)作,但是,n型差動(dòng)放大電路110由于NT3不進(jìn)行動(dòng)作,所以,n型差動(dòng)放大電路110的各節(jié)點(diǎn)的電壓成為不確定。
這里,如果著眼于第二輔助電路140,因?yàn)閜型晶體管PS7導(dǎo)通之后阻抗變小,所以,第四電流驅(qū)動(dòng)晶體管NA4的柵極電壓上升。其結(jié)果是,第四電流驅(qū)動(dòng)晶體管NA4的阻抗變小。即、第四電流驅(qū)動(dòng)晶體管NA4驅(qū)動(dòng)反轉(zhuǎn)輸出節(jié)點(diǎn)NXD2后引入電流,反轉(zhuǎn)輸出節(jié)點(diǎn)NXD2的電位變低。其結(jié)果是,p型晶體管PT3的阻抗變小,輸出節(jié)點(diǎn)ND2的電位上升。然后,輸出電路120的第二驅(qū)動(dòng)晶體管PTO1的阻抗變大,輸出信號(hào)Vout的電位下降。這樣,p型晶體管PS8的阻抗變小后,第三電流驅(qū)動(dòng)晶體管NA3的柵極電壓上升。因此,第三電流驅(qū)動(dòng)晶體管NA3的阻抗減小,輸出節(jié)點(diǎn)ND2的電位下降。
這樣,反饋(feed-back)減小p型晶體管PT3的阻抗而提高輸出節(jié)點(diǎn)ND2的電位的結(jié)果,減小第三電流驅(qū)動(dòng)晶體管NA3的阻抗而降低輸出節(jié)點(diǎn)ND2的電位。其結(jié)果是,呈輸入信號(hào)Vin的電壓與輸出信號(hào)Vout的電壓基本相等的平衡狀態(tài),第二驅(qū)動(dòng)晶體管PTO1的柵極電壓確定在最適合的電壓上。
然后,當(dāng)VDD≥Vin>VDD-|Vthp|時(shí),進(jìn)行和上述情況相反的動(dòng)作。即、n型差動(dòng)放大電路110的n型晶體管NT3導(dǎo)通后進(jìn)行適當(dāng)?shù)膭?dòng)作,但是,p型差動(dòng)放大電路100由于P型晶體管PT1不進(jìn)行動(dòng)作,所以,p型差動(dòng)放大電路100的各節(jié)點(diǎn)的電壓為不確定。
這里,著眼于第一輔助電路130時(shí),因?yàn)閚型晶體管NS5導(dǎo)通之后阻抗減小,所以,第二電流驅(qū)動(dòng)晶體管PA2的柵極電壓下降。其結(jié)果是,第二電流驅(qū)動(dòng)晶體管PA2的阻抗減小。即、第二電流驅(qū)動(dòng)晶體管PA2驅(qū)動(dòng)反轉(zhuǎn)輸出節(jié)點(diǎn)NXD1并提供電流,反轉(zhuǎn)輸出節(jié)點(diǎn)NXD1的電位上升。其結(jié)果是,n型晶體管NT2的阻抗減小,而輸出節(jié)點(diǎn)ND1的電位降低。然后,輸出電路120的第一驅(qū)動(dòng)晶體管NTO1的阻抗變大,輸出信號(hào)Vout的電位升高。由此,n型晶體管NS6的阻抗減小,而第一電流驅(qū)動(dòng)晶體管PA1的柵極電壓下降。因此,第一電流驅(qū)動(dòng)晶體管PA1的阻抗變小,輸出節(jié)點(diǎn)ND1的電位升高。
這樣,將減小n型晶體管NT2的阻抗并降低輸出節(jié)點(diǎn)ND1的電位的結(jié)果進(jìn)行反饋,減小第一電流驅(qū)動(dòng)晶體管PA1的阻抗并升高輸出節(jié)點(diǎn)ND1的電位。其結(jié)果是,處于輸入信號(hào)Vin的電壓與輸出信號(hào)Vout的電壓大致相等的平衡狀態(tài),第一驅(qū)動(dòng)晶體管NTO1的柵極電壓確定在最適合的電壓上。
而且,如果VDD-|Vthp|≥Vin≥Vthn+VSS,則p型差動(dòng)放大電路100和n型差動(dòng)放大電路110進(jìn)行動(dòng)作,因?yàn)檩敵龉?jié)點(diǎn)ND1、輸出節(jié)點(diǎn)ND2的電位是確定的,即使不使第一輔助電路130和第二輔助電路140進(jìn)行動(dòng)作,也會(huì)處于輸入信號(hào)Vin的電壓和輸出信號(hào)Vout的電壓大致相等的平衡狀態(tài)。
圖27示出關(guān)于p型差動(dòng)放大電路100和第一輔助電路130的節(jié)點(diǎn)的電壓變化的模擬結(jié)果。圖28示出關(guān)于n型差動(dòng)放大電路110和第二輔助電路140的節(jié)點(diǎn)的電壓變化的模擬結(jié)果。而且,圖29示出關(guān)于輸出節(jié)點(diǎn)ND1、輸出節(jié)點(diǎn)ND2的電壓變化的模擬結(jié)果。
在圖27中,節(jié)點(diǎn)SG1是第一電流驅(qū)動(dòng)晶體管PA1的柵極。節(jié)點(diǎn)SG2是第二電流驅(qū)動(dòng)晶體管PA2的柵極。節(jié)點(diǎn)SG3是構(gòu)成第一差動(dòng)晶體管對(duì)的p型晶體管PT1、P型晶體管PT2的源極。
在圖28中,節(jié)點(diǎn)SG4是第四電流驅(qū)動(dòng)晶體管NA4的柵極。節(jié)點(diǎn)SG5是第三電流驅(qū)動(dòng)晶體管NA3的柵極。節(jié)點(diǎn)SG6是構(gòu)成第二差動(dòng)晶體管對(duì)的n型晶體管NT3、n型晶體管NT4的源極。
如圖27~圖29所示,即使輸入0.5伏特左右的輸入信號(hào)Vin,輸出節(jié)點(diǎn)ND1也不會(huì)成為不確定狀態(tài),并控制構(gòu)成輸出電路120的第一驅(qū)動(dòng)晶體管NTO1的柵極電壓。
圖30示出關(guān)于阻抗變換電路IPC的未連接負(fù)載時(shí)的相位裕度變化和增益變化的模擬結(jié)果,其中,該阻抗變換電路IPC包括圖23~圖25所示構(gòu)成的電壓跟隨器電路VF。這里,示出了在動(dòng)作溫度T1、T2、T3(T1>T2>T3)的各動(dòng)作溫度下,根據(jù)電阻電路RC的電阻值,相位裕度和增益發(fā)生變化的情況。這樣,在阻抗變換電路IPC中,可以通過變更電阻電路RC的電阻值,來確定未連接負(fù)載時(shí)的相位裕度。
圖31示出關(guān)于阻抗變換電路IPC的連接負(fù)載時(shí)的相位裕度變化和增益變化的模擬結(jié)果,其中,該阻抗變換電路IPC包括圖23~圖25所示構(gòu)成的電壓跟隨器電路VF。這里,示出了固定電阻電路RC的電阻值,在動(dòng)作溫度T1、T2、T3(T1>T2>T3)的各動(dòng)作溫度下,根據(jù)負(fù)載LD的負(fù)載電容,相位裕度和增益發(fā)生變化的情況。這樣,在阻抗變換電路IPC中,負(fù)載LD的負(fù)載電容越大相位裕度越大。
如上述說明,根據(jù)本實(shí)施例的包括電壓跟隨器電路VF的阻抗變換電路IPC,可以輸入消除死區(qū),也就是以所謂rail-to-rail進(jìn)行動(dòng)作,而且,可以實(shí)現(xiàn)有效地抑制輸出電路120的穿透電流的控制。這樣,可以提供大幅地實(shí)現(xiàn)低功耗化的阻抗變換電路。而且,因?yàn)榭梢允茿B級(jí)動(dòng)作,所以,在使液晶的外加電壓反轉(zhuǎn)的極性反轉(zhuǎn)驅(qū)動(dòng)中,可以與極性無關(guān)而穩(wěn)定地驅(qū)動(dòng)數(shù)據(jù)線。
而且,因?yàn)橥ㄟ^第一輔助電路130和第二輔助電路140驅(qū)動(dòng)輸出節(jié)點(diǎn)ND1、輸出節(jié)點(diǎn)ND2,所以,在實(shí)現(xiàn)差動(dòng)部DIF的反應(yīng)速度的高速化的同時(shí),還可以不需要相位補(bǔ)償用電容器。此外,通過同時(shí)降低輸出部OC的第一驅(qū)動(dòng)晶體管PTO1和第二驅(qū)動(dòng)晶體管NTO1的電流驅(qū)動(dòng)能力,可以實(shí)現(xiàn)輸出部OC的反應(yīng)速度的低速化。因此,可以獲得如下效果對(duì)隨著面板尺寸的擴(kuò)大引起的負(fù)載電容不同的各種顯示面板,可以采用同一阻抗變換電路進(jìn)行驅(qū)動(dòng)。
而且,在使輸出信號(hào)Vout反饋的電壓跟隨器電路中,為了使輸出穩(wěn)定,需要防止振蕩,一般是在差動(dòng)放大電路和輸出電路之間連接相位補(bǔ)償電容,保持相位裕度。在這種情況下,我們知道,如果將消耗電流設(shè)置為I、相位補(bǔ)償用電容器的電容值設(shè)置為C,則表示電壓跟隨器電路的能力的通過速率S和I/C成比例。因此,為了增大電壓跟隨器電路的通過速率,只有減小電容值C或者增大消耗電流I。
另一方面,因?yàn)樵诒緦?shí)施例中,如上所述可以不需要相位補(bǔ)償用電容器,所以,并不限定于上述通過速率的公式。因此,可以在不增大消耗電流I的情況下,增大通過速率。
2.3.3電流值的調(diào)整在本實(shí)施例的電壓跟隨器電路VF中,通過調(diào)整p型差動(dòng)放大電路100、n型差動(dòng)放大電路110、第一輔助電路130和第二輔助電路第二輔助電路140的電流源的動(dòng)作時(shí)的電流值,可以進(jìn)一步提高電路的穩(wěn)定性。
圖32示出本實(shí)施例的電壓跟隨器電路VF的其他結(jié)構(gòu)例的電路圖。而且,雖然在圖32中省略了用于進(jìn)行節(jié)能控制的晶體管的圖示,但是,與上述相同,由于由節(jié)能控制信號(hào)ope進(jìn)行控制,所以,可以削減電流源的無謂的電流消耗。
為了提高電壓跟隨器電路VF的穩(wěn)定性,使構(gòu)成輸出電路120的第一驅(qū)動(dòng)晶體管NTO1和第二驅(qū)動(dòng)晶體管PTO1的漏極電流相等是有效的。第一驅(qū)動(dòng)晶體管NTO1的漏極電流由p型差動(dòng)放大電路100的第一電流源CS1的動(dòng)作時(shí)的電流值I1和第一輔助電路130的第三電流源CS3的動(dòng)作時(shí)的電流值I3決定。第二驅(qū)動(dòng)晶體管PTO1的漏極電流由n型差動(dòng)放大電路110的第二電流源CS2的動(dòng)作時(shí)的電流值I2和第二輔助電路140的第四電流源CS4的動(dòng)作時(shí)的電流值I4決定。
這里,設(shè)電流值I1和電流值I3不相等。例如,設(shè)電流值I 1是10、電流值I3是5。同樣,設(shè)電流值I2和電流值I4不相等,例如,設(shè)電流值I2是10,電流值I4是5。
輸入信號(hào)Vin的電壓在p型差動(dòng)放大電路100和第一輔助電路130動(dòng)作的范圍時(shí),第一驅(qū)動(dòng)晶體管NTO1的漏極電流,例如相當(dāng)于15(=I1+I3=10+5)的量流動(dòng)。同樣,輸入信號(hào)Vin的電壓在n型差動(dòng)放大電路110和第二輔助電路140動(dòng)作的范圍時(shí),第二驅(qū)動(dòng)晶體管PTO1的漏極電流,例如相當(dāng)于15(=I1+I3=10+5)的量流動(dòng)。
另一方面,例如當(dāng)輸入信號(hào)Vin的電壓降低而n型晶體管不進(jìn)行動(dòng)作時(shí),則n型差動(dòng)放大電路110和第一輔助電路130不進(jìn)行動(dòng)作。于是,第二電流源CS2和第三電流源CS3沒有電流流動(dòng)(I2=0、I3=0)。因此,第一驅(qū)動(dòng)晶體管NTO1的漏極電流例如相當(dāng)于10(=I1)的量流動(dòng),第二驅(qū)動(dòng)晶體管PTO1的漏極電流例如相當(dāng)于5(=I4)的量流動(dòng)。例如,輸入信號(hào)Vin的電壓升高而p型晶體管不進(jìn)行動(dòng)作時(shí)也是同樣的情況。
這樣,如果構(gòu)成輸出電路120的第一驅(qū)動(dòng)晶體管NTO 1和第二驅(qū)動(dòng)晶體管PTO1的漏極電流不同、輸出信號(hào)Vout的上升沿或下降沿不同,那么,輸出穩(wěn)定的時(shí)間也會(huì)不同,并容易發(fā)生振蕩。
于是,優(yōu)選方式是,在本實(shí)施例的電壓跟隨器電路VF中,第一電流源CS1和第三電流源CS3的動(dòng)作時(shí)的電流值相等(I1=I3),而且,第二電流源CS2和第四電流源CS4的動(dòng)作時(shí)的電流值相等(I2=I4)。這可以通過使構(gòu)成第一~第四的電流源CS1~CS4的晶體管的溝道長(zhǎng)度L相等(共通する)、使構(gòu)成第一電流源CS1和第三電流源CS3的晶體管的溝道寬相等、且構(gòu)成第二電流源CS2和第四電流源CS4的晶體管的溝道寬相等來實(shí)現(xiàn)。
而且,優(yōu)選方式是,第一電流源CS1~第四電流源CS4的各電流源的動(dòng)作時(shí)的電流值相等(I1=I2=I3=I4)。這是因?yàn)樵谶@種情況下,比較容易設(shè)計(jì)。
而且,通過減少第三電流源CS3和第四電流源CS4的動(dòng)作時(shí)的至少一個(gè)電流值,可以實(shí)現(xiàn)更進(jìn)一步的低功耗化。這種情況下,需要不使第一~第四電流驅(qū)動(dòng)晶體管PA1、PA2、NA3、NA4的各晶體管的電流驅(qū)動(dòng)能力降低而減少第三電流源CS3和第四電流源CS4的動(dòng)作時(shí)的至少一個(gè)電流值。
圖33示出減少第四電流源CS4的動(dòng)作時(shí)的電流值的結(jié)構(gòu)例的說明圖。但是,和圖23、圖26、圖32相同的部分標(biāo)注了相同的符號(hào),并適當(dāng)省略其說明。而且,雖然在圖33中省略了用于進(jìn)行節(jié)能控制的晶體管的圖示,但是,與上述相同,通過由節(jié)能控制信號(hào)opc進(jìn)行控制,可以減少電流源的無謂的電流消耗。
在圖33中,為了減少第四電流源CS4的動(dòng)作時(shí)的電流值,利用了第三電流驅(qū)動(dòng)晶體管NA3和第八電流驅(qū)動(dòng)晶體管NS8構(gòu)成電流鏡電路。設(shè)第三電流驅(qū)動(dòng)晶體管NA3的溝道長(zhǎng)為L(zhǎng)、溝道寬為WA3、第三電流驅(qū)動(dòng)晶體管NA3的漏極電流為INA3;第八電流驅(qū)動(dòng)晶體管NS8的溝道長(zhǎng)為L(zhǎng)、溝道寬為WS8、第八電流驅(qū)動(dòng)晶體管NS8的漏極電流為INS8。這時(shí),可以表示為INA3=(WA3/WS8)×INS8。這里,(WA3/WS8)意味著第三電流驅(qū)動(dòng)晶體管NA3的電流驅(qū)動(dòng)能力對(duì)于第八電流驅(qū)動(dòng)晶體管NS8的電流驅(qū)動(dòng)能力之比。因此,通過使(WA3/WS8)大于1,可以在不使第三電流驅(qū)動(dòng)晶體管NA3的電流驅(qū)動(dòng)能力降低的情況下,減小漏極電流INS8,也可以減小第四電流源CS4的動(dòng)作時(shí)的電流值I4。
而且,在圖33中也可以利用第四電流驅(qū)動(dòng)晶體管NA4和第七電流驅(qū)動(dòng)晶體管NS7構(gòu)成電流鏡電路。
而且同樣,優(yōu)選方式是,減少第三電流源CS3的動(dòng)作時(shí)的電流值。在這種情況下,或者利用第一電流驅(qū)動(dòng)晶體管PA1和第六電流驅(qū)動(dòng)晶體管PS6構(gòu)成電流鏡電路,或者利用第二電流驅(qū)動(dòng)晶體管PA2和第五電流驅(qū)動(dòng)晶體管PS5構(gòu)成電流鏡電路。
如上所述,第一電流驅(qū)動(dòng)晶體管PA1的電流驅(qū)動(dòng)能力與第六電流驅(qū)動(dòng)晶體管PS6的電流驅(qū)動(dòng)能力之比、第二電流驅(qū)動(dòng)晶體管PA2的電流驅(qū)動(dòng)能力與第五電流驅(qū)動(dòng)晶體管PS5的電流驅(qū)動(dòng)能力之比、第三電流驅(qū)動(dòng)晶體管NA3的電流驅(qū)動(dòng)能力與第八電流驅(qū)動(dòng)晶體管NS8的電流驅(qū)動(dòng)能力之比、第四電流驅(qū)動(dòng)晶體管NA4的電流驅(qū)動(dòng)能力與第七電流驅(qū)動(dòng)晶體管NS7的電流驅(qū)動(dòng)能力之比中,至少有一個(gè)大于1。這樣,可以減少第三電流源CS3、第四電流源CS4中至少一個(gè)的動(dòng)作時(shí)的電流值。
3.電源電路圖34示出本實(shí)施例的電源電路的構(gòu)成例的框圖。這里,示出了作為電子設(shè)備的便攜式電話機(jī)的構(gòu)成例。圖34中和圖1相同的部分標(biāo)注相同的符號(hào),并適當(dāng)省略其說明。
便攜式電話機(jī)900包括照相機(jī)模塊910。照相機(jī)模塊910包括CCD照相機(jī),將CCD照相機(jī)拍攝的圖像數(shù)據(jù)以YUV格式提供給控制器540。
便攜式電話機(jī)900包括液晶面板512。由源極驅(qū)動(dòng)器520和柵極驅(qū)動(dòng)器530驅(qū)動(dòng)液晶面板512。液晶面板512包括多條柵極線、多條源極線和多個(gè)像素。
控制器540連接至源極驅(qū)動(dòng)器520和柵極驅(qū)動(dòng)器530,向源極驅(qū)動(dòng)器520提供RGB格式的顯示數(shù)據(jù)。
電源電路542連接至源極驅(qū)動(dòng)器520和柵極驅(qū)動(dòng)器530,向各驅(qū)動(dòng)器提供驅(qū)動(dòng)用的電源電壓。
主機(jī)940與控制器540連接。主機(jī)940控制控制器540。而且,主機(jī)940將通過天線960接收的顯示數(shù)據(jù)在調(diào)制解調(diào)部950解調(diào)后,提供給控制器540??刂破?40根據(jù)該顯示數(shù)據(jù),通過源極驅(qū)動(dòng)器520和柵極驅(qū)動(dòng)器530使液晶面板512進(jìn)行顯示。
主機(jī)940在調(diào)制解調(diào)部950將照相機(jī)模塊910生成的顯示數(shù)據(jù)調(diào)制之后,可以通過天線960指示向其他通信裝置發(fā)送。
主機(jī)940根據(jù)來自于操作輸入部970的操作信息進(jìn)行顯示數(shù)據(jù)的發(fā)送接收處理、照相機(jī)模塊910的拍攝、液晶面板512的顯示處理。
此外,本發(fā)明并不僅限于上述實(shí)施例,在本發(fā)明的宗旨范圍內(nèi)可以進(jìn)行各種變化。例如作為顯示面板,對(duì)適用于的液晶面板的情況進(jìn)行了說明,但是,并不僅限定于此。而且,將各晶體管作為MOS晶體管并進(jìn)行了說明,但是,并不僅限定于此。
而且,電壓跟隨器電路、構(gòu)成該電壓跟隨器電路的p型差動(dòng)放大電路、n型差動(dòng)放大電路、輸出電路、第一輔助電路、第二輔助電路的構(gòu)成也不僅限于上述實(shí)施例中說明的構(gòu)成,可以采用和這些構(gòu)成等同的各種構(gòu)成。
而且,本發(fā)明中,對(duì)于涉及從屬保護(hù)范圍的發(fā)明,可以作為從屬對(duì)象的保護(hù)范圍的省略一部分構(gòu)成要件的構(gòu)成。而且,本發(fā)明第一方面權(quán)利要求的涉及的發(fā)明要部也可以從屬于其他獨(dú)立權(quán)利要求。
權(quán)利要求
1.一種源極驅(qū)動(dòng)器,用于驅(qū)動(dòng)光電裝置的源極線,其特征在于包括阻抗變換電路,根據(jù)與顯示數(shù)據(jù)對(duì)應(yīng)的灰階電壓驅(qū)動(dòng)所述源極線;第一開關(guān)電路,在一端上提供非顯示電壓,另一端連接至所述阻抗變換電路的輸出;節(jié)能數(shù)據(jù)保持電路,對(duì)應(yīng)每個(gè)所述阻抗變換電路設(shè)置,或者對(duì)應(yīng)構(gòu)成一個(gè)像素的多個(gè)點(diǎn)數(shù)的阻抗變換電路設(shè)置,并保持節(jié)能數(shù)據(jù);以及第一屏蔽電路,根據(jù)以一水平掃描期間為單位變化的第一屏蔽控制信號(hào)屏蔽所述節(jié)能數(shù)據(jù);其中,在根據(jù)所述第一屏蔽電路的輸出進(jìn)行節(jié)能控制時(shí),停止或限制所述阻抗變換電路的工作電流,并將其輸出設(shè)置為高阻抗?fàn)顟B(tài),而且,將所述第一開關(guān)電路設(shè)置為導(dǎo)通狀態(tài);在根據(jù)所述第一屏蔽電路的輸出不進(jìn)行節(jié)能控制時(shí),所述阻抗變換電路根據(jù)所述灰階電壓驅(qū)動(dòng)其輸出,而且,將所述第一開關(guān)電路設(shè)置為非導(dǎo)通狀態(tài)。
2.根據(jù)權(quán)利要求1所述的源極驅(qū)動(dòng)器,其特征在于還包括第二屏蔽電路,所述第二屏蔽電路根據(jù)以一水平掃描期間為單位變化的第二屏蔽控制信號(hào)屏蔽所述節(jié)能數(shù)據(jù),其中,所述第一屏蔽電路根據(jù)所述第一屏蔽控制信號(hào)屏蔽所述第二屏蔽電路的輸出。
3.根據(jù)權(quán)利要求1或2所述的源極驅(qū)動(dòng)器,其特征在于所述阻抗變換電路,在其輸出上未連接負(fù)載時(shí)的相位裕度小于在所述輸出上連接負(fù)載時(shí)的相位裕度。
4.根據(jù)權(quán)利要求1至3中任一項(xiàng)所述的源極驅(qū)動(dòng)器,其特征在于還包括第二開關(guān)電路,所述第二開關(guān)電路用于將所述阻抗變換電路的輸入及輸出旁路;其中,在由一水平掃描期間內(nèi)變化的驅(qū)動(dòng)期間指定信號(hào)所指定的一水平掃描期間內(nèi)的第一期間,根據(jù)所述第一屏蔽電路的輸出使所述第二開關(guān)電路處于非導(dǎo)通狀態(tài),而且,所述阻抗變換電路根據(jù)所述灰階電壓驅(qū)動(dòng)其輸出;在所述第一期間后的第二期間,使所述第二開關(guān)電路處于導(dǎo)通狀態(tài),而且,停止或限制所述阻抗變換電路的工作電流,并將其輸出設(shè)置為高阻抗?fàn)顟B(tài)。
5.根據(jù)權(quán)利要求1至4中任一項(xiàng)所述的源極驅(qū)動(dòng)器,其特征在于還包括顯示數(shù)據(jù)存儲(chǔ)器,所述顯示數(shù)據(jù)存儲(chǔ)器用于存儲(chǔ)所述顯示數(shù)據(jù);其中,從所述顯示數(shù)據(jù)存儲(chǔ)器中讀出的所述顯示數(shù)據(jù)的規(guī)定的位作為所述節(jié)能數(shù)據(jù)存儲(chǔ)在所述節(jié)能數(shù)據(jù)保持電路中。
6.根據(jù)權(quán)利要求1至5中任一項(xiàng)所述的源極驅(qū)動(dòng)器,其特征在于所述阻抗變換電路包括電壓跟隨器電路,將所述灰階電壓作為輸入信號(hào)進(jìn)行供給;以及電阻電路,與所述電壓跟隨器電路的輸出串聯(lián)連接;其中,所述電壓跟隨器電路包括差動(dòng)部,將所述輸入信號(hào)及所述電壓跟隨器電路的輸出信號(hào)的差分進(jìn)行放大;以及輸出部,根據(jù)所述差動(dòng)部的輸出將所述電壓跟隨器電路的輸出信號(hào)進(jìn)行輸出;其中,通過所述電阻電路驅(qū)動(dòng)所述源極線。
7.根據(jù)權(quán)利要求6所述的源極驅(qū)動(dòng)器,其特征在于所述差動(dòng)部的輸出的通過速率與所述輸出部的輸出的通過速率相同,或者大于所述輸出部的輸出的通過速率。
8.一種光電裝置,其特征在于包括多條源極線;多條柵極線;多個(gè)開關(guān)元件,各開關(guān)元件連接至所述多條柵極線中的一條以及所述多條源極線中的一條;柵極驅(qū)動(dòng)器,用于掃描所述多條柵極線;以及根據(jù)權(quán)利要求1至7中任一項(xiàng)所述的源極驅(qū)動(dòng)器,用于驅(qū)動(dòng)所述多條源極線。
9.一種電子設(shè)備,其特征在于包括根據(jù)權(quán)利要求8所述的光電裝置。
10.一種驅(qū)動(dòng)方法,用于驅(qū)動(dòng)光電裝置的源極線,其特征在于對(duì)應(yīng)根據(jù)與顯示數(shù)據(jù)對(duì)應(yīng)的灰階電壓驅(qū)動(dòng)所述源極線的每個(gè)阻抗變換電路或者每構(gòu)成一個(gè)像素的多個(gè)點(diǎn)數(shù)的阻抗變換電路設(shè)置節(jié)能數(shù)據(jù),根據(jù)基于以一水平掃描期間為單位變化的第一屏蔽控制信號(hào)屏蔽所述節(jié)能數(shù)據(jù)的結(jié)果,停止或限制所述阻抗變換電路的工作電流,并將其輸出設(shè)置為高阻抗?fàn)顟B(tài),而且,在所述阻抗電路的輸出上供給非顯示電壓,或者所述阻抗變換電路根據(jù)所述灰階電壓驅(qū)動(dòng)其輸出。
11.根據(jù)權(quán)利要求10所述的驅(qū)動(dòng)方法,其特征在于根據(jù)所述第一屏蔽控制信號(hào),對(duì)根據(jù)以一水平掃描期間為單位變化的第二屏蔽控制信號(hào)屏蔽所述節(jié)能數(shù)據(jù)的結(jié)果進(jìn)行屏蔽;根據(jù)基于所述第一屏蔽控制信號(hào)的屏蔽結(jié)果,停止或限制所述阻抗變換電路的工作電流,并將其輸出設(shè)置為高阻抗?fàn)顟B(tài),而且,在所述阻抗變換電路的輸出上供給非顯示電壓,或者所述阻抗變換電路根據(jù)所述灰階電壓驅(qū)動(dòng)其輸出。
全文摘要
本發(fā)明提供了一種實(shí)現(xiàn)由于局部顯示而實(shí)現(xiàn)低功耗化、以及隨著芯片面積縮小而實(shí)現(xiàn)低成本化的源極驅(qū)動(dòng)器、光電裝置、電子設(shè)備以及驅(qū)動(dòng)方法。其中,源極驅(qū)動(dòng)器(520)包括根據(jù)灰階電壓驅(qū)動(dòng)源極線S
文檔編號(hào)G02F1/133GK1746963SQ20051010260
公開日2006年3月15日 申請(qǐng)日期2005年9月6日 優(yōu)先權(quán)日2004年9月7日
發(fā)明者牧克彥 申請(qǐng)人:精工愛普生株式會(huì)社