專利名稱:在半導(dǎo)體存儲(chǔ)器裝置中的片內(nèi)終結(jié)上的模式轉(zhuǎn)移電路的制作方法
技術(shù)領(lǐng)域:
本發(fā)明是有關(guān)于一種片內(nèi)終結(jié)(on die termination,ODT)技術(shù),以及特別是有關(guān)于一種ODT技術(shù),其能在一半導(dǎo)體存儲(chǔ)器裝置實(shí)施從一斷電模式(power down mode)至一工作-備用模式(active-standby mode)的操作模式轉(zhuǎn)換的情況中,通過更換一模式轉(zhuǎn)換來適當(dāng)?shù)夭僮饕籓DT電路,直到一延遲鎖定回路(delay locked loop)的輸出時(shí)鐘信號(hào)在斷電模式結(jié)束后穩(wěn)定為止。
背景技術(shù):
引進(jìn)ODT技術(shù),以通過最小化在一系統(tǒng)與一半導(dǎo)體存儲(chǔ)器裝置間的接口中的信號(hào)反射,來改善信號(hào)完整,其中該系統(tǒng)及半導(dǎo)體存儲(chǔ)器裝置是以線腳系列終端邏輯-II(stub series termination logic(SSTL)II)為基礎(chǔ)。由于該內(nèi)終端元件設(shè)計(jì)技術(shù)的引進(jìn),可通過在雙倍傳輸率-II同步動(dòng)態(tài)隨機(jī)存取存儲(chǔ)器(double data rate-II synchronous dynamicrandom access memory,DDR-II SDRAM)中一半導(dǎo)體存儲(chǔ)器裝置及一存儲(chǔ)器控制器而不是一主機(jī)板,來提供一終端電壓(VTT)及一終端電阻(RTT)。
以下將詳細(xì)描述該終端技術(shù)。
假設(shè)在存儲(chǔ)器模塊中具有兩列。當(dāng)該存儲(chǔ)器控制器從第一列的DRAM讀取數(shù)據(jù)時(shí),該存儲(chǔ)器控制器將一邏輯高電平的ODT信號(hào)供應(yīng)至第二列的DRAM。在此時(shí),該第二列的DRAM在一與該第一列DRAM共享的數(shù)據(jù)總線上形成一終端。此稱之為″終端電阻(RTT)形成″。
第1圖是顯示依據(jù)現(xiàn)有技術(shù)在一工作-備用模式中ODT的操作的時(shí)序圖。第2圖是顯示依據(jù)現(xiàn)有技術(shù)在斷電模式的ODT的操作的時(shí)序圖。
參考第1及2圖,依據(jù)響應(yīng)ODT信號(hào)所產(chǎn)生的RTT形成的起始點(diǎn)來確定DRAM是處于該工作-備用模式或斷電模式中。
在該工作-備用模式中,該ODT電路提供該ODT信號(hào),其中該ODT信號(hào)以同步于一延遲鎖定回路(DLL)所輸出的一時(shí)鐘信號(hào)的上升沿或下降沿從一邏輯低電平變化至一邏輯高電平。在多達(dá)一外部時(shí)鐘信號(hào)CLK的兩個(gè)時(shí)鐘周期的延遲時(shí)間之后,以同步于該外部時(shí)鐘信號(hào)CLK的上升沿方式通過該RTT形成來終止一外部數(shù)據(jù)總線。將此延遲時(shí)間稱之為一ODT打開(turn-on)延遲時(shí)間(tAOND)。
當(dāng)該ODT電路提供從一邏輯高電平變化至一邏輯低電平的ODT信號(hào)時(shí),在一2.5個(gè)時(shí)鐘周期的延遲時(shí)間之后,以同步于該外部時(shí)鐘信號(hào)CLK的下降沿方式使該RTT關(guān)閉。將此延遲時(shí)間稱之為一ODT關(guān)閉(turn-off)延遲時(shí)間(tAOFD)。
同時(shí),在該DRAM中具有兩種斷電模式。
當(dāng)供應(yīng)一邏輯低電平的時(shí)鐘使能信號(hào)CKE以及因此該DRAM進(jìn)入斷電模式時(shí),如果用以實(shí)施一讀取操作或一寫入操作的某一信號(hào)進(jìn)入該DRAM中任何一列,該DRAM從一工作模式進(jìn)入該斷電模式。此稱之為一工作斷電模式。
在另一方面,如果沒有任何信號(hào)進(jìn)入至該DRAM的任何一列,則該DRAM從一預(yù)充電模式進(jìn)入該斷電模式。此稱之為一預(yù)充電斷電模式。
在該斷電模式中,關(guān)閉該延遲鎖定回路,以及特別是在該預(yù)充電斷電模式中,阻斷輸入至該延遲鎖定回路的一延遲單元的時(shí)鐘信號(hào),以便減少該DRAM的電力消耗,以及該延遲鎖定回路不被操作及只保留一先前鎖定的信息。
因此,在該預(yù)充電斷電模式中,無法使用形成該DRAM中的RTT所需的延遲鎖定回路的輸出信號(hào)。因而,要求必須確保一斷電打開時(shí)間tAONPD及一斷電關(guān)閉時(shí)間tAOFPD的最小值及最大值的邊際大于該ODT打開延遲時(shí)間tAOND及ODT關(guān)閉延遲時(shí)間tAOFD。
第3圖是顯示一傳統(tǒng)ODT操作單元的方塊圖。
如圖所示,該傳統(tǒng)ODT操作單元包括一延遲鎖定回路310、一時(shí)鐘使能緩沖器320、一時(shí)鐘緩沖器330、一ODT緩沖器340、一ODT控制器350、一RTT形成單元360以及一數(shù)據(jù)輸出緩沖器370。
該延遲鎖定回路310接收該外部時(shí)鐘信號(hào)CLK及一外部時(shí)鐘互補(bǔ)信號(hào)(external clock bar signal)CLKB,以產(chǎn)生一上升時(shí)鐘信號(hào)RCLK及一下降時(shí)鐘信號(hào)FCLK。
該時(shí)鐘使能緩沖器320接收該時(shí)鐘使能信號(hào)CKE,用以緩沖該時(shí)鐘使能信號(hào)CKE及輸出該經(jīng)緩沖的信號(hào),以做為一已緩沖時(shí)鐘使能信號(hào)ICKE。
該時(shí)鐘緩沖器330接收該外部時(shí)鐘信號(hào)CLK及該外部時(shí)鐘互補(bǔ)信號(hào)CLKB,以產(chǎn)生一ODT控制時(shí)鐘信號(hào)CLKODT,用以控制該ODT控制器350。
該ODT緩沖器340將一ODT信號(hào)ODT與一參考電壓做比較,以輸出一ODT比較信號(hào)ODTI。該ODT控制器350接收該已緩沖時(shí)鐘使能信號(hào)ICKE、該ODT控制時(shí)鐘信號(hào)CLKODT、該ODT比較信號(hào)ODTI、該上升時(shí)鐘信號(hào)RCLK以及該下降時(shí)鐘信號(hào)FCLK,以產(chǎn)生一RTT形成控制信號(hào)ODTF。
該RTT形成單元360打開/關(guān)閉該RTT,以響應(yīng)該RTT形成控制信號(hào)ODTF,以及該數(shù)據(jù)輸出緩沖器370經(jīng)由與該RTT形成單元360的輸出信號(hào)的結(jié)合,以在一數(shù)據(jù)總線上提供數(shù)據(jù)。
第4圖是顯示該RTT形成單元360及該數(shù)據(jù)輸出緩沖器370的示意方塊圖。
如果將從一邏輯低電平變化至一邏輯高電平的RTT形成控制信號(hào)ODTF輸入至該RTT形成單元360,則會(huì)導(dǎo)通一連接至一電源供應(yīng)電壓VDOQ的p-信道金屬氧化物半導(dǎo)體(PMOS)晶體管MP1及一連接至一接地電壓VSSQ的n-信道金屬氧化物半導(dǎo)體(NMOS)晶體管MN1。因此,通過電阻器R1及R2的分壓來端接該RTT形成單元360的輸出信號(hào)。此稱之為″ODT打開″。在此,該電阻器R1及R2是以串聯(lián)方式連接于該P(yáng)MOS晶體管MP1及NMOS晶體管MN1之間。
在另一方面,如果將從一邏輯高電平變化至一邏輯低電平的RTT形成控制信號(hào)ODTF輸入至該RTT形成單元360,則會(huì)關(guān)閉該P(yáng)MOS晶體管MP1及該NMOS晶體管MN1。因此,上述打開的終端會(huì)變成關(guān)閉。此稱之為″ODT關(guān)閉″。
通常,該RTT形成單元360及該數(shù)據(jù)輸出緩沖器370的輸出信號(hào)共同耦合,以連接至一數(shù)據(jù)輸出接腳(DQ接腳)。
第5圖是顯示該ODT控制器350的操作的時(shí)序圖。
當(dāng)該時(shí)鐘使能信號(hào)CKE在該斷電模式中從一邏輯低電平變化至一邏輯高電平時(shí),該ODT控制器350會(huì)變成處于工作-備用模式中。
在此,在該預(yù)充電斷電模式中,使該延遲鎖定回路310失能及無法操作??v使在終止該預(yù)充電斷電模式時(shí),再次使能該延遲鎖定回路310,無法使該延遲鎖定回路310在該時(shí)鐘使能信號(hào)CKE從一邏輯低電平變化至一邏輯高電平的同時(shí)正常操作。亦即,該延遲鎖定回路310在使能之后,需要一預(yù)定設(shè)定時(shí)間,才能正常地操作。
因此,會(huì)因?yàn)樵诮K止該預(yù)充電斷電模式時(shí)該延遲鎖定回路310未能產(chǎn)生時(shí)鐘信號(hào),所以無法正常地產(chǎn)生該RTT。
發(fā)明內(nèi)容
因此,本發(fā)明的一目的在于提供一種ODT模式轉(zhuǎn)移電路(on dietermination mode transfer circuit),其用以穩(wěn)定地實(shí)施一ODT操作。
依據(jù)本發(fā)明的一觀點(diǎn),提供一種用一半導(dǎo)體存儲(chǔ)器裝置中的ODT模式轉(zhuǎn)移電路,其包括一延遲鎖定回路(DLL),用以接收一外部時(shí)鐘信號(hào),以便依據(jù)一斷電模式及一工作-備用模式產(chǎn)生一DLL時(shí)鐘信號(hào);一ODT模式信號(hào)產(chǎn)生裝置,用以產(chǎn)生一ODT模式信號(hào),以響應(yīng)該DLL時(shí)鐘信號(hào)及一時(shí)鐘使能信號(hào);以及一ODT控制裝置,用以產(chǎn)生一終端電阻(RTT)信號(hào),以響應(yīng)一ODT信號(hào)及該ODT模式信號(hào)。
從下面較佳實(shí)施例的說明幷配合所附圖式可更了解本發(fā)明的上述及其它目的以及特征。
第1圖是顯示依據(jù)現(xiàn)有技術(shù)在一工作-備用模式中一ODT的操作的時(shí)序圖;第2圖是顯示依據(jù)現(xiàn)有技術(shù)在一斷電模式中一ODT的操作的時(shí)序圖;第3圖是顯示一傳統(tǒng)ODT操作單元的方塊圖;第4圖是顯示第3圖所示的RTT形成單元及數(shù)據(jù)輸出緩沖器的示意電路圖;第5圖是顯示第3圖所示的ODT控制器的操作的時(shí)序圖;第6圖是顯示依據(jù)本發(fā)明一較佳實(shí)施例的ODT模式轉(zhuǎn)移電路的方塊圖;
第7圖是描述第6圖所示的ODT模式信號(hào)產(chǎn)生器的示意電路圖;第8圖是顯示第6圖所示的ODT控制器的示意電路圖;以及第9圖是依據(jù)本發(fā)明上述較佳實(shí)施例的ODT模式轉(zhuǎn)移電路的操作的時(shí)序圖。
具體實(shí)施例方式
以下,將配合所附圖式來詳細(xì)描述依據(jù)本發(fā)明一較佳實(shí)施例的用于一半導(dǎo)體存儲(chǔ)器裝置的ODT模式轉(zhuǎn)移電路。
第6圖是顯示依據(jù)本發(fā)明一較佳實(shí)施例的ODT模式轉(zhuǎn)移電路的方塊圖。
如圖所示,該ODT模式轉(zhuǎn)移電路包括一延遲鎖定回路(DLL)310、一時(shí)鐘使能緩沖器320、一時(shí)鐘緩沖器330、一ODT控制器350、一ODT模式信號(hào)產(chǎn)生器650、一ODT控制器660、一RTT形成單元360以及一數(shù)據(jù)輸出緩沖器。
該DDL310接收一外部時(shí)鐘信號(hào)CLK及一外部時(shí)鐘互補(bǔ)信號(hào)CLKB,以便產(chǎn)生一上升時(shí)鐘信號(hào)RCLK及一下降時(shí)鐘信號(hào)FCLK。
該時(shí)鐘使能緩沖器320緩沖一時(shí)鐘使能信號(hào)CKE,用以輸出該經(jīng)緩沖的信號(hào),以做為一已緩沖時(shí)鐘使能信號(hào)ICKE。
該時(shí)鐘緩沖器330接收該外部時(shí)鐘信號(hào)CLK及該外部時(shí)鐘互補(bǔ)信號(hào)CLKB,以產(chǎn)生一ODT控制時(shí)鐘信號(hào)CLKODT,用以控制該ODT控制器660。
該ODT緩沖器340將一ODT信號(hào)ODT與一參考電壓做比較,以便輸出一ODT比較信號(hào)ODTI。
該ODT模式信號(hào)產(chǎn)生器650接收該上升時(shí)鐘信號(hào)RCLK、該下降時(shí)鐘信號(hào)FCLK及該已緩沖時(shí)鐘使能信號(hào)ICKE,用以產(chǎn)生一ODT模式信號(hào)CKEODT。當(dāng)在一斷電模式結(jié)束后該DLL310穩(wěn)定地產(chǎn)生該上升時(shí)鐘信號(hào)RCLK及該下降時(shí)鐘信號(hào)FCLK時(shí),該ODT模式信號(hào)產(chǎn)生器650實(shí)施從一斷電模式至一工作-備用模式的ODT模式的轉(zhuǎn)換。
該ODT控制器660接收該上升時(shí)鐘信號(hào)RCLK、該下降時(shí)鐘信號(hào)FCLK、該ODT控制時(shí)鐘信號(hào)CLKODT、該緩沖時(shí)鐘使能信號(hào)ICKE、該ODT比較信號(hào)ODTI以及該ODT模式信號(hào)CKEODT,以便產(chǎn)生一RTT形成控制信號(hào)ODTF,用以控制該RTT形成單元360。
該RTT形成單元360打開/關(guān)閉一終端電阻(RTT),以響應(yīng)該RTT形成控制信號(hào)ODTF,以及該數(shù)據(jù)輸出緩沖器370經(jīng)由與該RTT形成單元360的輸出信號(hào)的結(jié)合,以提供數(shù)據(jù)于一數(shù)據(jù)總線。
第7圖是描述第6圖所示的ODT模式信號(hào)產(chǎn)生器650的示意電路圖。
如圖所示,該ODT模式信號(hào)產(chǎn)生器650包括一NOR門701、一第一NAND門703、一第二NAND門705以及一第一反相器707。
該NOR門701對(duì)該上升時(shí)鐘信號(hào)RCLK及該下降時(shí)鐘信號(hào)FCLK實(shí)施NOR邏輯運(yùn)算,以及輸出該NOR邏輯操作的結(jié)果至該第一NAND門703。
該第一及第二NAND門703及705形成一鎖存單元,用以鎖存及輸出該已緩沖時(shí)鐘使能信號(hào)ICKE。
該第一反相器707將該第二NAND門705的輸出信號(hào)反向,以便輸出該已反向信號(hào),以做為該ODT模式信號(hào)CKEODT。
第8圖是顯示第6圖所示的ODT控制器660的示意電路圖。
如圖所示,該ODT控制器660包括一內(nèi)部控制信號(hào)產(chǎn)生單元801及一RTT形成控制信號(hào)產(chǎn)生單元802。
該ODT控制器660接收該ODT控制時(shí)鐘信號(hào)CLKODT、該ODT模式信號(hào)CKEODT以及該上升及下降時(shí)鐘信號(hào)RCLK及FCLK,用以產(chǎn)生多個(gè)內(nèi)部控制信號(hào)。在此,該多個(gè)控制信號(hào)包括一第一內(nèi)部控制信號(hào)CLKD1及其反向信號(hào)(亦即,一第一內(nèi)部控制互補(bǔ)信號(hào)(internal control barsignal)CLKDB1);一第二內(nèi)部控制信號(hào)CLKD2及其反向信號(hào)(亦即,一第二內(nèi)部控制互補(bǔ)信號(hào)CLKDB2);一第三內(nèi)部控制信號(hào)RCLKD及其反向信號(hào)(亦即,一第三內(nèi)部控制互補(bǔ)信號(hào)RCLKDB);以及一第四內(nèi)部控制信號(hào)FCLKD及其反向信號(hào)(亦即,一第四內(nèi)部控制互補(bǔ)信號(hào)FCLKDB)。
該RTT形成控制信號(hào)產(chǎn)生單元802接收該多個(gè)內(nèi)部控制信號(hào),以便產(chǎn)生該RTT形成控制信號(hào)ODTF,以響應(yīng)該ODT比較信號(hào)ODTI。
詳而言之,該內(nèi)部控制信號(hào)產(chǎn)生單元801包括一第一至一第四單元內(nèi)部控制信號(hào)產(chǎn)生器810-840。
該第一單元內(nèi)部控制信號(hào)產(chǎn)生器810包括一第三NAND門811、一第一轉(zhuǎn)移門(transfer gate)812、一第二至一第四反相器813-815。
該第三NAND門811對(duì)該ODT控制時(shí)鐘信號(hào)CLKODT及該ODT模式信號(hào)CKEODT實(shí)施一NAND邏輯運(yùn)算,以及輸出該NAND邏輯運(yùn)算的結(jié)果至該第一轉(zhuǎn)移門812及該第三反相器814。該第一轉(zhuǎn)移門812將該第三NAND門811的輸出信號(hào)轉(zhuǎn)移至該第二反相器813,以及該第二反相器813緩沖該第一轉(zhuǎn)移門812的輸出信號(hào),以便輸出該已緩沖信號(hào),以做為該第一內(nèi)部控制信號(hào)CLKD1。該第三及第四反相器814及815緩沖該第三NAND門811的輸出信號(hào),以便輸出該已緩沖信號(hào),以做為該第一內(nèi)部控制互補(bǔ)信號(hào)CLKDB1。
同樣地,該第二單元內(nèi)部控制信號(hào)產(chǎn)生器820包括一第五反相器821、一第三NAND門822、一第二轉(zhuǎn)移門823、一第六至一第八反相器824-826。
該第五反相器821緩沖該ODT控制時(shí)鐘信號(hào)CLKODT,用以輸出該已緩沖信號(hào)至該第四NAND門822。該第四NAND門822對(duì)該第五反相器821的輸出信號(hào)及該ODT模式信號(hào)CKEODT實(shí)施一NAND邏輯運(yùn)算,以便輸出該NAND邏輯運(yùn)算的結(jié)果至該第二轉(zhuǎn)移門823及該第七反相器825。該第二轉(zhuǎn)移門823將該第四NAND門822的輸出信號(hào)轉(zhuǎn)移至該第六反相器824,以及該第六反相器824緩沖該第二轉(zhuǎn)移門823的輸出信號(hào),以便輸出該已緩沖信號(hào),以做為該第二內(nèi)部控制互補(bǔ)信號(hào)CLKDB2。該第七及第八反相器825及826緩沖該第四NAND門822的輸出信號(hào),以便輸出該已緩沖信號(hào),以做為該第二內(nèi)部控制信號(hào)CLKD2。
同樣地,該第三單元內(nèi)部控制信號(hào)產(chǎn)生器830包括一第九反相器831、一第五NAND門832、一第三轉(zhuǎn)移門833、一第十至一第十二反相器834-836。
該第九反相器831緩沖該上升時(shí)鐘信號(hào)RCLK,用以輸出該已緩沖信號(hào)至該第五NAND門832。該第五NAND門832對(duì)該第九反相器831的輸出信號(hào)及該ODT模式信號(hào)CKEODT實(shí)施一NAND邏輯運(yùn)算,以便輸出該NAND邏輯運(yùn)算的結(jié)果至該第三轉(zhuǎn)移門833及該第十一反相器835。該第三轉(zhuǎn)移門833將該第五NAND門832的輸出信號(hào)轉(zhuǎn)移至該第十反相器834,以及該第十反相器834緩沖該第三轉(zhuǎn)移門833的輸出信號(hào),以便輸出該已緩沖信號(hào),以做為該第三內(nèi)部控制互補(bǔ)信號(hào)RCLKDB。該第十一及第十二反相器835及836緩沖該第五NAND門832的輸出信號(hào),以便輸出該已緩沖信號(hào),以做為該第三內(nèi)部控制信號(hào)RCLKD。
該第四單元內(nèi)部控制信號(hào)產(chǎn)生器840包括一第十三反相器841、一第六NAND門842、一第四轉(zhuǎn)移門843、一第十四至一第十六反相器844-846。
該第十三反相器841緩沖該下降時(shí)鐘信號(hào)FCLK,用以輸出該已緩沖信號(hào)至該第六NAND門842。該第六NAND門842對(duì)該第十三反相器841的輸出信號(hào)及該ODT模式信號(hào)CKEODT實(shí)施一NAND邏輯運(yùn)算,以便輸出該NAND邏輯運(yùn)算的結(jié)果至該第四轉(zhuǎn)移門843及該第十五反相器845。該第四轉(zhuǎn)移門843將該第十三NAND門842的輸出信號(hào)轉(zhuǎn)移至該第十四反相器844,以及該第十四反相器844緩沖該第四轉(zhuǎn)移門843的輸出信號(hào),以便輸出該已緩沖信號(hào),以做為該第四內(nèi)部控制互補(bǔ)信號(hào)FCLKDB。該第十五及第十六反相器845及846緩沖該第六NAND門842的輸出信號(hào),以便輸出該已緩沖信號(hào),以做為該第四內(nèi)部控制信號(hào)FCLKD。
該RTT形成控制信號(hào)產(chǎn)生單元802包括一信號(hào)輸出單元857及一第一至一第六鎖存單元851-856。
該第一鎖存單元851包括一第五轉(zhuǎn)移門8511以及一第十七及第十八反相器8512及8513。當(dāng)該第一內(nèi)部控制信號(hào)CLKD1是處于一邏輯低電平時(shí),該第五轉(zhuǎn)移門8511將該ODT比較信號(hào)ODTI轉(zhuǎn)移至該第十七及十八反相器8512及8513。該第十七及十八反相器8512及8513用以鎖存該第五轉(zhuǎn)移門8511的輸出信號(hào),以便輸出該第五轉(zhuǎn)移門8511的輸出信號(hào)至一第一節(jié)點(diǎn)NA。
該第二鎖存單元852包括一第六轉(zhuǎn)移門8521以及一第十九及二十反相器8522及8523。當(dāng)該第二內(nèi)部控制信號(hào)CLKD2是處于一邏輯高電平時(shí),該第六轉(zhuǎn)移門8521將該第一節(jié)點(diǎn)NA的輸出信號(hào)轉(zhuǎn)移至該第十九及二十反相器8522及8523。該第十九及二十反相器8522及8523用以鎖存該第六轉(zhuǎn)移門8521的輸出信號(hào),以便輸出該第六轉(zhuǎn)移門8521的輸出信號(hào)至一第二節(jié)點(diǎn)NB。
該第三鎖存單元853包括一第七轉(zhuǎn)移門8531以及一第二十一及二十二反相器8532及8533。當(dāng)該第一內(nèi)部控制信號(hào)CLKD1是處于一邏輯低電平時(shí),該第七轉(zhuǎn)移門8531將該第二節(jié)點(diǎn)NB的輸出信號(hào)轉(zhuǎn)移至該第二十一及二十二反相器8532及8533。該第二十一及二十二反相器8532及8533用以鎖存該第七轉(zhuǎn)移門8531的輸出信號(hào),以便輸出該第七轉(zhuǎn)移門8531的輸出信號(hào)至一第三節(jié)點(diǎn)NC。
該第四鎖存單元854包括一第八轉(zhuǎn)移門8541以及一第二十三及二十四反相器8542及8543。當(dāng)該第四內(nèi)部控制信號(hào)FCLKD是處于一邏輯高電平時(shí),該第八轉(zhuǎn)移門8541將該第三節(jié)點(diǎn)NC的輸出信號(hào)轉(zhuǎn)移至該第二十三及二十四反相器8542及8543。該第二十三及二十四反相器8542及8543用以鎖存該第八轉(zhuǎn)移門8541的輸出信號(hào),以便輸出該第八轉(zhuǎn)移門8541的輸出信號(hào)至一第四節(jié)點(diǎn)ND。
該第五鎖存單元855包括一第九轉(zhuǎn)移門8551以及一第二十五及二十六反相器8552及8553。當(dāng)該第三內(nèi)部控制信號(hào)RCLKD是處于一邏輯高電平時(shí),該第九轉(zhuǎn)移門8551將該第四節(jié)點(diǎn)ND的輸出信號(hào)轉(zhuǎn)移至該第二十五及二十六反相器8552及8553。該第二十五及二十六反相器8552及8553用以鎖存該第九轉(zhuǎn)移門8551的輸出信號(hào),以便輸出該第九轉(zhuǎn)移門8551的輸出信號(hào)至一第五節(jié)點(diǎn)NE。
該第六鎖存單元856包括一第十轉(zhuǎn)移門8561以及一第二十七及二十八反相器8562及8563。當(dāng)該第四內(nèi)部控制信號(hào)FCLKD是處于一邏輯高電平時(shí),該第十轉(zhuǎn)移門8561將該第五節(jié)點(diǎn)NE的輸出信號(hào)轉(zhuǎn)移至該第二十七及二十八反相器8562及8563。該第二十七及二十八反相器8562及8563用以鎖存該第十轉(zhuǎn)移門8561的輸出信號(hào),以便輸出該第十轉(zhuǎn)移門8561的輸出信號(hào)至一第六節(jié)點(diǎn)NF。
該信號(hào)輸出單元857包括一第二十九反相器8571及一第七NAND門8572。
該二十九反相器8571緩沖該第六節(jié)點(diǎn)NF的輸出信號(hào),以輸出該已緩沖信號(hào)至該第七NAND門8572。該第七NAND門8572對(duì)該二十九反相器8571的輸出信號(hào)及該第五節(jié)點(diǎn)NE的輸出信號(hào)實(shí)施一NAND邏輯運(yùn)算,藉以輸出該NAND邏輯運(yùn)算的結(jié)果,以做為該RTT形成控制信號(hào)ODTF。
同時(shí),在一起始狀態(tài)中,該第一、第三及第五節(jié)點(diǎn)NA、NC及NE是處于一邏輯高電平;以及該第二、第四及第六節(jié)點(diǎn)NB、ND及NF是處于一邏輯低電平。
第9圖是依據(jù)本發(fā)明上述較佳實(shí)施例的ODT模式轉(zhuǎn)移電路的操作的時(shí)序圖。
一部分(A)顯示在該工作-備用模式中該ODT模式轉(zhuǎn)移電路的操作。以下參考該部分(A),以描述該ODT模式轉(zhuǎn)移電路的操作。
如果在時(shí)間T1’處將該ODT信號(hào)ODT激活成為一邏輯高電平,則在該外部時(shí)鐘信號(hào)CLK的兩個(gè)時(shí)鐘周期之后(亦即,一ODT打開延遲時(shí)間tAOND之后)的時(shí)間T3上,打開該RTT。
詳而言之,該第一鎖存單元851鎖存該ODT比較信號(hào)ODTI,以響應(yīng)在時(shí)間T1處該ODT控制時(shí)鐘信號(hào)CLKODT的上升沿。然后,該第一鎖存單元851所鎖存的ODT比較信號(hào)ODTI通過該第二鎖存單元852,以及變成一邏輯高電平。之后,該第三節(jié)點(diǎn)NC變成一邏輯低電平,以響應(yīng)在時(shí)間T’處該ODT控制時(shí)鐘信號(hào)CLKODT的下降沿,以及該第四節(jié)點(diǎn)變成一邏輯高電平,以響應(yīng)在時(shí)間T1’及T2處該下降時(shí)鐘信號(hào)FCLK的上升沿。之后,該第五節(jié)點(diǎn)NE變成一邏輯低電平,以響應(yīng)該上升時(shí)鐘信號(hào)RCLK的上升沿,以及因而,將該RTT形成控制信號(hào)ODTF激活成為一邏輯高電平。
該部分(B)顯示在該斷電模式中該ODT模式轉(zhuǎn)移電路的操作。以下參考部分(B),以描述該ODT模式轉(zhuǎn)移電路的操作。
因?yàn)樵撘丫彌_時(shí)鐘信號(hào)ICKE在該斷電模式中是處于一邏輯低電平,所以該第一內(nèi)部控制信號(hào)CLKD1是處于一邏輯低電平,該第二內(nèi)部控制信號(hào)CLKD2是處于一邏輯高電平,該第三內(nèi)部控制信號(hào)RCLKD是處于一邏輯高電平,以及該第四內(nèi)部控制信號(hào)FCLKD是處于一邏輯高電平。然后,依據(jù)該多個(gè)內(nèi)部控制信號(hào)來激活該RTT形成控制信號(hào)ODTF。之后,在該斷電模式中,該ODT模式轉(zhuǎn)移電路異步地產(chǎn)生該RTT形成控制信號(hào)ODTF,而未使用該DLL310所產(chǎn)生的時(shí)鐘信號(hào)(亦即,該上升時(shí)鐘信號(hào)RCLK及該下降時(shí)鐘信號(hào)FCLK)。
同時(shí),在關(guān)閉該RTT的情況中,如果該ODT在時(shí)間T3處變成一邏輯低電平,則在該外部時(shí)鐘信號(hào)CLK的2.5個(gè)時(shí)鐘周期之后,關(guān)閉該RTT。
如上所述,因?yàn)樵揙DT模式轉(zhuǎn)移電路在該斷電模式中幷未使用一DLL時(shí)鐘信號(hào),以便產(chǎn)生該RTT形成控制信號(hào)ODTF,所以當(dāng)終止該斷電模式時(shí),該ODT模式轉(zhuǎn)移電路能穩(wěn)定地產(chǎn)生該RTT形成控制信號(hào)ODTF。
本專利申請案包含有關(guān)于2004年2月13日在韓國專利局所提出的韓國專利申請案第2004-9501號(hào)的主題,在此以提及方式幷入上述專利申請案的整個(gè)內(nèi)容。
雖然以特定實(shí)施例來描述本發(fā)明,但是熟知該項(xiàng)技術(shù)者可明顯了解到,在不脫離所附權(quán)利要求所界定的本發(fā)明的精神及范圍內(nèi),可做各種變化及潤飾。
本摘要附圖的元件代表符號(hào)簡單說明310 延遲鎖定回路320 時(shí)鐘使能緩沖器330 時(shí)鐘緩沖器340 ODT緩沖器360 RTT形成單元370 數(shù)據(jù)輸出緩沖器650 ODT模式信號(hào)產(chǎn)生器660 ODT控制器CKE 時(shí)鐘使能信號(hào)CKEODT ODT模式信號(hào)CLK 外部時(shí)鐘信號(hào)CLKB 外部時(shí)鐘互補(bǔ)信號(hào)CLKODT ODT控制時(shí)鐘信號(hào)DQ 數(shù)據(jù)輸出接腳FCLK 下降時(shí)鐘信號(hào)ICKE 緩沖時(shí)鐘信號(hào)ODT 片內(nèi)終端元件ODTF RTT形成控制信號(hào)ODTI ODT比較信號(hào)RCLK 上升時(shí)鐘信號(hào)元件符號(hào)說明310延遲鎖定回路320時(shí)鐘使能緩沖器330時(shí)鐘緩沖器
340ODT緩沖器350ODT控制器360RTT形成單元370數(shù)據(jù)輸出緩沖器650ODT模式信號(hào)產(chǎn)生器660ODT控制器701NOR門703第一NAND門705第二NAND門707第一反相器801內(nèi)部控制信號(hào)產(chǎn)生單元802RTT形成控制信號(hào)產(chǎn)生單元810第一單元內(nèi)部控制信號(hào)產(chǎn)生器811第三NAND門812第一轉(zhuǎn)移門813第二反相器814第三反相器815第四反相器820第二單元內(nèi)部控制信號(hào)產(chǎn)生器821第五反相器822第三NAND門823第二轉(zhuǎn)移門824第六反相器
825第七反相器826第八反相器830第三單元內(nèi)部控制信號(hào)產(chǎn)生器831第九反相器832第五NAND門833第三轉(zhuǎn)移門834第十反相器835第十一反相器836第十二反相器840第四單元內(nèi)部控制信號(hào)產(chǎn)生器841第十三反相器842第六NAND門843第四轉(zhuǎn)移門844第十四反相器845第十五反相器846第十六反相器851-856鎖存單元857信號(hào)輸出單元8511 第五轉(zhuǎn)移門8512 第十七反相器8513 第十八反相器8521 第六轉(zhuǎn)移門8522 第十九反相器
8523 第二十反相器8531 第七轉(zhuǎn)移門8532 第二十一反相器8533 第二十二反相器8541 第八轉(zhuǎn)移門8542 第二十三反相器8543 第二十四反相器8551 第九轉(zhuǎn)移門8552 第二十五反相器8553 第二十六反相器8561 第十轉(zhuǎn)移門8562 第二十七反相器8563 第二十八反相器8571 第二十九反相器8572 第七NAND門CKE時(shí)鐘使能信號(hào)CKEODT ODT模式信號(hào)CLK外部時(shí)鐘信號(hào)CLKB 外部時(shí)鐘互補(bǔ)信號(hào)CLKD1 第一內(nèi)部控制信號(hào)CLKD2 第二內(nèi)部控制信號(hào)CLKDB1 第一內(nèi)部控制互補(bǔ)信號(hào)CLKDB2 第二內(nèi)部控制互補(bǔ)信號(hào)
CLKODT ODT控制時(shí)鐘信號(hào)DQ 數(shù)據(jù)輸出接腳FCLK 下降時(shí)鐘信號(hào)FCLKD 第四內(nèi)部控制信號(hào)FCLKDB 第四內(nèi)部控制互補(bǔ)信號(hào)ICKE 已緩沖時(shí)鐘信號(hào)MN1NMOS晶體管MP1PMOS晶體管NA-NF 節(jié)點(diǎn)ODT片內(nèi)終端元件ODTF RTT形成控制信號(hào)ODTI ODT比較信號(hào)R1 電阻器R2 電阻器RCLK 上升時(shí)鐘信號(hào)RCLKD 第三內(nèi)部控制信號(hào)RCLKDB 第三內(nèi)部控制互補(bǔ)信號(hào)VDOQ 電源供應(yīng)電壓VSSQ 接地電壓
權(quán)利要求
1.一種在半導(dǎo)體存儲(chǔ)器裝置中的片內(nèi)終結(jié)(ODT)上的模式轉(zhuǎn)移電路,包括一延遲鎖定回路(DLL),用以接收一外部時(shí)鐘信號(hào),以便依據(jù)一斷電模式及一工作-備用模式產(chǎn)生一DLL時(shí)鐘信號(hào);一ODT模式信號(hào)產(chǎn)生裝置,用以產(chǎn)生一ODT模式信號(hào),以響應(yīng)該DLL時(shí)鐘信號(hào)及一時(shí)鐘使能信號(hào);以及一ODT控制裝置,用以產(chǎn)生一終端電阻(RTT)信號(hào),以響應(yīng)一ODT信號(hào)及該ODT模式信號(hào)。
2.如權(quán)利要求1所述的ODT的模式轉(zhuǎn)移電路,其中該RTT信號(hào)在該工作-備用模式中是以同步于該DLL時(shí)鐘信號(hào)所產(chǎn)生,或者在該斷電模式中以不同步于該DLL時(shí)鐘信號(hào)的方式所產(chǎn)生。
3.如權(quán)利要求2所述的ODT的模式轉(zhuǎn)移電路,其中更包括一時(shí)鐘緩沖器,用以接收該外部時(shí)鐘信號(hào),以便產(chǎn)生一ODT時(shí)鐘信號(hào)。
4.如權(quán)利要求3所述的ODT模式轉(zhuǎn)移電路,其中該ODT模式信號(hào)產(chǎn)生裝置包括一NOR門,用以接收該DLL時(shí)鐘信號(hào);一鎖存單元,用以鎖存該時(shí)鐘使能信號(hào);以及一反相器,用以輸出該鎖存單元的輸出信號(hào),以做為該ODT模式信號(hào)。
5.如權(quán)利要求3所述的ODT模式轉(zhuǎn)移電路,其中該ODT控制裝置包括一內(nèi)部控制信號(hào)產(chǎn)生單元,用以接收該ODT模式信號(hào)、該ODT時(shí)鐘信號(hào)及該DLL時(shí)鐘信號(hào),以產(chǎn)生多個(gè)內(nèi)部控制信號(hào);以及一RTT信號(hào)產(chǎn)生單元,用以產(chǎn)生該RTT信號(hào),以響應(yīng)該ODT信號(hào)及該多個(gè)內(nèi)部控制信號(hào)。
6.如權(quán)利要求5所述的ODT模式轉(zhuǎn)移電路,其中該內(nèi)部控制信號(hào)產(chǎn)生單元包括一第一單元控制信號(hào)產(chǎn)生器,用以產(chǎn)生一第一內(nèi)部控制信號(hào)及一第一內(nèi)部控制互補(bǔ)信號(hào),以響應(yīng)該ODT模式信號(hào)及該ODT時(shí)鐘信號(hào);一第二單元控制信號(hào)產(chǎn)生器,用以產(chǎn)生一第二內(nèi)部控制信號(hào)及一第二內(nèi)部控制互補(bǔ)信號(hào),以響應(yīng)該ODT模式信號(hào)及該ODT時(shí)鐘信號(hào);一第三單元控制信號(hào)產(chǎn)生器,用以產(chǎn)生一第三內(nèi)部控制信號(hào)及一第三內(nèi)部控制互補(bǔ)信號(hào),以響應(yīng)該ODT模式信號(hào)及該ODT時(shí)鐘信號(hào);以及一第四單元控制信號(hào)產(chǎn)生器,用以產(chǎn)生一第四內(nèi)部控制信號(hào)及一第四內(nèi)部控制互補(bǔ)信號(hào),以響應(yīng)該ODT模式信號(hào)及該ODT時(shí)鐘信號(hào)。
7.如權(quán)利要求6所述的ODT模式轉(zhuǎn)移電路,其中該第一單元控制信號(hào)產(chǎn)生器包括一NAND門,用以接收該ODT模式信號(hào)及該ODT時(shí)鐘信號(hào);一轉(zhuǎn)移門,用以轉(zhuǎn)移該NAND門的輸出信號(hào);一第一反相器,用以將該轉(zhuǎn)移門的輸出信號(hào)反相,以產(chǎn)生該第一內(nèi)部控制信號(hào);以及多個(gè)反相器,以串聯(lián)方式連接,用以接收該NAND門的輸出信號(hào),以產(chǎn)生該第一內(nèi)部控制互補(bǔ)信號(hào)。
8.如權(quán)利要求6所述的ODT模式轉(zhuǎn)移電路,其中該第二單元控制信號(hào)產(chǎn)生器包括一第一反相器,用以接收該ODT時(shí)鐘信號(hào);一NAND門,用以接收該ODT模式信號(hào)及該第一反相器的輸出信號(hào);一轉(zhuǎn)移門,用以轉(zhuǎn)移該NAND門的輸出信號(hào);一第二反相器,用以將該轉(zhuǎn)移門的輸出信號(hào)反相,以產(chǎn)生該第二內(nèi)部控制互補(bǔ)信號(hào);以及多個(gè)反相器,以串聯(lián)方式連接,用以接收該NAND門的輸出信號(hào),以產(chǎn)生該第二內(nèi)部控制信號(hào)。
9.如權(quán)利要求6所述的ODT模式轉(zhuǎn)移電路,其中該第三單元控制信號(hào)產(chǎn)生器包括一第一反相器,用以接收該DLL時(shí)鐘信號(hào);一NAND門,用以接收該ODT模式信號(hào)及該第一反相器的輸出信號(hào);一轉(zhuǎn)移門,用以轉(zhuǎn)移該NAND門的輸出信號(hào);一第二反相器,用以將該轉(zhuǎn)移門的輸出信號(hào)反相,以產(chǎn)生該第三內(nèi)部控制互補(bǔ)信號(hào);以及多個(gè)反相器,以串聯(lián)方式連接,用以接收該NAND門的輸出信號(hào),以產(chǎn)生該第三內(nèi)部控制信號(hào)。
10.如權(quán)利要求6所述的ODT模式轉(zhuǎn)移電路,其中該第四單元控制信號(hào)產(chǎn)生器包括一第一反相器,用以接收該DLL時(shí)鐘信號(hào);一NAND門,用以接收該ODT模式信號(hào)及該第一反相器的輸出信號(hào);一轉(zhuǎn)移門,用以轉(zhuǎn)移該NAND門的輸出信號(hào);一第二反相器,用以將該轉(zhuǎn)移門的輸出信號(hào)反相,以產(chǎn)生該第四內(nèi)部控制互補(bǔ)信號(hào);以及多個(gè)反相器,以串聯(lián)方式連接,用以接收該NAND門的輸出信號(hào),以產(chǎn)生該第四內(nèi)部控制信號(hào)。
11.如權(quán)利要求6所述的ODT模式轉(zhuǎn)移電路,其中該RTT信號(hào)產(chǎn)生單元包括多個(gè)鎖存單元,以串聯(lián)方式連接,用以鎖存及輸出該ODT信號(hào),以響應(yīng)該多個(gè)內(nèi)部控制信號(hào);以及一信號(hào)輸出單元,用以接收該多個(gè)鎖存單元的輸出信號(hào),以輸出該RTT信號(hào)。
12.如權(quán)利要求11所述的ODT模式轉(zhuǎn)移電路,其中該多個(gè)鎖存單元的第一鎖存單元包括一第一轉(zhuǎn)移門,用以轉(zhuǎn)移該ODT信號(hào),以響應(yīng)該第一內(nèi)部控制信號(hào);以及一第一鎖存器,用以鎖存該第一轉(zhuǎn)移門的輸出信號(hào)。
13.如權(quán)利要求12所述的ODT模式轉(zhuǎn)移電路,其中該多個(gè)鎖存單元的第二鎖存單元包括一第二轉(zhuǎn)移門,用以轉(zhuǎn)移該第一鎖存單元的輸出信號(hào),以響應(yīng)該第二內(nèi)部控制信號(hào);以及一第二鎖存器,用以鎖存該第二轉(zhuǎn)移門的輸出信號(hào)。
14.如權(quán)利要求13所述的ODT模式轉(zhuǎn)移電路,其中該多個(gè)鎖存單元的第三鎖存單元包括一第三轉(zhuǎn)移門,用以轉(zhuǎn)移該第二鎖存單元的輸出信號(hào),以響應(yīng)該第一內(nèi)部控制信號(hào);以及一第三鎖存器,用以鎖存該第三轉(zhuǎn)移門的輸出信號(hào)。
15.如權(quán)利要求14所述的ODT模式轉(zhuǎn)移電路,其中該多個(gè)鎖存單元的第四鎖存單元包括一第四轉(zhuǎn)移門,用以轉(zhuǎn)移該第三鎖存單元的輸出信號(hào),以響應(yīng)該第四內(nèi)部控制信號(hào);以及一第四鎖存器,用以鎖存該第四轉(zhuǎn)移門的輸出信號(hào)。
16.如權(quán)利要求15所述的ODT模式轉(zhuǎn)移電路,其中該多個(gè)鎖存單元的第五鎖存單元包括一第五轉(zhuǎn)移門,用以轉(zhuǎn)移該第四鎖存單元的輸出信號(hào),以響應(yīng)該第三內(nèi)部控制信號(hào);以及一第五鎖存器,用以鎖存該第五轉(zhuǎn)移門的輸出信號(hào)。
17.如權(quán)利要求16所述的ODT模式轉(zhuǎn)移電路,其中該多個(gè)鎖存單元的第六鎖存單元包括一第六轉(zhuǎn)移門,用以轉(zhuǎn)移該第五鎖存單元的輸出信號(hào),以響應(yīng)該第四內(nèi)部控制信號(hào);以及一第六鎖存器,用以鎖存該第六轉(zhuǎn)移門的輸出信號(hào)。
18.如權(quán)利要求17所述的ODT模式轉(zhuǎn)移電路,其中該信號(hào)輸出單元包括一反相器,用以將該第六鎖存單元的輸出信號(hào)反相;以及一NAND門,用以接收該反相器的輸出信號(hào)及該第五鎖存單元的輸出信號(hào),以輸出該RTT信號(hào)。
全文摘要
一種片內(nèi)終結(jié)(ODT)模式轉(zhuǎn)移電路,用于一半導(dǎo)體存儲(chǔ)器裝置中,包括一延遲鎖定回路(DLL),用以接收一外部時(shí)鐘信號(hào),以便依據(jù)一斷電模式及一工作-備用模式產(chǎn)生一DLL時(shí)鐘信號(hào);一ODT模式信號(hào)產(chǎn)生裝置,用以產(chǎn)生一ODT模式信號(hào),以響應(yīng)上述DLL時(shí)鐘信號(hào)及一時(shí)鐘使能信號(hào);以及一ODT控制裝置,用以產(chǎn)生一終端電阻(RTT)信號(hào),以響應(yīng)一ODT信號(hào)及上述ODT模式信號(hào)。
文檔編號(hào)H03K19/0175GK1655279SQ20041008890
公開日2005年8月17日 申請日期2004年11月4日 優(yōu)先權(quán)日2004年2月13日
發(fā)明者陳承彥 申請人:海力士半導(dǎo)體有限公司